KR100284961B1 - S자 보정회로를 갖는 수직 편향 장치 - Google Patents

S자 보정회로를 갖는 수직 편향 장치 Download PDF

Info

Publication number
KR100284961B1
KR100284961B1 KR1019930012711A KR930012711A KR100284961B1 KR 100284961 B1 KR100284961 B1 KR 100284961B1 KR 1019930012711 A KR1019930012711 A KR 1019930012711A KR 930012711 A KR930012711 A KR 930012711A KR 100284961 B1 KR100284961 B1 KR 100284961B1
Authority
KR
South Korea
Prior art keywords
transistor
deflection
vertical
current
signal
Prior art date
Application number
KR1019930012711A
Other languages
English (en)
Other versions
KR940003313A (ko
Inventor
알버트 윌버 제임스
Original Assignee
크리트먼 어윈 엠
톰슨 콘슈머 일렉트로닉스 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 크리트먼 어윈 엠, 톰슨 콘슈머 일렉트로닉스 인코포레이티드 filed Critical 크리트먼 어윈 엠
Publication of KR940003313A publication Critical patent/KR940003313A/ko
Application granted granted Critical
Publication of KR100284961B1 publication Critical patent/KR100284961B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/22Circuits for controlling dimensions, shape or centering of picture on screen
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/22Circuits for controlling dimensions, shape or centering of picture on screen
    • H04N3/23Distortion correction, e.g. for pincushion distortion correction, S-correction
    • H04N3/233Distortion correction, e.g. for pincushion distortion correction, S-correction using active elements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/27Circuits special to multi-standard receivers

Abstract

한쌍의 트랜지스터에 의해 형성되는 차동 증폭기(U01B, U01C)는 수직 톱니파 신호(VSAW)를 수직 편향 증폭기(11a)의 입력측에 접촉시킨다. 트랜지스터 쌍의 비선형성은 수직 방향으로 S자 보정 또는 선형성을 제공한다.

Description

S자 보정회로를 갖는 수직 편향 장치
제1(a)도, 제1(b)도 및 제1(c)도는 본 발명을 구체화한 수직 편향 회로도.
제2(a)∼2(e)도는 제1도 회로의 동작을 설명하기에 유용한 이상적인 파형도.
제3(a)∼3(d)도는 상부 평면이동이 제공된 경우 제1도 회로의 동작을 설명하기에 유용한 파형도.
제4도는 S자 보정을 제공하는 제1(b)도의 차동 증폭기의 이득이 입력 전압에 따라 변하는 모양을 그래프 형태로 나타낸 도면.
제5도는 선형성 에러가 제1(b)도 회로의 수직 위치에 따라 변하는 모양을 그래프 형태로 도시한 도면.
제6도는 S자 보정이 제공되지 않았을 경우에 선형성 에러가 변하는 모양을 그래프 형태로 도시한 도면.
제7(a)도 및 제7(b)도는 하부 평면이동이 제공될 경우에 제1도 회로의 동작을 설명하기에 유용한 파형도.
* 도면의 주요부분에 대한 부호의 설명
22 : 스크린 10a : 마이크로프로세서
Ly : 수직 편향 권선 100 : 톱니파 발생기
11 : 수직 편향 회로 9 : 영상 검출기
21 : 전압/전류 변환기 10a1,10a2 : 디지털/아날로그 변환기
1Ob,12 : 플립-플롭 11f1 : 스위치
10 : 수직 타이밍 발생기
본 발명은 영상 디스플레이 편향 장치에 관한 것이다.
발명의 명칭이 “WIDESCREEN TELEVIS10N”이고, 발명자가 Rodriguez-Cavazos et al인 공개된 국제 특허 출원 제PCT/US91/03822호에 기술된 것처럼, 대형 화면(wide screen) 텔레비전은 16×9의 종횡비 또는 디스플레이 포맷을 가질 수 있다. 수직 방향 편향각은 종횡비가 4×3인 디스플레이보다 더 작다. 따라서, 상술한 대형 화면 텔레비전과 같은 디스플레이에서는, 선형성 또는 수직 방향의 S자 보정의 양은 그리 크지 않다. 그 결과, S자 보정 회로를 간략화할 수 있다.
통상적으로, 톱니파 신호의 램핑(ramping) 수직 트레이스(trace)부는 폐쇄 루프 부궤환 방식으로 수직 편향 동작을 통해 인가되어 수직 편향 전류의 램핑 수직 트레이스부를 제어한다. 톱니파 신호는 영상 신호의 수직 동기 펄스에 동기화된다.
본 발명의 특징을 구체화한 회로에서, 차동 증폭기는 한 쌍의 트랜지스터에 의해 형성된다. 이 트랜지스터 쌍은 수직 톱니파 신호를 수직 편향 증폭기에 접속시킨다. 트랜지스터 쌍의 비선형성은 선형성 또는 S자 보정을 제공한다.
본 발명을 구체화한 영상 편향 장치는 음극선관의 넥(neck)에 장착된 수직 편향 권선을 포함한다. 편향 증폭기는 편향 권선에 수직 편향 전류를 발생시킨다. 트레이스동안 램핑 방식으로 변하는 수직 편향 주파수에 관련된 주파수의 톱니파 신호 소스가 제공된다. 제1트랜지스터는 톱니파 신호에 응답하여 편향 증폭기의 입력측에 접속된다. 톱니파 신호는 톱니파 신호의 램핑 방식 변화에 따른 램핑 방식으로 트랜지스터를 거쳐 편향 전류를 제어한다. 편향 전류와 톱니파 신호간의 비는 트랜지스터에 의해 유도되는 비선형성에 따라 트레이스동안 변하여 음극선관에서 수직 S자 보정을 제공한다.
제1(a)도, 제1(b)도 및 제1(c)도는 톱니파 발생기(100)를 포함하는 본 발명을 구체화한 수직 편향 회로를 도시한 것이다. 제1(a)도의 수직 동기 신호 SYNC는 수직 타이밍 발생기(10)에 인가된다. 신호 SYNC는 기저 대역 텔레비전 신호 SNTSC(예컨대, NTSC 표준에 일치하는 신호)를 처리하는 텔레비전 수신기의 영상 검출기(9)에 의해 생성된다. 신호 SNTSC는 연속적으로 발생하는 SYNC 신호 사이에 262 개의 ½수평 영상 라인을 포함하는데, 이 ½ 수평 영상 라인은 신호 SNTSC의 일정한 화상 이미지 간격 IMAGE를 정의한다. NTSC형 신호에서, 이미지 간격은 단일 화상 필드의 화상 정보를 포함한다. 그러나, 고화질 텔레비전(HDTV)신호(도시되지 않음)에서는, 이미지 간격이 예를 들어 완전한 화상 프레임의 화상 정보를 포함할 수도 있다.
발생기(10)는 수직 사이클 동기화 펄스 신호 A를 발생시키는 마이크로 프로세서(10a)를 포함하고 있다. 사용자의 제어에 따라, 마이크로 프로세서(10a)는 제2(e)도의 펄스 신호 SYNC에 대해 제어가능한 양 TD만큼 지연되는 제2(a)도의 펄스 신호를 발생시킨다. 이상적인 파형을 제공하는 제1(a)도, 제1(b)도, 제1(c)도 및 제2(a)∼2(e)도에서 유사한 번호 및 부호는 유사한 요소와 기능을 나타낸다. 제2(a)도의 펄스 신호 A가 지연되는 양은 사용자에 의해 요구되는 평면이동(panning)의 정도에 따라 변한다. 신호 A를 생성하기 위해, 현재 수직 필드의 화상 정보가 디스플레이되기 바로 직전에 발생하는 동기 펄스 SYNC 정보가 사용된다.
제1(a)도의 신호 A는 제2(c)도에 나타낸 것처럼 트랜지스터(Q03)를 통해 수직율 펄스 신호 VRESET를 발생시키는 펄스 스트레춰(stretcher) 원-샷 또는 멀티 바이브레이터 플립-플롭(10b)에 인가된다. 신호 VRESET는 약 14 개의 수평 영상 라인 길이 정도의 펄스폭을 갖는다. 신호 VRESET는 제1(b)도의 트랜지스터 스위치(UO1A)의 베이스에 인가된다. 트랜지스터 스위치(UO1A)는 접지 전위에 있는 단자를 갖는 커패시터(CO3) 양단에 접속된다. 각 수직 편향 사이클에서, 신호 VRESET로 인해 커패시터(CO3) 양단에 걸리는 전압 VSAW은 0 V로 클램프되고, 펄스 신호 VRESET가 발생되는 한, 전압 VSAW은 0 V 레벨을 유지한다. 제2(c)도의 신호 VRESET의 상승 모서리(leading edge) LEVRESET는 다음에 설명되는 것처럼 수직 리트레이스(retrace)를 시작한다.
하강 모서리(trailing edge) TEVRESET 바로 다음에, 제1(b)도의 트랜지스터(UO1A)는 비전도 상태가 된다. 전압/전류(V/I) 변환기(21)의 트랜지스터(UO6A)의 콜렉터에서 생성되는 DC 전류 IURAMP는 커패시터(CO3)를 충전시켜 톱니파 전압 VSAW의 램핑 트레이스부 TRACE를 생성한다. 전압 VSAW 변화율은 트랜지스터(UO6A)의 제어가능한 콜렉터 전류 IURAMP의 크기에 의해 결정된다.
V/I 변환기(21)는 제1(a)도의 디지털/아날로그(D/A) 변환기(10a1)에서 생성되는 아날로그 전압 ZOOM에 의해 제어된다. D/A 변환기(10a1)는 마이크로프로세서(10a)에 의해 제어된다. 전압 ZOOM은 사용자에 의해 요구되는 줌(zoom)의 정도를 결정하여 제1(c)도의 수직 편향 전류 iy의 변화율을 변화시킨다.
제1(b)도 전압 ZOOM은 제1(b)도의 저항(R49)을 거쳐 전류 제어 트랜지스터(Q07)의 에미터에 접속된다. 전위차계(도시되지 않음)를 사용하여 수동으로 조절될 수 있는 조절가능한 전압 V-SIZE은 화상 높이 서비스 조절을 위해 트랜지스터(Q07)의 에미터에 저항(R22)을 거쳐 접속된다. 또한, +12V의 DC 공급 전압은 저항(R21)을 거쳐 트랜지스터(Q07)의 에미터에 접속된다. 트랜지스터(Q07)의 베이스는 다이오드(CRO2)의 순방향 전압과 동일한 온도 보상 베이스 전압을 만드는 다이오드(CRO2)에 접속된다. 저항(R21, R22, R49)을 통해 접속되어 있는 전압은 전류원 트랜지스터(UO6A)의 베이스에 베이스 전압을 만드는 트랜지스터(Q07)의 콜렉터 전류를 생성한다. 트랜지스터(Q07)의 콜렉터 전류에 의해 결정되는 트랜지스터(UO6A)의 베이스 전압은 다이오드처럼 연결된 온도 보상 트랜지스터(UO6C)와 저항(R14)의 직렬 배치에서 생긴다.
저항(R16)은 트랜지스터(U06A)의 에미터와 -9V 공급 전압 사이에 접속된다. 트랜지스터(UO6B)의 베이스 전압은 트랜지스터(UO6A)의 베이스 전압과 동일하다. 전위차계 저항(R43)은 트랜지스터(UO6B)와 -9V 전압 사이에 접속된다. 저항 (R18)은 트랜지스터(UO6A)의 에미터와 저항(R43)의 조절 가능한 이동식 접촉 탭 사이에 접속된다.
접촉부 탭이 트랜지스터(UO6B)와 저항(R43)간의 접점에 가까워지도록 조절된 경우, 저항(R18)은 트랜지스터(UO6A)의 에미터 전류에 아무런 영향을 미치지 않는데, 이는 트랜지스터(UO6B)의 에미터 전압이 트랜지스터(UO6A)의 에미터 전압과 동일하기 때문이다. 반면에, 접촉 탭이 저항(R43)의 다른 쪽에 가까워지도록 조절된 경우, 저항(R18)은 저항(R16)과 병렬로 접속된다. 전위차계 저항(R43)의 조절은 V/I 변환기(21)의 전류 이득을 변화시킨다. 이렇게 하면, 톱니파 전압 생성 커패시터(C03)의 허용 오차(tolerance)를 보상할 수 있다는 이점이 생긴다.
전압(VSAW)은 트랜지스터(UO1C)를 포함하는 차동 증폭기의 트랜지스터(UO1B)의 베이스에 접속된다. 트랜지스터(U01C)의 베이스 전압은 한쪽 단자가 접지 전위에 연결된 저항(RO9)에서 만들어진다. 저항(RO9)과 이 저항에 흐르는 전류(IO)의 값은 트랜지스터(UO1C)의 베이스 전압을 결정한다. 트랜지스터(U01C)의 베이스 전압은 수직 위치 조정에 영향을 미치지 않는 방식으로 높이 조절 전압 V-SIZE의 변화를 따라간다. 전류(IO)는 다음에 설명되는 것처럼 거의 영의 수직 편향 전류를 생성하는 전압 VSAW 레벨을 결정한다.
전류(IO)를 만들기 위해, V/I 변환기(21)와 유사한 V/I 변환기(21A)가 이용된다. 트랜지스터(Q09)는 높이 조절 전압 V-SIZE이 조절될 때 트랜지스터(Q07)의 콜렉터 전류를 따라가는 콜렉터 전류를 생성한다. 전압 V-SIZE은 저항(R22, R56)을 거쳐 각각 트랜지스터(Q07, Q09)의 에미터에 접속된다. 트랜지스터(Q09, Q07)의 베이스 전압은 동일하다. 트랜지스터(UO2B)와 저항(RO6)은 트랜지스터(Q09)의 콜렉터 전류에 대해 온도 보상된 주부하를 형성한다. 트랜지스터(Q09)의 콜렉터 전류에 대한 부하와 마찬가지의 부하가 트랜지스터(UO6C)와 저항(R14)에 의해 형성된 회로망에 의해 형성된다. V/I 변환기(21A)의 트랜지스터(UO2A)는 전류(IO)를 생성한다. 바람직하게도, 전류(IO)는 높이 조절 전압 V-SIZE이 변화할 때 수직 위치 조정에 영향을 미치지 않는 방식으로 트랜지스터(UO6A)의 전류 IURAMP의 변화를 따라 간다. 이러한 변화 추적은 회로의 대칭성, 예를 들어 트랜지스터(UO6A)와 트랜지스터(UO2A)의 대칭성으로 인해 일어난다. 트랜지스터(UO2C)는 트랜지스터(UO1C, UO1B)의 에미터 전류를 생성한다. 에미터 저항(R17)은 트랜지스터(UO2A)의 베이스 전압 대 콜렉터 전류비 값을 설정한다. 저항(R49A)은 제1(a)도의 D/A 변환기(10a2)에서 발생된 전압 CENTER을 트랜지스터(Q09)의 에미터에 접속시킨다. 전압 CENTER은 줌 모드가 선택되지 않은 경우에 트랜지스터(Q09, Q07)에 거의 동일한 콜렉터 전류를 생성하도록 제어된다. 전압 CENTER은 줌 모드가 선택되지 않은 경우에 전압 ZOOM의 영이 아닌 오프셋 값을 보상한다.
제1(b)도의 트랜지스터(U01C)의 베이스 전압은 전류(IO)에 의해 제어된다. 저항(R09)과 전류(IO)의 값은 보통의 비줌(non-Zoom) 모드가 선택된 경우에, 수직 중앙에서 트랜지스터(U01C)의 베이스 전압이 트랜지스터(UOIB)의 베이스 전압 VSAW 레벨과 동일하게 되도록 선정된다. 바람직하게도, V/I 변환기(21, 21A)간의 변화 추적의 결과로서, 크기 조절 전압 V-SIZE과 12V 공급 전압의 변화가 전류(IO)와 전류(IURAMP) 간의 비에 영향을 미치지 않게 된다. 그 결과, 전류(IO, IURAMP)의 변화로 인해 트랜지스터(UO1C)의 베이스 전압은 전압 V-SIZE과 12V 공급 전압의 각 레벨에 대한 수직 중앙에 상응하는 톱니파 전압 VSAW 레벨로 유지된다. 따라서, 수직 위치 조정은 화상 높이를 조절하는 데 사용되는 전압 V-SIZE의 조절에 의해 영향을 받지는 않게 된다.
트랜지스터(U01B, U01C)의 에미터는 에미터 전류의 합을 제어하는 트랜지스터(U02C)의 콜렉터에 각각 에미터 저항(RO7, RO8)을 거쳐 접속된다. 트랜지스터(UO2C)의 베이스 전압은 트랜지스터(U02A)의 베이스 전압과 동일하다. 수직 트레이스 동안, 트랜지스터(UO2B)의 에미터 전압과 거의 같은 트랜지스터(UO2C)의 에미터 전압은 트랜지스터(UO2C)의 에미터 전류를 생성하는데, 이 에미터 전류는 병렬 접속된 저항(R05)과 저항(RO5A)에 의해 결정된다.
제1(b)도의 저항(U05A)은 제2(d)도의 줌 동작 모드에서 간격 t1∼t2 동안 비전도 상태가 되는 스위칭 트랜지스터(Q2c)를 거쳐 저항(RO5) 양단에 접속된다. 줌 동작 모드에 대한 수직 트레이스 동안, 예컨대 간격 tO∼t1 동안, 트랜지스터(UO1B, UO1C)는 차동 증폭기를 형성한다. 트랜지스터(UO1B, UO1C)의 콜렉터 전류는 해당 콜렉터 저항에 전압을 만들어 내는데, 이 전압은 에미터 폴로워(follower) 트랜지스터(71, 70)를 통해 결합되어 각각 톱니파 신호 VRAMP2 및 VRAMP1을 생성한다.
제3(a)∼3(d)도는 제1도 회로의 동작을 설명하기에 유용한 파형을 도시한 것이다. 제1(a)∼1(c)도, 제2(a)∼2(c)도 및 제3(a)∼3(d)도에서 유사한 부호와 번호는 유사한 요소와 기능을 나타낸다.
제3(b)도 및 제3(c)도의 신호 VRAMP1 및 VRAMP2는 각각 수직 트레이스 간격 tO∼t1 동안 서로 반대 방향으로 변하는 상보 신호이다. 실선으로 그려진 제3(b)도 및 제3(c)도의 파형은 줌 동작 모드에서 나타나는 파형인 반면에, 점선 파형은 정상 모드, 즉 비줌 동작 모드에서 나타나는 파형이다. 수직 트레이스는 제3(a)-3(c)도에 도시된 것처럼 줌 모드가 선택된 경우에는 시간 tO과 t1 사이에서 일어나고, 줌 모드가 선택되지 않은 경우에는 시간 t0과 t2 사이에서 일어난다.
제1(c)도의 DC 결합 편향 회로(11)는 신호 VRAMP1과 VRAMP2에 의해 제어된다. 상기 DC 결합 편향 회로(11)에서, 편향 권선(Ly)은 종횡비가 16×9인 “W86EDV093X710형”음극선관(CRT)(22)에 수직 편향을 제공한다.
권선(Ly)은 편향 전류 샘플링 저항(R8)과 직렬로 접속된다. 제1(c)도의 권선(Ly)과 저항(R8O)은 증폭기(11a)의 출력 단자(11b)와 전원 감결합 커패시터(cb)의 접점 단자 사이에 접속되는 직렬 구성을 형성한다. 저항(R7O)은 예를 들어 +26V의 공급 전압 V+을 에미터 폴로워 트랜지스터(Q46)를 통해 단자(11C)에 접속시킨다. 트랜지스터(Q46)는 전압 V+의 약 ½ 정도의 DC 전압을 단자(11C)에 생성한다. 권선(Ly)과 저항(R8O)사이에 접속된 접점 단자(11d)는 궤환저항(R6O)을 거쳐 증폭기(11a)의 반전 입력 단자에 접속된다. 저항(R8O)의 단자(11C)는 저항(R3O)을 거쳐 증폭기(11a)의 비반전 입력 단자에 접속된다. 이렇게해서, 저항(R8O) 안단에 걸린 부궤환 전압은 증폭기(11a)의 입력 단자에 인가된다. 상보형 톱니파 신호 VRAMP1 및 VRAMP2는 편향 전류 iy를 제어하기 위한 증폭기(11a)의 비반전 입력 단자와 반전 입력 단자에 저항(R4O, R5O)을 거쳐 각각 접속된다. 구성 요소의 부정합 또는 오프셋 전압 허용 오차로 인한 신호 VRAMP1과 신호 VRAMP2의 차는 트랜지스터(UO1B)의 콜렉터와 트랜지스터(UO1C)의 콜렉터 사이에 연결되어 있는 전위차계(88)에 의해 보상된다. 권선(Ly)의 편향 전류 iy의 수직 트레이스부는 제1(c)도에 있는 신호 VRAMP1 및 VRAMP2의 시간 tO(제2(c)도)에서 시작한다.
본 발명을 실행함에 있어서, 제1(b)도의 트랜지스터(UO1C, U01B)는 CRT(22)에 수직 S자 보정을 제공한다. S자 보정은 트랜지스터(UO1C, U01B)가 비선형 영역에서 동작하기 때문에 나타난다. 트랜지스터의 특성으로 인해 트랜지스터(UO1C, UO1B)에 의해 형성된 차동 증폭기의 신호 이득은, 대응하는 하나의 트랜지스터의 전류가 작을 때, 트레이스의 중앙에서보다 수직 트레이스가 시작하고 끝나는 지점에서 더 작아진다. 수직 트레이스의 상부에서는, 전압 VSAW이 피크값에 있을 때, 트랜지스터(UO1C)의 전류는 수직 트레이스의 중앙보다 실질적으로 더 작다. 따라서, 트랜지스터(UO1C)의 등가 에미터 저항값은 더 커진다. 결과적으로, 트랜지스터(U01C, U01B)에 의해 형성되는 차동 증폭기의 전압 이득은 수직 중앙보다 더 작아진다. 수직 트레이스의 하부에서는, 전압 VSAW이 최소에 있을 경우, 트랜지스터(UO1B)의 전류는 수직 중앙보다 실질적으로 더 작아진다. 따라서, 트랜지스터(UO1B)의 등가 에미터 저항값은 더 커지고 차동 증폭기의 이득 또한 수직 중앙보다 더 작아진다.
제4도는 트랜지스터(U01B, U01C)에 의해 형성된 차동 증폭기의 대신호 이득이 제1(b)도의 전압 VSAW의 함수로 변하는 것을 그래프로 표현한 도면이다. 대신호 이득은 수직 트레이스의 중앙의 소신호 이득과 동일한 최대값으로 정규화된다. 따라서, 수직 트레이스의 중앙에서 제4(b)도의 전압 VSAW의 순시값이 그 평균값과 동일할 때 정규화된 이득은 1이 된다. 바람직하게도, 전압 VSAW이 수직 트레이스의 최상부 또는 최하부에서 최대 크기에 있을 때, 정규화된 이득은 감소되어 대략 0.9에 이르게 된다.
본 발명의 특징에 따르면, S자 보정은 줌 정도를 어떻게 선택하든지 동일한 방식으로 얻어진다. 따라서, 광범위한 주파수에서 선택되는 편향 주파수에 필요한 S자 보정을 동일 회로를 사용하여 제공할 수 있다는 장점이 생긴다. 이러한 특징은 S자 보정이 주파수에 의존하는 무효(reactive) 임피던스에 의존하지 않기 때문에 얻어 진다.
제5도는 제1(b)도의 회로를 사용할 때 생기는 선형성 에러를 그래프로 표시한 것이다. 비교를 하기 위해, 제6도에는 제1(b)도의 트랜지스터(UO1C, UO1B)가 수직 트레이스 전체에 걸쳐 일정한 이득으로 동작(도시하지 않음)하도록 바이어스되었을 때 생기는 선형성 에러를 그래프로 표시한 것이다. 따라서, 제6도는 S자 보정이 제공되지 않았을 때의 상황을 도시한 것이다.
제5도 및 제6도의 선형성 에러는 제1(c)도의 CRT(22)의 앞면판의 수직 위치의 함수로서 도시되어 있다. 선형성 에러는 13 개의 수평 라인을 갖는 크로스해치(crosshatch) 패턴을 사용하여 측정하였다. 특정 인접 라인 쌍의 선형성 에러는 라인들의 모든 인접 쌍들간의 수직 거리를 측정하고 인접 라인 쌍의 수직 거리의 평균값을 구함으로써 얻어진다. 선형성 에러는 특정 라인 쌍 간격과 평균 간격의 차를 상기 평균 간격으로 나눈 것을 말한다. 따라서, 선형성 에러는 제5도 및 제6도에서 %로 표현된다. 제6도에 도시된 S자 보정이 없는 선형성 에러는 전체 에러 범위 9%에 대해 +6% 내지 -3%의 범위 내에서 변한다. 반면에, 제1(b)도의 S자 보정이 있는 경우에는, 제5도에 도시된 선형성 에러는 전체 에러 범위 5%에 대해 +2.55 내지 -2.5%의 범위 내에서 변하게 되는데, 이는 S자 보정이 없는 경우의 에러 범위에 비해 대략 절반 가량이 된다.
최상부 평면이동이 이용될 경우, 제1(b)도의 신호 VRAMP1 및 VRAMP2의 트레이스부가 시작되는 지점을 제어하는 제2(c)도의 신호 VRESET는 제2(e)도의 수직 동기 펄스 신호 SYNC로부터 생성되거나 상기 신호에 동기화된다. 신호 SYNC는 신호 SNTSC에서 신호 SYNC 바로 다음에 나타나는 화상 정보와 관련되어 있다. 신호 SYNC는 신호 SYNSC의 이미지 간격 IMAGE 바로 직전에 나타난다. 제2(e)도의 이미지 간격 IMAGE는, 예컨대 제1(c)도의 CRT(22)에 현재 디스플레이되고 있는 화상 정보를 포함한다. 본 명세서에서 제2(e)도의 간격 IMAGE는 현재 디스플레이되고 있는 이미지 간격으로 언급되어 있다. 간격 IMAGE 바로 직전에 일어나는 제2(e)도의 신호 SYNC만이 제1(a)도의 신호 SYTSC의 표준 NTSC 정의에 따라서 간격 IMAGE와 관련되어 있다. 따라서, 편향 전류의 수직 트레이스부는 수직 동기 펄스에 대해 동일한 지연 시간 후에 시작되는데, 이는 각 필드 또는 이미지 간격에서 현재 디스플레이되는 이미지 간격과 관련되어 있다. 그 결과, 제1(c)도의 편향 전류 iy는 각 주기마다 적절히 동기화된다. 따라서, 바람직하게도, 동기 신호 SYNC의 필드 대 필드 변화가 디스플레이되는 화상의 수직 위치 변화를 초래하지는 않는다.
제3(a)도는 줌 동작 모드가 선택된 경우에 편향 전류 iy의 파형을 실선으로 도시하고 있다. 제3(d)도는 제1(a)도의 신호 SNTSC의 타이밍도를 개략적으로 도시하고 있다. 제3(d)도의 간격 IMAGE의 간격(301)은 비줌 동작 모드에서 디스플레이되는 화상 중 상부 절반에 해당하는 화상 정보를 포함하고 있다. 간격(300)은 상기 화상 중 하부 절반에 해당하는 화상 정보를 포함하고 있다.
상부 평면이동 동작 모드는 디스플레이되는 화상의 하부가 상부보다 더 많이 잘린(cropped) 경우에 얻어진다. 따라서, 제3(a)도 및 제3(d)도의 예는 최대 상부 평면이동을 도시하고 있다. 이는 비줌 동작 모드로 화상 정보를 제공할 수 있는 제3(d)도의 간격(301)의 제1비디오 라인인 비디오 라인 TOP이 제3(a)도 및 제3(d)도의 최대 상부 평면이동 동작 모드로 화상 정보를 제공하는 상기 제1비디오 라인이기 때문이다.
정상 비줌 동작 모드를 제공하기 위해, 점선으로 도시된 제3(a)도의 전류 iy의 트레이스부가 시작되는 시간은 스크린의 상부에서 동일한 영상 요소를 유지하도록 약간 덜 지연될 수 있다. 이러한 지연차는 수직 트레이스가 시작될 때 생기는 줌 동작 모드에서의 제3(a)도의 전류 iy의 변화율과 정상적인 비줌 동작모드에서의 변화율의 차를 보상한다.
제3(d)도의 신호 SYNC는 수직 트레이스가 시작되는 시점을 제어한다. 매수직 필드마다 수직 트레이스는 제3(a)∼3(d)도의 시간 tO에서 시작한다. 따라서, 수직 트레이스는 이미지 간격 IMAGE의 간격(301) 바로 직전에 일어나는 제3(d)도의 신호 SYNC에 기초하여 동기화된다. 신호 SYNC는 현재 디스플레이되고 있는 이미지 간격 IMAGE에 관련되어 있다. 이에 비해, 상기 Rodriguez-Cavazos 발명의 구성에서는, 상부 평면이동이 제공될 때 현재 디스플레이되는 이미지 간격과는 관련이 없고 선행하는 이미지 간격과 관련이 있는 동기 신호가 수직 트레이스를 동기화하는 데 이용된다. 따라서, 바람직하게도 상술한 바 있는 화상이 비정렬될 가능성은 사라진다.
제4(a)도 및 제4(b)도의 예는 비줌 동작 모드로 화상 정보를 제공할 수 있는 제4(b)도의 이미지 간격 IMAGE 중 간격(300)의 최종 영상 라인인 영상 라인 BOTTOM이 최대 하부 평면이동을 제공하도록 디스플레이되는 최종 영상 라인으로 되는 경우를 설명하기 위한 것이다. 제4(a)도, 제4(b)도, 제3(a)-3(d)도, 제2(a)-2(e)도 및 제1(a)-1(c)도에서 유사한 부호와 번호는 유사한 소자와 기능을 나타낸다. 제4(b)도의 신호 SNTSC에 대한 제4(a)도의 전류 iy의 지연은 제3(d)도의 신호 SNTSC에 대한 제3(a)도의 전류 iy의 지연보다 훨씬 더 크다.
바람직하게도, 제1(c)도의 편향 회로(11)는 양의 공급 전압 V+을 이용하고, 교류 전류 iy를 발생하기 위한 음의 공급 전압은 필요로 하지 않는다. 이렇게 하면, 전원(도시하지 않음)이 단순화된다. 전류 제한 저항(R7O)은 전압 V+에 접속되어 트랜지스터(Q46)를 거쳐 단자(11C)에 ½공급 전압이 발생된다.
큰 저항값을 가진 전류 제한 저항(R7O)을 설치하여 이 저항(R7O)에 흐르는 평균 또는 DC 전류를 줄이는 것이 바람직하다. 큰 저항값을 가진 저항 (R7O)은 전류를 제한하여, 바람직하지 않은 상태가 발생할 때 과도한 편향 전류 iy가 흐르는 것을 방지하다. 이러한 바람직하지 않은 상태는 증폭기(11a)의 출력단자(11b)가 단락되어 접지 전위 상태에 있을 때 발생할 수 있다. 또한, 빔 전류 스트라이크(strike)에 의해 CRT(22)의 넥이 손상을 입지 않도록 과도한 편향 전류 iy가 흐르는 것을 방지하는 것이 바람직하다.
따라서, 바람직하게도, 줌 동작 모드에서 편향 전류 iy는 제3(a)도의 수직 트레이스부가 끝나는 시간 t1과 다음 수직 리트레이스가 시작하기 바로 직전의 시간 t2 사이에서 감소하거나 제한된다. 전류 iy를 줄이기 위해 제1(a)도의 마이크로 프로세서(10a)는 상승 모서리 LEB를 갖는 제2(b)도의 펄스 신호 B를 발생시키는데, 이 상승 모서리 LEB는 제1(c)도의 편향 전류 iy가 라스터의 하부에 대응하는 제3(a)도의 피크 크기 -IP에 도달할 때 일어난다. 또한, 신호 B는 간격 t1∼t2 동안 도시되지는 않았지만 빔 블랭킹 목적에 사용되기도 한다.
신호 B와 제1(a)도의 플립-플립(10b)의 출력신호는 플립-플롭(12)에 인가되고, 이 플립-플롭(12)은 트랜지스터(Q2C)를 거쳐 제1(b)도의 스위칭 트랜지스터(Q2C)의 베이스에 펄스 신호 D를 생성한다. 신호 D는 제2(b)도의 펄스 신호 B의 상승 모서리 LEB와 대체로 일치하는 상승 모서리 LED와, 펄스 신호 A의 상승 모서리 LEA와 대체로 일치하는 하강 모서리 TED를 갖는다. 제2(d)도의 신호 D가 TRUE 상태에 있을 때 제1(c)도의 트랜지스터(Q2C)는 전도 상태가 된다. 트랜지스터(Q2C)가 전도 상태로 된 경우, 톱니파 신호 VRAMP1 및 VRAMP2는 신호 VSAW에 따라 변하게 된다.
상승 모서리 LED와 하강 모서리 TED 사이에서, 신호 D는 FALSE 상태에 있게 되는데, 이로 인해 제1(b)도의 트랜지스터(Q2C)가 비전도 상태로 된다. 트랜지스터(Q2C)가 비전도 상태일 경우, 트랜지스터(UO2C)의 콜렉터 전류는 감소하고, 트랜지스터(U02C)의 콜렉터 전압은 증가하며, 트랜지스터(U01B)는 턴오프된다. 따라서, 트랜지스터(UO2C)의 감소된 콜렉터 전류가 트랜지스터(U01C)의 에미터를 통해 흐른다. 트랜지스터(UO2C)의 콜렉터 전류가 감소되므로, 간격 t1∼t2 동안 제3(b)도의 신호 VRAMP1과 제3(c)도의 신호 VRAMP2 간의 전압차는 제1(a)도의 펄스 신호 B의 상승 모서리가 일어나기 전에 비해 실질적으로 더 작게 된다. 따라서, 제3(b)도의 신호 VRAMP1과 제3(c)도의 신호 VRAMP2 간의 전압차에 비례하는 제3(a)도의 편향 전류 iy는 예를 들어 -IP의 25% 만큼 작게 된다.
제3(b)도의 시간 t1 근처에서 신호 VRAMP1의 급속한 변화로 인해, 편향 증폭기(11a)는 선형 궤환 모드에서의 동작이 중지되고 공급 단자에서의 전압 VB는 편향 권선(Ly)에 접속된다. 리트레이스 전압 V11b은 제3(a)도의 시간 t1과 시간 t2 직후에 즉, 주어진 편향 사이클에서 두번 생성된다. 승압단(11f)의 스위치(11f1: 제11c도)는 커패시터(11g)가 승압 커패시터(11e)와 직렬로 접속되게 한다. 커패시터(11e)는 수직 트레이스동안 다이오드(X)와 스위치(11f2)를 통해 +26V의 공급 전압 V+에 의해 충전된다. 필터 커패시터(11g) 양단에 생기는 공급 전압은 승압 커패시터(11e) 양판에 생기는 전압과 함께 합산되어 승압 전압 VB를 형성한다. 전압 VB는 승압 전압 VB가 형성된 경우 다이오드(X)를 통해 +26V의 공급 전압 V+으로부터 감결합된다.
제3(a)도의 짧은 시간 간격 t1∼t1′동안, 전류 iy의 제1부분 리트레이스부 RETRACE1는 제1부분 리트레이스 동작이 실행되는 동안 생성된다. 다음 간격 t1′∼t2 동안에는, 제1(c)도의 편향 증폭기(11a)가 다시 선형 궤환 모드로 동작한다. 신호 VRAMP1 및 VRAMP2는 정상 상태 궤환 동작 모드를 얻는 데 충분히 긴 시간 동안 일정한 레벨에 있기 때문에 선형 동작이 다시 시작된다.
제2부분 RETRACE2 동안에는, 제2부분 리트레이스 동작이 실행된다. 시간 t2에서, 제1(c)도의 권선(Ly)에 저장된 자기 에너지는 제1(c)도의 편향 권선(Ly)에 흐르는 제3(a)도의 비교적 작은 크기를 가진 전류 iy에 의해 결정된다. 상기 제3(a)도의 시간 t2에서 저장된 자기 에너지는 제1(c)도의 단자(11b)에서 전압 V+보다 더 큰 수직 리트레이스 전압(V11b)을 발생시키는 스위치(11f1)를 활성화시키는 데 사용된다. 위에서 얘기한 바와 같이, 스위치(11f1)는 단자(11b)의 리트레이스 전압(V11b)이 전압 V+보다 더 크게 될 때 승압 전압 VB를 생성한다.
바람직하게도, 제3(a)도의 시간 t2에서 전류 iy는 0이 아닌 낮은 음의 레벨을 가지고 있다. 시간 t2에서의 전류의 음의 극성으로 인해 제1(c)도의 리트레이스 전압(V11b)은 스위치(11f1)를 동작시키는 데에 필요한 극성을 갖게 된다. 전압 V+의 거의 두 배의 값을 갖는 승압 전압 VB는 증폭기(11a)의 트랜지스터 출력단(도시하지 않음)에 인가된다. 바람직하게도, 전압 VB는 제2(b)도의 상승 모서리 LEA 이후에 생기는 양의 피크 레벨 +Ip를 얻기 위해 편향 전류 iy가 요구하는 제3(a)도의 제2리트레이스부 RETRACE2의 길이를 감소시킨다.
승압 전압 리트레이스 속도 증가 기능 없이도, 비줌 또는 약간의 줌이 선택된 경우, 제3(a)도의 리트레이스부 RETRACE2가 이용할 수 있는 시간은 리트레이스 동작을 실행하기에는 부족한 시간이 될 수도 있다. 약간의 줌이 선택된 경우, 리트레이스부 RETRACE2가 이용할 수 있는 시간은 보다 높은 정도의 줌이 선택된 때에 비해 짧다. 따라서 제3(a)도의 평균 전류값 iy의 감소는 바람직한 전압 승압 기능을 사용하지 않고도 성취된다.
전압 승압 기능은 또한 간격 t1∼t1′동안 리트레이스부 RETRACE1에서 이용된다. 간격 t1∼t1′은 트레이스 간격 t0∼t1 직후에 일어난다. 따라서, 각 리트 레이스부 RETRACE1 및 RETRACE2는 승압단(11f)의 동작에 의해 그 속도가 증가된다.

Claims (6)

  1. 음극선관과, 상기 음극선관의 넥에 장착된 수직 편향 권선(Ly, 제1(c)도)과, 상기 편향 권선에 수직 편향 전류(iy)를 발생시키는 편향 증폭기(11a, 제1(c)도)와, 트레이스동안 램핑 방식으로 변하는 수직 편향 주파수에 관련된 주파수의 톱니파 신호(VSAW)의 소스(100)를 구비하는 영상 편향 장치에 있어서, 상기 톱니파 신호에 응답하고 상기 편향 증폭기의 입력측에 접속되어 상기 톱니파 신호의 램핑 방식에 따른 램핑 방식으로 제1트랜지스터(UO1B)를 거쳐 상기 편향 전류를 제어함으로써, 트레이스동안 상기 편향 전류와 상기 톱니파 신호간의 비가 상기 제1트랜지스터에 의해 유도되는 비선형성에 따라 변화되게 하여 상기 음극선관에 수직 S자 보정을 제공하는 상기 제1트랜지스터(UO1B)를 구비하는 것을 특징으로 하는 영상 편향 장치.
  2. 제1항에 있어서, 제1임피던스(RO7, RO8)를 거쳐 상기 제1트랜지스터의 제1주전류 전도단자(에미터)에 접속되어 차동 증폭기를 형성하는 제1주전류 전도 단자(에미터)를 갖는 제2트랜지스터(UO1C)를 추가로 구비하며, 상기 차동 증폭기의 이득은 상기 트랜지스터 중 하나의 동작에 의해 수직 중앙에서의 이득에 비해 수직 상부에서 감소되고 상기 트랜지스터 중 다른 트랜지스터의 동작에 의해 수직 하부에서 감소되는 것을 특징으로 하는 영상 편향 장치.
  3. 제2항에 있어서, 상기 제2트랜지스터(UOIC)는 상기 편향 증폭기(11a)의 상기 입력측에 접속되는 제2톱니파 신호(VRAMP2)를 형성하는 것을 특징으로 하는 영상 편향 장치.
  4. 제2항에 있어서, 상기 제1트랜지스터(UOIB)의 제2주전류 전도 단자(콜렉터)에 접속되어 제3톱니파 신호(VRAMP1)를 형성하는 제2임피던스(UO1B의 콜렉터 저항)와 상기 제2트랜지스터의 제2주전류 전도 단자에 접속되어 상기 제3톱니파 신호에 대해 상보적인 상기 제2톱니파 신호(VRAMP2)를 형성하는 제3임피던스(U01C의 콜렉터 저항)를 추가로 구비하고, 상기 편향 증폭기(11a)는 상기 상보적인 톱니파 신호간의 차에 따라 상기 편향 전류를 발생시키는 것을 특징으로 하는 영상 편향 장치.
  5. 제2항에 있어서, 상기 편향 전류(iy)는 주로 상기 차동 증폭기의 각각의 상기 제1트랜지스터(U01B) 및 제2트랜지스터(U01C)의 비선형 특성에 따라 S자 보정되는 것을 특징으로 하는 영상 편향 장치.
  6. 제1항에 있어서, 상기 트랜지스터(UO1B) 전류의 주성분은 톱니파 방식으로 변하는 것을 특징으로 하는 영상 편향 장치.
KR1019930012711A 1992-07-10 1993-07-07 S자 보정회로를 갖는 수직 편향 장치 KR100284961B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US07/911,600 US5229692A (en) 1992-07-10 1992-07-10 Vertical deflection arrangement with S-correction
US7/911,600 1992-07-10

Publications (2)

Publication Number Publication Date
KR940003313A KR940003313A (ko) 1994-02-21
KR100284961B1 true KR100284961B1 (ko) 2001-03-15

Family

ID=25430541

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930012711A KR100284961B1 (ko) 1992-07-10 1993-07-07 S자 보정회로를 갖는 수직 편향 장치

Country Status (4)

Country Link
US (1) US5229692A (ko)
JP (1) JP3666890B2 (ko)
KR (1) KR100284961B1 (ko)
CN (1) CN1036042C (ko)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4009920A1 (de) * 1990-03-28 1991-10-02 Thomson Brandt Gmbh Schaltungsanordnung zur erzeugung eines vertikalfrequenten ablenkstromes
US5369341A (en) * 1992-12-11 1994-11-29 Thomson Consumer Electronics, Inc. Vertical retrace with zoom and centered fast retrace
JPH06350863A (ja) * 1993-06-08 1994-12-22 Pioneer Electron Corp テレビジョン受像機の表示装置
US5345152A (en) * 1993-07-14 1994-09-06 Thomson Consumer Electronics, Inc. Vertical deflection S-correction with picture height compensation
US5359267A (en) * 1993-09-03 1994-10-25 Thomson Consumer Electronics, Inc. Vertical deflection with vertical shrink mode
KR960012492B1 (ko) * 1993-11-03 1996-09-20 엘지전자 주식회사 와이드 티브이 수상기의 수직 위치 가변회로
FR2732533B1 (fr) * 1995-04-03 1997-04-30 Framatome Connectors France Architecture de bus de communication du type a couplage magnetique, notamment pour des applications aeroportees
US5777685A (en) * 1996-07-03 1998-07-07 Thomson Consumer Electronics, Inc. Deflection signal pulse shaper circuit
JP2000502543A (ja) * 1996-10-14 2000-02-29 フィリップス エレクトロニクス ネムローゼ フェンノートシャップ 低オフセットによる偏向

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4176300A (en) * 1977-03-21 1979-11-27 United Technologies Corporation Deflection waveform generator
JPS61117977A (ja) * 1984-11-13 1986-06-05 Sanyo Electric Co Ltd 垂直偏向回路
US5093728A (en) * 1990-08-02 1992-03-03 Thomson Consumer Electronics, Inc. Beam scan velocity modulation apparatus

Also Published As

Publication number Publication date
US5229692A (en) 1993-07-20
KR940003313A (ko) 1994-02-21
CN1085720A (zh) 1994-04-20
JPH06105181A (ja) 1994-04-15
JP3666890B2 (ja) 2005-06-29
CN1036042C (zh) 1997-10-01

Similar Documents

Publication Publication Date Title
KR100284961B1 (ko) S자 보정회로를 갖는 수직 편향 장치
JP2823844B2 (ja) 電圧調整装置
EP0240141A2 (en) S-correction circuit for a video display
US5146142A (en) Dynamic focussing signal power amplifier for magnetically focussed raster scan cathode ray tube
KR100296436B1 (ko) 제어가능한톱니파발생기를포함한편향회로
KR100337695B1 (ko) 수직수축모드의수직편향장치
KR100279166B1 (ko) 비디오디스플레이용화상높이조절장치
JP3563429B2 (ja) ビデオ表示装置
JPH027672A (ja) テレビジヨン偏向装置
US5345152A (en) Vertical deflection S-correction with picture height compensation
JP3422801B2 (ja) 陰極線管表示面上の電子ビームのランディングを制御するビデオ装置
GB2278523A (en) Deflection apparatus for raster scanned CRT displays
KR100296432B1 (ko) 비디오디스플레이의톱니파발생기용서비스조절장치
EP0578141A2 (en) Vertical deflection arrangement for zoom pan features
US6580232B2 (en) Dynamic focus voltage amplitude controller
EP0798855A2 (en) A sawtooth generator with disturbance signal rejection for a deflection apparatus
JP3201476B2 (ja) テレビジョン偏向装置
EP0559036B1 (en) Service switch for video display deflection apparatus
JPH1169195A (ja) ディスプレイ装置
JPH08331408A (ja) ディスプレイ装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20081224

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee