KR100256501B1 - 피디피(pdp) 텔레비전의 타이밍콘트롤러 제어방법 - Google Patents

피디피(pdp) 텔레비전의 타이밍콘트롤러 제어방법 Download PDF

Info

Publication number
KR100256501B1
KR100256501B1 KR1019970052410A KR19970052410A KR100256501B1 KR 100256501 B1 KR100256501 B1 KR 100256501B1 KR 1019970052410 A KR1019970052410 A KR 1019970052410A KR 19970052410 A KR19970052410 A KR 19970052410A KR 100256501 B1 KR100256501 B1 KR 100256501B1
Authority
KR
South Korea
Prior art keywords
data
pdp
discharge
counter
period
Prior art date
Application number
KR1019970052410A
Other languages
English (en)
Other versions
KR19990031627A (ko
Inventor
김세용
Original Assignee
전주범
대우전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 전주범, 대우전자주식회사 filed Critical 전주범
Priority to KR1019970052410A priority Critical patent/KR100256501B1/ko
Publication of KR19990031627A publication Critical patent/KR19990031627A/ko
Application granted granted Critical
Publication of KR100256501B1 publication Critical patent/KR100256501B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/66Transforming electric information into light information
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 PDP 텔레비전(Plasma display panel Television)에서 데이터처리를 위한 타이밍콘트롤러의 효율성을 높히기 위한 방법에 관한 것이다. PDP 텔레비전에서 계조처리를 위한 타이밍콘트롤러는 한 수직동기구간을 모두 카운트할 수 있는 카운터를 사용하여 그 카운터로 모든 출력파형을 직접 만들고 있다. 그러므로 처리속도와 로직의 복잡성 등 때문에 오동작 및 시스템의 신뢰성이 저하되는 문제가 있다. 이 것을 각 서브필드의 동작이 전화면 기입/소거(스텝1), 데이터기입(스텝2) 및 방전유지(스텝3)를 하나의 수직동기구간 동안 반복하고, 상기의 동작중 스텝1과 스텝2는 모든 서브필드에서 규칙적이므로 전체 카운터를 이용하여 각 서브필드마다 스텝1과 스텝2의 피리어드(period)를 만들고 그 피리어드 내에서 동작하는 카운터를 별도로 만들어 출력파형을 만드는 카운터로 이용함으로써 타이밍콘트롤러의 제어성능과 동작의 신뢰성을 향상시키는 방법에 관한 발명을 제시하고 있다.

Description

피디피(PDP) 텔레비전의 타이밍콘트롤러 제어방법
본 발명은 PDP 텔레비전(Plasma Display Panel Television)의 계조처리를 위한 데이터처리에 관한 것으로, 특히, PDP 텔레비전의 디지털데이터를 처리하기 위해서 카운터를 제어하는 타이밍콘트롤러의 제어방법(Timing controller control method for plasma display panel television)에 관한 것이다.
PDP 텔레비전은 PDP 계조처리를 위한 구동방법으로 1필드(60Hz)를 몇 개의 서브필드로 나누고, 각 서브필드에 해당하는 영상데이터를 PDP구동부의 어드레스구동IC를 통하여 라인 또는 데이터의 블록단위로 패널에 기입하고, 총 방전유지기간으로 계조처리를 한다. 이 때 그 계조처리는 하나의 수직동기(Vertical sync.)구간동안 PDP 패널의 각 전극에 구동펄스를 인가하여 전 화면 기입 또는 소거, 데이터기입, 방전유지라는 동작을 반복하여 화면을 표시하는 순서로 이루어진다. 도 1은 상기의 PDP 텔레비전의 계조처리를 위한 하나의 서브필드에서의 동작을 설명하기 위한 것 이다. PDP는 일반적으로 일정한 전압을 갖는 연속적인 펄스에 의해 구동되며, 계조표시는 아날로그 방식이 아니라 디지털 방식에 의해 구현된다. 그러므로 디지털 데이터를 처리하기 위한 구성과 작용으로 PDP 텔레비전의 시스템이 운영된다.
PDP의 계조처리를 위한 구동방법은 메모리에 저장되는 1필드의 영상데이터를 1라인 분량의 우수라인 데이터의 독취후 기수라인 데이터의 독취가 하나의 수직동기구간에 반복적으로 수행하는 것이 일반적이다. 이 경우 1 필드를 여러개의 서브필드(256 계조 - 8 서브필드)로 나누고 각 서브필드에 해당하는 영상데이터를 차례로 독취하여 데이터인터페이스로 제공하는 방법으로 이루어져 있다. 여기에서 1개의 서브필드의 구동방법은 다음과 같은 구동순서로 행하고 있다.
방전 소거를 위한 동작 모드로서 교류형 PDP의 경우 벽전하(Wall charge)를 중화시키는 주기에서 낮은 전압으로 방전을 형성시켜 벽전하가 충분히 형성되지 않게 하거나, 짧은 펄스폭을 갖는 소거펄스를 인가하여 벽전하가 정상 상태에 도달하지 못하도록 하여 벽전하를 제거한다. 즉, 이전 서브필드의 방전 유지 후에 선택된(방전한) 화소에 남아있는 벽전하(Wall charge)를 소거하기 위해, 가시적이지 않을 만큼의 짧은 시간동안에 전 화소에 벽전하를 기입시키고, 다음에 전 화소를 소거하여 남아있는 벽전하를 모두 소거시킴으로써 PDP를 초기화 하는 전 화면 기입/소거동작과, 라인 주사 전극에 순차적으로 주사 펄스를 쉬프트시키면서 데이터 기입 전극을 통해 해당 데이터를 라인 단위로 기입하여 방전시키고자 하는 화소에 선택적으로 벽전하를 형성시키는 초기 방전 형성을 위하여 필요한 데이터 기입 및 주사동작(Data writing and scan mode) 및 기체방전의 기억 기능 특성을 이용하여 선택 펄스 보다 낮은 전압의 유지펄스에 의해 방전이 유지되는 방전유지 동작(Discharge sustain)이다.
상기와 같은 하나의 서브필드의 구동방법에 있어서, 상기의 전 화면 소거구간과 데이터 기입 및 주사구간의 신호처리 상태는 각 서브필드에 따라 변동하지 않고 고정되어 있다. 그러나 상기의 방전유지 구간은 화상표시 구간에 해당되므로 입력 데이터의 길이에 따라 각 서브필드별로 상이하게 작용을 한다. 즉, 방전유지 구간은 계조처리를 위해 각 디지털 데이터의 가중치별로 방전유지 구간을 달리하여 반복적인 파형을 주는 가변적인 구간이다.
이와같은 PDP 텔레비전에서의 계조처리를 위해서 타이밍콘트롤러에서는 16비트 카운터를 사용하여 수직동기구간을 카운트하고 있다. 이 때 카운트 클럭은 2MHz(500ns)를 사용하고 있다. 즉, 타이밍콘트롤러에서는 하나의 수직동기구간을 모두 카운트할 수 있는 카운터를 사용하여 그 카운터로 모든 출력파형을 직접 만들고 있다. 그러나 하나의 수직동기구간에서 처리해야 할 데이터량이 과다하므로 전체 구간을 하나로 해서 처리하기가 곤란하다. 그래서 하나의 수직동기구간에 복수개의 서브필드로 나누어 처리하고 있다. 그 각각의 서브필드에 대해서 앞에서 설명한 바와같이 전화면 기입 및 소거, 데이터 기입, 방전유지동작을 행하고 있다. 이와같이 하나의 프레임을 복수개의 서브필드로 나누어 처리하더라도 이들의 카운트를 위해 매 서브필드구간 마다 필요한 로직을 설계하여 동작시켜야 하기 때문에 과다한 게이트에 의한 로직회로가 필요하고 동작신호로 고주파수를 필요로 하므로 그로인해서 시스템이 복잡해지고 불안정해지는 문제점이 있었다.
본 발명은 상기에서 설명한 종래기술의 문제점인 PDP 텔레비전의 계조처리를 위하여 타이밍콘트롤러에서 과다한 게이트가 필요하다는 점을 해결하고자 발명한 것으로, 하나의 프레임에서 각 서브필드의 동작이 전화면 기입/소거(스텝1), 데이터기입(스텝2) 및 방전유지(스텝3)를 하나의 수직동기구간 동안 반복하고, 상기의 동작중 스텝1과 스텝2는 모든 서브필드에서 규칙적이므로 전체 카운터를 이용하여 각 서브필드마다 동작하는 스텝1과 스텝2에 해당하는 피리어드 펄스(period pulse)를 만들고 그 피리어드 내에서 동작하는 카운터를 별도로 만들어 출력파형을 만드는 카운터로 이용함으로써 게이트수를 줄여 로직회로를 단순화 함으로써, 타이밍콘트롤러의 제어성능과 동작의 신뢰성을 향상시키는 방법을 제공하는 것을 목적으로 한다.
상기의 본 발명의 목적을 달성하기 위한 일실시예로 하나의 서브필드에서의 계조처리를 위한 동작에서 전화면 기입/소거동자과 데이터 기입동작은 어느 서브필터에서도 동일하게 규칙적인 동작을 한다는 점에 착안하여 각 서브필드에서 상기의 규칙적인 전화면 기입/소거동작과 데이터 기입동작이 끝나는 위치에서 일정 펄스의 구간으로 이루어지는 피리어드(Period)를 계산하여 계산된 위치에서 작용하는 피리어드펄스를 만들고 그 펄스신호를 카운터의 인에이블(enable)로 사용하도록 하는 방법을 제시하고 있다.
도 1은 PDP 텔레비전의 계조처리를 위한 하나의 서브필드에서의 동작을 설명하기 위한 도면.
도 2는 PDP 텔레비전의 개략적인 블록도
도 3은 PDP 텔레비전의 데이터처리를 위한 주요부에 대한 블록도
도 4는 본 발명의 타이밍콘트롤러의 제어방법을 설명하기 위한 개념도
〈 도면의 주요부분에 대한 부호의 설명〉
1 : AV부 2 : ADC부
3 : 메모리부 4 : 데이터인터페이스부
5 : 타이밍콘트롤러부 6 : 어드레스구동IC
7 : 유지/주사 구동IC 8 : 고전압구동회로
9 : AC/DC변환부 10 : 복합영상신호처리부
20 : 디지털영상테이터처리부 30 : PDP 구동부
이하에서는 상기의 본 발명의 목적을 달성하기 위한 구체적인 수단인 발명의 일실시예에 대한 구성 및 그 작용을 상세히 설명하고자 한다. 우선, 본 발명의 이해를 돕기 위해서 PDP 텔레비전의 계조처리를 위한 일반적인 구성 및 작용에 대하여 간략하게 설명하기로 한다. 도 2는 교류형 PDP 텔레비전(AC Type PDP-TV)의 화면표시를 위한 구동에 대하여 설명하기 위한 개략적인 블록도이다.
PDP 텔레비전은 안테나를 통해 수신되는 복합영상신호를 아날로그처리하여 아날로그-디지털변환부(ADC부)에 제공하는 안테나, 미도시한 튜너부, IF증폭부 및 AV부(1)로 된 복합영상신호처리부(10)와, 상기의 복합영상신호처리부(10)로부터 입력된 아날로그 복합영상신호를 디지털처리를 하는 ADC부(2)와, 상기의 ADC부(2)로부터 입력된 디지털영상데이터를 재배열하기 위한 메모리부(3)와, 재배열한 디지털영상데이터를 입력받아 PDP 계조처리에 적당한 데이터스트림 형태로 만들기 위한 데이터인터페이스부(4)와, 상기의 메모리부(3), 데이터 인터페이스부(4) 그리고 전체 시스템을 제어하기 위한 메인클럭 및 쉬프트신호 등의 제어신호를 생성하여 공급하는 타이밍콘트롤러부(5)로 된 디지털 영상데이터처리부(20)와, 상기의 데이터인터페이스부(4)로부터 데이터스트림 형태의 영상데이터를 입력받아 플라즈마 패널에 계조처리를 위해 데이터를 공급하는 어드레스 구동 IC(6)와, PDP를 구동하는데 필요한 고전압을 제공하는 고전압구동회로(8)와, 상기의 고전압구동회로(8)의 출력으로 구동되는 유지/주사 구동 IC(7)로 된 PDP 구동부(30)로 구성된다. 상기의 PDP 텔레비전에서 화면표시를 위해서는 상기의 AV부(1)에서는 NTSC 복합신호를 입력받아 아날로그 RGB 색신호와 수평 및 수직동기신호를 분리하고, 휘도신호(Y)의 평균값에 해당하는 APL(Average Picture Level)을 구해 ADC부(2)에 공급한다. 이 APL은 PDP 텔레비전의 밝기 개선을 위해 사용된다. NTSC 복합영상신호는 비월주사(Interlaced scanning) 방식으로 1프레임이 우수, 기수의 2필드로 구성되어 있고, 수평동기신호는 약 15.73KHZ, 수직동기신호는 약 60Hz의 주파수를 갖는다. 복합영상신호로부터 분리한 음성신호는 음성증폭기를 거쳐 직접 스피커로 출력한다.
ADC부(2)는 아날로그 복합영상신호를 입력으로 받아 디지털 테이타로 변환하여 메모리부(3)로 출력해 주며, 이때 이 디지털영상데이타는 PDP 텔레비전의 밝기 개선을 위해 변환된 형상의 영상데이타이다. ADC부(2)는 증폭부, 클럭생성부, 샘플링 영역 설정부, 그리고 데이터 맵핑부로 나뉜다. 상기의 ADC부(2)에서 증폭부는 아날로그 RGB 색신호 및 APL 신호를 양자화시키기에 적당한 신호레벨로 증폭하고, 수평 및 수직동기신호를 일정한 위상으로 변환하여 출력한다. 그리고 클럭생성부는 샘플링클럭은 반드시 입력동기신호에 동기된 클럭을 사용하여야 하는데, 이를 위해서는 PLL(Phase Locked Loops)을 사용하여 클럭을 생성한다. PLL은 입력동기신호에 동기된 클럭을 출력한다. 만약 입력동기신호에 동기된 클럭을 사용하지 않을 경우에는 디스플레이되는 영상의 수직직선성이 보장되지 않는다. 또한 샘플링 영역은 수직위치와 수평위치로 설정된다. 수직위치구간은 입력신호중 영상정보가 있는 라인만을 설정하는 펄스이고, 수평위치구간은 수직위치로 설정된 라인중 영상정보가 있는 시간만을 설정하는 펄스이다. 수직위치구간과 수평위치구간은 샘플링을 하는 기준이 된다. 이때에 우수, 기수필드 각각 240 라인씩, 총 480 라인이 선택된다. 수평위치구간은 선택된 라인마다, 최소 853개의 샘플링클럭이 존재할 수 있는 시간이 되어야 한다.
상기의 ADC부(2)의 데이터맵핑부는 ADC부에서 출력된 RGB 영상데이터를 PDP의 밝기 특성에 부합하는 데이터로 맵핑하여 출력한다. 즉, ROM에 몇가지 벡터테이블을 마련해놓고 디지털화된 APL데이타에 따라 최적의 벡터테이블을 선택하여, ADC부(2)에서 출력된 RGB 영상데이터를 1:1 맵핑하여 개선된 RGB 영상데이터 형태로 메모리부(3)에 제공한다.
메모리부(3)에서는 PDP 계조처리를 위해서는 1필드의 영상데이터를 복수개의 서브필드로 재구성한 다음, 최상위 비트(MSB)부터 최하위 비트(LSB)까지 재배열한다. 즉, ADC부(2)에서 병렬(MSB~LSB)로 제공되는 영상 데이터가 프레임메모리의 한 어드레스에 동일한 가중치를 갖는 비트들로 저장되도록 재배열 한다.
ADC부(2)에서 제공하는 RGB 영상데이터를 연속적으로 재배열하기 위해 제1, 제2 쉬프트레지스터 2개를 마련하고, 이들이 교번으로 로드(Load)와 쉬프트(Shift)동작을 반복하도록 한다. 또한 한 장의 RGB 영상데이터(853×3(RGB)×480×8Bits≒10Mbit)를 저장할 수 있는 프레임메모리도 2개를 마련하여 이들이 프레임 단위로 쓰기(Write), 읽기(Read)동작을 교번으로 수행함으로써 연속적으로 영상데이터를 저장하여 디스플레이할 수 있도록 한다.
데이터인터페이스부(4)는 메모리부(3)로부터 넘어오는 RGB 영상데이터를 임시 저장하였다가 어드레스구동IC(6)에서 요구하는 데이터 형태로 맞추어 제공하는 역할을 한다. PDP에 화면을 표시하기 위해서는 메모리부(3)에서 출력되는 RGB 화소의 배치에 맞게 배열되어 어드레스구동IC(6)에 공급되어야 하기 때문에 데이터인터페이스부(4)가 필요하다. 디스플레이의 사이즈가 853×3(r,g,b)×480인 경우, 데이터인터페이스부(4)에서는 1라인 분량(853×3=2559비트)의 데이터를 임시 저장하여야 하고 또한 데이터의 연속성을 보장(입력과 출력을 동시에 수행)하여야 하므로 2라인 분량(2559×2=5118비트)의 임시 저장장소가 필요하다. 즉, 메모리부(3)로부터 RGB 영상데이터 각각 8비트씩 총 24비트의 데이터가 차례로(107회) 제1임시저장영역에 입력되면서(24bits×107=2598bits), 이와 동일한 시간 간격으로 제2 임시저장영역의 이전 1라인 분량의 데이터가 어드레스구동IC(6)에서 요구하는 데이터스트림의 형태로 출력된다. 이와 같은 입출력 동작은 제1, 제2임시저장영역에서 교대로 일어나게 된다. 즉, 제1임시저장영역이 입력모드, 제2임시저장영역이 출력모드로 동작한 후, 그 다음에는 그 역으로의 동작을 반복한다.
데이터인터페이스부(4)는 임시저장된 영상데이터를 어드레스구동IC(6)로 출력할 때, 각 구동 IC에 1비트의 데이터, 총 64비트의 영상데이터를 데이터스트림의 형태로 제공한다. 이와 같이 영상데이터가 어드레스구동 IC에 차례로(40회) 입력되면서, 병렬로 쉬프트되면 1라인 분량(64비트×40≒2559비트)의 영상데이터가 어드레스구동IC(6)에 모두 로드되게 된다. 이 과정은 다른 임시저장영역의 입력모드 동작시간과 동일해야 하므로 입력모드는 출력모드에 비해 2배의 주파수로 동작되어야 한다.
고압구동회로부(8)는 타이밍콘트롤러부(5)에서 출력되는 각종 로직레벨의 콘트롤펄스에 따라 AC/DC 변환부(9)에서 공급되는 DC 고압을 조합하여 어드레스, 주사 및 유지 구동IC(7)에서 필요로 하는 콘트롤펄스를 생성하여 PDP를 구동할 수 있도록 한다. 또한 데이터인터페이스부(4)로부터 어드레스 구동IC(6)로 제공되는 데이터스트림도 적당한 전압레벨로 높여 PDP 패널에 선택적 기입이 가능하도록 한다. 한편, AC/DC 변환부(9)에서는 교류전원(220V, 60Hz)을 입력으로 하여 각 전극구동펄스를 조합하는데 필요한 고압과 그 밖의 PDP 텔레비전을 구성하는 각 부에서 요구하는 DC전압을 생성, 공급한다.
이하에서는 상기에서 설명한 PDP 텔레비전의 구동과정 중에서 디지털 데이터처리과정에 대한 상기의 도 3의 메모리부(3), 데이터인터페이스부(4), 타이밍콘트롤러부(5) 및 어드레스구동IC(6)로 이루어진 데이터처리 시스템의 구성에 대해서 설명하기로 한다.
쉬프트클럭신호(clk_480)는 메모리부(3)에서 데이터인터페이스부(4)로 데이터를 쉬프트할 때 필요한 제어신호이다. 즉, PDP 텔레비전에서 1프레임의 화면을 디스플레이하는데 우수, 기수필드 각각 240라인씩 480라인이 필요하다. 쉬프트클럭신호(clk_480)는 하나의 주사에 해당하는 3㎲에 해당하는 주기동안 각각 하이, 로우클럭을 480라인에 해당하는 주기동안 반복한다. 선택신호(slct)는 데이터인터페이스부(4)에 있는 1라인씩 저장할 공간인 2개의 임시 저장장소에 메모리부(3)로부터의 데이터의 쓰기(저장)와 저장된 데이터를 어드레스구동IC(6)로의 읽기(출력)를 번갈아 할 수 있도록 하이, 로우동작을 반복하는 제어신호이다. 제1 지시제어신호(f_107sft)는 데이터를 메모리부(3)에서 데이터인터페이스부(4)로 쉬프트할 때 필요한 제어신호이다. R, G, B 데이터가 메모리부(3)에서 각각 8비트씩 쉬프트되므로 24비트가 된다. 한편, 1라인분량의 데이터는 853개가 RGB 각각에 대해서 존재하므로 2559비트의 데이터량에 해당한다. 여기서 2559비트의 1라인분을 24비트씩 처리하기 위해서는 107번의 쉬프트신호가 필요하다. 그러나 1라인분량의 데이터를 처리하는데 3㎲의 시간동안 107번을 스위칭한다는 것은 무리이므로 각각 데이터처리 구간을 구룹으로 처리하여 각 구룹의 시작시기를 지시하는 제1 지시제어신호(f_107sft)만을 두어 해당 데이터구룹이 들어오면 그 제1 지시제어신호(f_107sft)의 첫 번째 클럭의 지시에 따라서 연속적으로 데이터가 쉬프트처리되도록 한다. 이어서 두 번째 1라인분의 시간동안에도 동일한 제1 지시제어신호(f_107sft)의 두 번째 클럭의 지시에 따라 연속적으로 데이터를 처리하도록 하여 480라인을 처리한다.
선택신호(slct)의 저장신호(high신호)에 의해서 상기와 같은 동작으로 제1 지시제어신호(f_107sft)의 지시에 따라 데이터인터페이스부(4)의 제1 임시저장영역에 저장된 1라인분량의 데이터를 어드레스구동IC(6)로 출력할 때에는 상기의 선택신호(slct)의 출력신호(low신호)에 의해 상기의 제1 지시제어신호(f_107sft)에 의해 1라인분량의 데이터 저장동작이 끝남과 동시에 출력시기를 지시하는 제2 지시제어신호(f_32sft)의 지시에 따라서 데이터를 어드레스구동IC(6)로 쉬프트시킨다. 상기의 어드레스구동IC(6)의 출력단자는 64개이고, 입력단자는 4개이다.
데이터처리상의 문제점 때문에 어드레스구동IC 2개를 1조로 묶어서 처리하면 32개의 처리과정으로 단순화될 수 있다. 그러므로 데이터인터페이스부(4)에서 데이터를 어드레스구동IC(6)로 출력시키는데에는 32개의 제2 지시제어신호(f_32sft)가 필요하다. 즉, f_32sft는 데이터인터페이스부(4)의 데이터를 어드레스구동IC(6)에 32개씩 쓸 수 있는 신호중에 처음 시작부분이라는 것을 지시하는 제어신호이다.
이하에서는 본 발명의 한 수직동기구간에서 동작하는 각 서브필드의 반복성을 이용하여 타이밍콘트롤러의 효율성을 높히기 위한 방법에 대해서 첨부된 도면을 참조하면서 상세히 설명하기로 한다. PDP 계조처리를 위한 구동방법은 수직동기구간에 동작하는 1필드(60Hz)를 몇 개의 서브필드(64계조 : 6 서브필드, 256계조 : 8 서브필드)로 나누고, 각 서브필드에 해당하는 영상데이터를 어드레스구동IC(6)를 통하여 라인 단위로 패널에 기입한다. MSB 데이터가 기입되는 서브필드에서 LSB 서브필드 순으로 방전유지펄스의 갯수를 적게하여, 이들의 조합에 따른 총 방전유지기간으로 계조처리를 하는 것이 일반적이다. 또한 모든 서브필드의 구동 순서는 전화면 기입 및 소거(스텝1), 데이터 기입(스텝2), 방전유지(스텝3)의 동작을 반복한다. 도 4는 상기의 수직동기구간에 동작을 하는 1필드를 8개의 서브필드로 나누고 그 각 서브필드를 가중치에 따라 규칙성있게 배열한 것과 하나의 서브필드에서의 각 구동을 설명하기 위한 개념도이다. 이 과정을 개략적으로 설명하면 다음과 같다.
전화면 기입 및 소거동작(스텝1)은 방전소거를 위한 동작 모드로서 교류형 PDP의 경우 변전하를 중화시키는 주기에서 낮은 전압으로 방전을 형성시켜 벽전하가 충분히 형성되지 않게 하거나, 짧은 펄스폭을 갖는 소거펄스를 인가하여 벽전하가 정상 상태에 도달하지 못하도록 하여 벽전하를 제거하는, 즉 이전 서브필드의 방전 유지 후에 선택된(방전한) 화소에 남아있는 벽전하(Wall charge)를 소거하기 위해, 가시적이지 않을 만큼의 짧은 시간동안에 전 화소에 벽전하를 기입시키고, 다음에 전 화소를 소거하여 남아있는 벽전하를 모두 소거시킴으로써 PDP를 초기화하는 동작이다.
데이터기입 및 주사동작(스텝2)은 PDP에서 일반적으로 사용되는 He+Xe, Ne+Xe의 페닝혼합기체의 경우 240V~280V의 전위를 인가해 준다. 교류의 경우 제3전극을 도입하여 면 방전 형태에서의 유지전극과 유전체에 의한 기생 커패시터에 의해 야기되는 고전류를 감소시키며, 선택 동작과 유지동작을 분리시키는 구동방식을 채용하고 있다. 실제의 적용에 있어서는 라인주사전극에 순차적(1~480)으로 주사펄스를 쉬프트시키면서 데이터기입전극을 통해 해당 데이터를 라인 단위로 기입하여 방전시키고자 하는 화소에 선택적으로 벽전하를 형성시키는 선택동작이라 하기도 하며, 초기방전형성을 위해서 필요한 구동 동작이다.
방전유지동작(스텝3)은 방전개시전압에서 방전을 일으켜 PDP 패널에 화면표시를 하는 동작으로써, 실제에 있어서는 방전유지구동부 전극과 라인주사 전극사이에 교번으로 유지 펄스를 인가하여 벽전하가 형성된 화소의 방전을 개시하고 이를 유지시킨다. 이 때, 기입되지 않은 화소가 기입된 주변 화소에 의해 영향을 받아, 오류방전을 일으킬 가능성이 있으므로, 유지 펄스 인가 후 마다 소폭소거를 행하여 정확한 방전이 이루어지도록 하는 동작으로 이루어진다. 교류형 PDP의 경우 벽전하(wall charge)에 의한 기억 기능 효과를 이용하여 선택동작과 유지동작을 분리할 수 있는 기억형 구동방식의 경우 고화질 표시소자를 구현하기 위한 고계조 표시의 경우에 PDP가 대형의 표시소자에 대해서도 휘도의 저하 없이 동작할 수 있는 구동방식을 제공한다.
상기와 같은 순서로 동작을 하는 서브필드가 하나의 필드에서 8개로 나누어져있고, 각 서브필드의 웨이트의 차이로 카운트가 각각 다르다. 현재 사용하고있는 서브필드의 배치방법은 웨이트 단위로 1-3-5-7-8-6-4-2의 순서로 하고 있다. 플라즈마 방전은 방전개시전압으로 결정된 일정전압 이상이 되면 방전하는 빛이 일정하기 때문에 휘도조절을 할 수 있는 것은 방전시간을 조절하는 방법이 사용된다. 그러므로 위에서 서브필드 웨이트가 1이면 아주 짧은 시간이고 8이면 아주긴 시간에 해당한다. 이는 상기의 웨이트치가 1인 서브필드에서는 타이밍콘트롤러에서의 카운트가 21에 해당하는 크기이고, 웨이트가 8인 서브필드는 28에 해당하는 크기이다. 상기의 8개의 각 서브필드의 동작에서 전화면 기입 및 소거동자과 데이터기입동작인 스텝1과 스텝2 구간은 동일한 동작특성을 갖는다. 즉, 한 수직동기구간에서 각 서브필드 구간이 불균등 분배되는 이유는 방전유지(sustain)구간인 스텝3이 각기 다른 길이를 갖기 때문이다.
본 발명은 각 서브필드의 스텝1과 스텝2의 규칙성과 반복성을 이용하여 카운트를 줄일 수 있는 방법으로써, 디지털영상데이터를 처리하여 PDP 패널에 영상이 디스플레이되도록 타이밍콘트롤러의 제어에 의해 계조처리를 하는 PDP 텔레비전 시스템에서 하나의 수직동기구간에서 1필드를 전화면을 기입 및 소거하는 스텝1, 테이터를 기입하는 스텝2 및 방전하여 유지시키는 스텝3의 동작으로 이루어지는 8개의 서브필드로 나누는 필드분할 과정과, 상기의 필드분할과정에서 분할된 각 서브필드의 스텝1과 스텝2의 위치를 계산하여 저장하는 위치계산 과정과, 상기의 스텝1과 스텝2의 피리어드를 계산하여 그 길이만큼에 해당하는 피리어드 펄스를 만드는 피리어드 펄스생성과정과, 상기의 타이밍콘트롤러의 카운터에 의해서 한 수직동기구간 전체가 카운트되는 카운트과정과, 상기의 카운트과정에 의해 수직동기구간의 전체 카운트 도중에 상기의 위치계산과정에서 계산되어 저장된 위치마다 상기의 피리어드 펄스를 인가하여 그 피리어드 펄스가 상기의 피리어드내에서 동작하는 카운터의 인에이블신호로 동작하도록 하는 방법이다.
이하 상기의 본 발명의 방법에 대하여 그 작용에 대하여 상세히 설명하기로 한다. 상기에서 하나의 수직동기구간에 동작을 위하여 256계조를 구현시키고자 할 경우에는 8개의 서브필드로 나눈다. 상기의 각 서브필드의 전화면 기입 및 소거, 데이터 기입, 방전유지 동작을 수행하기 위하여 상기의 타이밍콘트롤러의 카운터에서 속도가 2MHz 클럭을 사용하여 카운트를 행한다. 각 서브필드에 규칙적인 스텝1, 2가 반복되므로 각 서브필드에서 상기의 스텝1과 스텝2를 시작하는 카운트위치를 계산하여 상기의 8개의 서브필드에 대하여 그 위치를 저장한다. 그리고 카운터를 이용하여 상기의 스텝1과 스텝2에 해당하는 카운트 길이만큼의 피리어드 펄스를 생성한다. 타이밍콘트롤러를 이용한 전체 카운터과정에서 상기에서 저장된 각 서브필드의 스텝1 시작위치가 되면 상기의 피리어드 펄스를 출력하여 카운터의 인에이블신호로 입력되도록한다.
이상에서 설명한 바와 같이 본 발명은 하나의 수직동기구간에서 복수개의 서브필드의 전화면 기입 및 소거(스텝1), 데이터기입(스텝2), 방전유지(스텝3)에 필요한 타이밍콘트롤러의 카운트 실행에 많은 로직을 필요로 하므로 각 스텝에서 반복성이 있는 동작에 대해서는 하나의 펄스로 시작지시를 주어 카운트할 수 있도록 함으로써 각 서브필드에서 소요되는 스텝1과 스텝2의 실행에 필요한 카운트를 줄여서 로직회로를 단순화 할 수 있는 효과가 있다.

Claims (2)

  1. 디지털영상데이터를 처리하여 PDP 패널에 영상이 디스플레이되도록 타이밍콘트롤러의 제어에 의해 계조처리를 하는 PDP 텔레비전 시스템에 있어서,
    하나의 수직동기구간에서 1필드를 전화면 기입 및 소거하는 스텝1, 테이터를 기입하는 스텝2 및 방전하여 유지시키는 스텝3의 동작으로 이루어지는 8개의 서브필드로 나누는 필드분할과정과,
    상기의 필드분할과정에서 분할된 각 서브필드의 스텝1과 스텝2의 위치를 계산하여 저장하는 위치계산과정과,
    상기의 스텝1과 스텝2의 피리어드를 계산하여 그 길이만큼에 해당하는 피리어드 펄스를 만드는 피리어드 펄스생성과정과,
    상기의 타이밍콘트롤러의 카운터에 의해서 한 수직동기구간 전체가 카운트되는 카운트과정과,
    상기의 카운트과정에 의해 수직동기구간의 전체 카운트 도중에 상기의 위치계산과정에서 계산되어 저장된 위치마다 상기의 피리어드 펄스를 인가하여 그 피리어드 펄스가 상기의 피리어드내에서 동작하는 카운터를 인에이블시키는 카운터 인에이블과정으로 이루어진 PDP 텔레비전(Plasma Display Panel Television)의 타이밍콘트롤러 제어방법
  2. 제 1 항에 있어서, 상기의 스텝1과 스텝2의 구간은 고정적이고, 스텝3의 구간은 가변적인 것을 특징으로 하는 PDP 텔레비전(Plasma Display Panel Television)의 타이밍콘트롤러 제어방법
KR1019970052410A 1997-10-13 1997-10-13 피디피(pdp) 텔레비전의 타이밍콘트롤러 제어방법 KR100256501B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970052410A KR100256501B1 (ko) 1997-10-13 1997-10-13 피디피(pdp) 텔레비전의 타이밍콘트롤러 제어방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970052410A KR100256501B1 (ko) 1997-10-13 1997-10-13 피디피(pdp) 텔레비전의 타이밍콘트롤러 제어방법

Publications (2)

Publication Number Publication Date
KR19990031627A KR19990031627A (ko) 1999-05-06
KR100256501B1 true KR100256501B1 (ko) 2000-05-15

Family

ID=19522654

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970052410A KR100256501B1 (ko) 1997-10-13 1997-10-13 피디피(pdp) 텔레비전의 타이밍콘트롤러 제어방법

Country Status (1)

Country Link
KR (1) KR100256501B1 (ko)

Also Published As

Publication number Publication date
KR19990031627A (ko) 1999-05-06

Similar Documents

Publication Publication Date Title
KR100277407B1 (ko) 플라즈마 디스플레이 패널 텔레비전의 전력 회수방법 및 그 회로
KR100217279B1 (ko) Pdp-tv시스템의 계조처리를 위한 메인클럭 분리적용 방법.
KR19990053553A (ko) 피디피텔레비전의 데이터처리장치
KR100256501B1 (ko) 피디피(pdp) 텔레비전의 타이밍콘트롤러 제어방법
KR100256502B1 (ko) 피디피 텔레비전의 데이터분리처리장치
KR100397355B1 (ko) Pdp 텔레비전의 수직동기구간에서의 오동작 방지방법
KR100266326B1 (ko) 피디피 텔레비전 데이터처리의 오동작방지장치
KR100256503B1 (ko) Pdp 텔레비전의 데이터인터페이스 제어방법
KR100217276B1 (ko) Pdp-tv의 구동을 위한 방전유지 제어방법
KR100416849B1 (ko) Pdp-tv의구동장치및방법
KR100217280B1 (ko) Pdp-tv에서 어드레스 구동ic의 데이터 입력 제어신호 생성장치 및 그 방법.
KR100431671B1 (ko) Pdp 텔레비전의 더블라인 스캔방법
KR100427019B1 (ko) 플라즈마디스플레이패널텔레비전의타이밍제어회로
KR100266325B1 (ko) 피디피 텔레비전의 데이터 인터페이스 처리장치
KR100397356B1 (ko) 피디피 텔레비전의 데이터처리장치
KR100217278B1 (ko) Pdp-tv의 데이터 로드클럭 발생장치.
KR100217275B1 (ko) Pdp-tv의 데이터 로드클럭 발생장치.
KR100277408B1 (ko) 플라즈마 디스플레이 패널 텔레비전에 있어서 전화면 기입단계에서의 전력 회수회로
KR100266323B1 (ko) 데이터 소거 방식에 따른 피디피 텔레비전의 무신호시 데이터인터페이스 안정화방법
KR100416850B1 (ko) 피디피텔레비전의시스템초기화처리장치
KR100266321B1 (ko) Pdp-tv의 서스테인 전극분리를 통한 인터레이스 어드레싱장치
KR100266327B1 (ko) 피디피 텔레비전의 면방전시 쉘프( shelf)전압 사용방법
KR100254628B1 (ko) 플라즈마 디스플레이 패널의 데이터 처리 장치
KR100256495B1 (ko) Pdp 텔레비전의 휘도제어방법
KR19990051694A (ko) 피디피 텔레비전의 시스템 초기화 처리장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090202

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee