KR100217514B1 - 인쇄회로기판에 있는 커패시턴스 제공 및/또는 제어하는 커플링장치 - Google Patents
인쇄회로기판에 있는 커패시턴스 제공 및/또는 제어하는 커플링장치 Download PDFInfo
- Publication number
- KR100217514B1 KR100217514B1 KR1019970701149A KR19970701149A KR100217514B1 KR 100217514 B1 KR100217514 B1 KR 100217514B1 KR 1019970701149 A KR1019970701149 A KR 1019970701149A KR 19970701149 A KR19970701149 A KR 19970701149A KR 100217514 B1 KR100217514 B1 KR 100217514B1
- Authority
- KR
- South Korea
- Prior art keywords
- printed circuit
- layer
- voltage
- circuit board
- layers
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/16—Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor
- H05K1/162—Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor incorporating printed capacitors
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/14—Arrangements for reducing ripples from dc input or output
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0254—High voltage adaptations; Electrical insulation details; Overvoltage or electrostatic discharge protection ; Arrangements for regulating voltages or for using plural voltages
- H05K1/0262—Arrangements for regulating voltages or for using plural voltages
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/03—Use of materials for the substrate
- H05K1/0313—Organic insulating material
- H05K1/0353—Organic insulating material consisting of two or more materials, e.g. two or more polymers, polymer + filler, + reinforcement
- H05K1/0366—Organic insulating material consisting of two or more materials, e.g. two or more polymers, polymer + filler, + reinforcement reinforced, e.g. by fibres, fabrics
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/01—Dielectrics
- H05K2201/0183—Dielectric layers
- H05K2201/0191—Dielectric layers wherein the thickness of the dielectric plays an important role
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/0929—Conductive planes
- H05K2201/09309—Core having two or more power planes; Capacitive laminate of two power planes
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/46—Manufacturing multilayer circuits
- H05K3/4611—Manufacturing multilayer circuits by laminating two or more circuit boards
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
- Mounting Of Printed Circuit Boards And The Like (AREA)
- Structure Of Printed Boards (AREA)
- Combinations Of Printed Boards (AREA)
- Structures For Mounting Electric Components On Printed Circuit Boards (AREA)
- Polysaccharides And Polysaccharide Derivatives (AREA)
- Parts Printed On Printed Circuit Boards (AREA)
- Chemical Or Physical Treatment Of Fibers (AREA)
- Logic Circuits (AREA)
Abstract
본 발명은 인쇄회로기판에 포함된 커패시턴스를 제공하는 커플링장치에 관한것으로 상기 기관(1)은 전기 절연층이(50eg) 사이에 있는 여러 전기 전도층(50e, 50g)으로 구성되어 있다. 기준 전위 관련층(50e)와 면확장, 공급전압 관련층(50g)의 대행면 확장 및 이들 사이에서 선택된 거리를 결합하여 커패시턴스 기능을 형성하여 전압 스파크를 평활함으로써 상기 회로 및/또는 소자가 활성될때 전류면적이 급속할지라도 DC 공급 결합을 화로(2)주위에서 일정하게 한다.
Description
[발명의 명칭]
정전용량값을 발생 및 제어하는 인쇄회로기판의 커플링장치
[기술분야]
본 발명은 정정용량값을 발생 및 제어하는 커플링 장치에 관한 것이고 그 커플링 장치는 인쇄회로기판에 있거나 그 내부에 집적된다.
본 발명의 이러한 인쇄회로기판은 여러 전도층으로 구성되어 있고 그들 사이에 전기 절연층이 있다.
원리상, 인쇄회로기판내에서 전기전도층과 절연층의 수를 선택하는 것이 실시에서 제한가능하나, 그 층수는 인쇄회로기판의 소정의 필요한 두께로 보통 제한된다.
본 발명의 필요한 상태는 하나 이상의 상기 전기전도층이 접지전위와 같은 기준 전위에 관련되는 반면에 전기적으로 인접한 전도층은 공급 전압에 관련된다는 것이다.
[배경기술]
상기 언급된 방식의 인쇄회로기판은 여러 실시예로 공지되어 있다.
하나 이상의 이산 회로가 상기 종류와 같은 인쇄회로기판의 단면 또는 양면에 사용된다. 그들 회로는 IC 회로, ASIC 회로 등, 및 저항 및 커패시턴스와 같은 소자일 수 있고, 보통 대부분의 상기 회로 또는 소자는 연결 도선을 통해 전압을 공급받고 인쇄회로기판의 상면을 통해 직접적으로 또는 기판에 관련된 도선을 경유해서 상기 기준전위 관련층 및 상기 공급 전압관련층에 연결되고, 나도선(bare conductor)으로서 인쇄회로기판의 상면에 놓이게된다.
집적회로와 같은 회로 및 소자는 여러 실시예에서 공지되어 있지만 이러한 소자의 존재가 본 발명에 대한 필요성을 야기할 지라도, 각 소자의 특정 구조가 본 발명의 일부로 되지 않기 때문에 그 소자들에 대한 설명은 더 이상 하지 않을 것이다.
그럼에도 불구하고, 집적회로에는 에찌에 관련된 연결 패드가 설치되어있고, 필요한 연결도선이 그 패드에 납땜되어 있거나, 그들은 소위 pin Grid Array-connection(PGA)와 같은 하부 연결핀으로써 설치될 수 있다.
이러한 종류의 인쇄회로기판은 다수의 시트로 구성될 수 있고, 시트 각각은 상대적으로 두껍게 삽입하는 전기 절연층에 인가된 두개의 얇은 금속박으로 구성되어 있고 각 절연층의 두께는 0.2∼0.3로 선택된다.
본 발명의 중요한 특징을 고려할 때, 소위 평활 콘덴서인 큰 정전용량값을 갖는 콘덴서를 사용하는 것이 이미 공지되어 있어서 정류브리지로부터 발생하는 전압변동을 평활시키고 그럼으로써 평활하고 매우 일정한 직류전압을 형성한다.
또한, 본 발명을 고려할 때, 정밀하게 관련된 전압 레벨을 필요한 전류에 무관하게 형성하도록 DC/DC-변환기를 사용한다는 것이 공지되어있다.
이러한 DC/DC-변환기의 예가 참조문헌으로서 미국 특허 제 5 198 969 호에 기재되어 있다.
인쇄회로기판상에 설치하여, 각 회로에 인접하여 앞으로 스파이크(spike)콘덴서라고 불리우는 소위 전압 스파이크 평활콘덴서인 용량성 수단을 추가로 회로 및 소자에 이용한다는 것이 공지되어 있다.
이러한 스파이크 콘덴서는 문제의 회로에 인접해서 위치되는 이산 소자이다.
이들의 연결도선은 상대적으로 길고 거기에서 나도선이 인쇄회로기판의 표면상에 있다.
모든 그런 이산 용량성 소자는 그 회로와 관련하여 정전용량값외에도 외부연결 도선에서 발생한 인덕턴스값과 함께 내부인덕턴스값을 발생하고(임피던스의 저항값은 고려되지않음), 그것은 공진주파수: f(r)=k/(LC)1/2를 함께 형성한다.
이산 용량성 소자를 갖는 회로수가 증가함에 따라 많은 인접한 공진 주파수 수가 증가되게 나타나고, 그것은 허용한계를 초과하는 전압변동을 발생시키는 공진으로된다.
따라서, 상기 이산 스파이크 콘덴서는 회로의 하나 또는 몇 개의 부하가 동작 또는 부동작될 때 달리 발생하는 공급전압의 전압스파이크를 평활하게 하려는 것이다.
시간적으로 매우 짧은 동작이 더 큰 전압 스파이크를 발생시키고 더 긴 시간 주기동안 지속하는 동작도 마찬가지이고, 고부하전류가 더 강력한 순시전압 스파이크를 야기하고 저부하 전류도 마찬가지로 됨이 예측된다.
또한, 광-전기 및 전기-광 변환기와 같은 많은 이산회로는 공급전압의 변동에 매우 민감하고 공칭 전압값으로 부터의 적은 변동이 있는 조건에서는 기능 중지한다.
[발명의 상세한 설명]
[발명의요약]
[기술적 문제]
위에서 설명한 상기 기술배경과 관련하여, 기술적 문제는 기준 전위 관련층과 공급 전압 관련 레벨사이의 전압 레벨이 이산 용량성 소자를 갖지 않고 동작된 회로 주위에서 일정하게 되도록 스파이크 콘덴서에 평활시키는 콘덴서 기능을 제공하는 것이다.
다른 기술적 문제는 다량의 트랜지스터 기능등이 회로내에서 동시에 연결 및 분리될지라도 공급 전압과 기준 전위의 레벨을 더 효과적으로 일정하게하도록 인쇄회로기판내의 두개의 층으로 형성된 판형 콘덴서가 선택된 동작을 통해 상대적으로 높게 되게 사용되는 정전용량값을 사용하는 방법이다.
또 다른 기술적 문제는 그 방법에서 단일의 집적 스파이크 콘덴서가 인쇄회로기판상에서 각 회로의 위치에 무관하게 모든 회로에 대해 동작하는 것을 실현하는 것이다.
이외에도 기술적 문제는 회로에 인접하고 회로 주위의 스파이크 콘덴서에 의해 필요하고 전압을 평활하게 되도록 추가 에너지를 갖는 표면영역을 의미하는 회로의 필요한 표면영역을 감소시킬 수 있는 방법을 실현하는 것이다.
또 다른 기술적 문제는 필요한 표면영역이 스파이크 콘덴서의 회로 배열내에서 감소된 인덕턴스값으로 인한 대응하는 전압 평활로써 감소될 때 얻어지는 장점을 실현하는 것이다.
이외에도, 기술적 문제는 공진 주파수값을 증가시키도록 매우 짧은 연결 도선을 통해 전압 평활 기능을 나타낼 수 있고 그럼으로써 매우 낮은 인덕턴스값을 나타낼 수 있는 스파이크 콘덴서를 제공하는 것이다.
또한 기술적 문제는 상기 짧은 연결 도선이 이중 목적, 즉 회로에 대한 DC전압공급 도선 및 스파이크 콘덴서에 대한 도선으로 모두 이용될 수 있는 가능성을 실현하는 것이다.
기술적 문제는 트랜지스터 기능의 연결 시간 및 차단 시간이 매우 짧게 선택되고 전압 스파크가 매우 짧은 상승시간 및 하강시간에 나타나도록 기대될지라도 공급 전압 레벨 및 기준전위 레벨을 일정하게 하도록 모든 표면영역내에서도 상대적으로 큰 용량값을 나타내도록 사용될 수 있는 인쇄회로기판내의 2개의 전도층을 사용해서 판형 콘덴서를 형성하는 중요성을 실현하는 것이다.
또 다른 기술적 문제는 상기 기준전위 관련층 및 상기 공급전압 관련층이 본 발명에 사용된 스파이크 콘덴서내의 대향 판으로서 역할하면 상기 기준전위 관련층의 선택된 표면확장과 상기 공급전압 관련층의 선택된 표면확장이 최소화된다는 사실을 사용할 수 있기 위해 필요로되는 조건을 실현하는 것이다.
이외에도, 기술적 문제는 콘덴서 용량값의 증가에 사용하도록 2개의 전기적인 전도층들간의 간격을 감소시킬 필요성을 실현하는 것이다.
기술적 문제는 문제의 회로에 인접한 DC 공급전압을 일정하게되도록 상기 전기적인 전도층의 선택된 표면확장을 상기 층들간의 선택된 거리로써 결합하는 주요성 및 장점을 실현하는 것이다.
또 다른 기술적 문제는 사용된 판 콘덴서인 형성된 스파이크 콘덴서상에서 회로를 포위하는 표면영역이 인접회로에 속한 스파이크 콘덴서의 표면영역에 해롭게 중첩하거나 영향을 주지 않도록 인쇄회로기판에 사용된 회로의 위치설정의 중요성을 실현하는 것이다.
특히, 100Mb/s 범위의 동작 속도 및 짧은 상승 및 하강 시간에서, 기술적 문제는 연결도선의 노출시 더 심하게되는 전자파 환경 적합성(EMC)에 대한 문제를 제어하도록 요구된 조치를 실현하는 것이다.
또 다른 기술적 문제는 인쇄회로기판내에 포위된 경우를 제외하고 고주파수에서도 매우 짧은 길이를 나타내고 그럼으로써 적은 인덕턴스값을 나타내는 1.0∼0.2의 매우 짧은 연결 도선을 통해 스파이크 콘덴서를 사용하는 방법이다.
또 다른 기술적 문제는 상기 전기적인 전도층에 속한 선택된 표면 확장의 주변 에찌 분할이 인쇄회로기판의 주변 에찌 분할에 의해 제한되는 중요성을 실현하는 것이다.
또 다른 기술적 문제는 상기 층들간의 거리가 가능한 짧은 즉 0.15이하이지만 그 거리가 정전방전(ESD)값 등의 특정된 요구값을 어느정도 초과하도록 층분히 길게되는 중요성을 실현하는 것이다.
[해결책]
하나 이상의 상기 언급된 기술적 문제를 해결하기 위해, 본 발명은 정전 용량값을 발생 및 제어하는 인쇄회로기판의 커플링 장치에 관한 것이고, 상기 기판이 몇 개의 전기 전도층으로 구성되어 있으며 그들간에 전기적 절연층이 있고, 상기 전기 전도층중 적어도 하나가 접지 전위 등의 기준 전위에 관련되고 인접한 전기 전도층은 공급 DC 전압에 관련되고, 하나 이상의 회로 및 소자에는 DC 전압이 상기 기준 전위 관련층 및 상기 공급 DC 전압 관련층에 연결되는 연결 도선을 통해 공급된다.
본 발명에서 상기 기준 전위 관련층의 표면확장, 상기 공급 DC 전압 관련층의 대향 표면확장 및 상기 층들간의 선택된 거리가 회로기판내부 스파이크 콘덴서를 형성하도록 사용 및 선택하여 공급된 DC 전압이 급격한 동작 변동 및 상기 회로 및 소자의 급격한 전력소모에서도 인쇄회로기판상의 회로 방향에 무관하게 상기 회로 주위에서 일정하게 된다.
본 발명의 사상의 범위내에 있는 제안된 실시예로서, 상기 전도층에 있는 선택된 표면확장의 주변에찌 분할은 인쇄회로기판의 주변 에찌 분할에 의해 제한된다.
사용된 평활 콘덴서를 갖는 DC/DC 변환회로는 이산 소자로서 인쇄회로기판에 적용되거나 짧은 연결도선을 통해 상기 전기 전도층에 연결된 dc-전압을 갖는 분리된 전압 공급 회로로 구성된다.
사용된 회로내의 트랜지스터의 급격한 동작 변동에서 그 연결된 회로를 통한 전류의 상승시간 및 하강시간은 나노초 내지 피코초의 범위내에 있고 공급전압 레벨 및 접지전위 레벨로 하여금 설정된 제한값내에서 변동되도록하고, 그 제한이 인쇄회로기판에 실장되고 동작에 의해 직간접적으로 영향받게된 회로 및 소자에 제한을 가한다.
회로를 공급전압관련층 및 기준전압관련층 각각과 연결시키는 상기 연결 도선은 그 길이를 가능한 짧게 선택된다.
정전용량값이 절연층의 두께 및 절연재료의 절연상수를 선택함으로써 적합하도록했다.
그 두께는 설정된 조건을 고려해서 실질적으로 가능한한 적게 선택되는 값을 초과하도록 선택된다.
또한, 다수의 기준전위 관련층 및 다수의 공급 전압 관련층이 서로 전기적으로 연결되어 병렬로 연결된 다수의 전압 스파이크 평활 콘덴서를 형성한다.
[장점]
두개의 인접한 전기 전도층을 사용하고 가능한 최대 표면확장 및 인쇄회로 기판에 있는 개재하는 얇은 절연층을 스파이크 콘덴서 기능으로서 제공하는 본 발명의 커플링 장치를 특징으로 기본적으로 간주하는 장점은 공급 %전압 레벨의 양호한 안정성을 갖는 큰 용량값이 하나 이상의 회로동작에서의 짧은 상승 및 하강시간에서도 인쇄회로기판상의 그 회로 위치에 무관하게 제공되고, 그외에도 매우 짧은 거리가 DC 공급 연결도선에 대해 제공된다는 것이다.
본 발명에 따라 커플링 장치가 인쇄회로기판에 집적화되고, 용량값을 발생 및 제어하는 결합장치의 기본적인 특징은 다음의 청구항 1의 특징부에서 설명된다.
[도면의 간단한 설명]
커플링장치가 본 발명 및 배경기술에 따라 인쇄회로기판에 집적되고, 용량값을 발생 및 제어하는 커플링 장치의 현재 제안된 실시예는 첨부 도면을 참고로 상세히 설명될 것이다.
제1도는 본 발명에 따라 하나 이상의 회로 및 소자와 스파이크 콘덴서 형태이며 용량값을 발생하는 커플링 장치를 갖는 인쇄회로기판의 평면도.
제2도는 이산소자인 스파이크 콘덴서로써 공지된 방법으로 설치된 인쇄회로기판의 일면상의 집적회로의 사시도.
제3도는 평활콘덴서 기능과 스파이크 콘덴서 기능의 주요 배선도.
제4도는 인쇄회로기판의 확대단면의 예시도이고 본 발명의 중요한 특징을 상세화시킨 도면.
제5도는 회로내의 동작된 전류펄스의 상승 및 하강시간 및 그 전류펄스에 의해 야기된 공급전압의 전압변동을 도시한 도면.
제6도는 전기 전도층 및 전기적 절연층의 배열방향을 예시하기위한 완전한 인쇄회로기판의 확대단면도.
제7도는 제1대안의 스파이크 콘덴서 연결을 갖는 인쇄회로기판의 일부단면도.
제8도는 제2대안의 스파이크 콘덴서 연결을 갖는 인쇄회로기판의 일부단면도.
[실시예]
[바람직한 실시예의 설명]
제1도를 참조하면, 인쇄회로기판(1)의 평면도는 그 상면(13)에 견고하게 실장된 하나 이상의 회로 및 소자를 도시하고, 그 회로에 각 회로에 있는 2개의 연결도선을 통해 전압이 공급되고, 그 도선들은 기준전위 관련(접지전위 관련)층(50e)와 공급 DC전압 관련층(50g) 등의 인쇄회로기판내의 전기 전도층에 연결된다.
여럿의 사용한 것중에서 하나의 단일 집적회로는 제1도에서 본 발명의 원리를 명백히 하기위해 도면번호를 붙인다.
상기 IC 회로(2)는 기능을 위해 상기 DC 공급전압을 필요로 한다. 또한 그 기능을 위해, 그것은 저항기(3) 등의 외부 부착된 소자를 필요로 한다.
IC 회로(2) 및 소자(3)는 이산회로 또는 이산소자라고 불리우는 데 왜냐하면 그들은 인쇄회로기판에 부착된 유닛을 구성하기 때문이다.
참조번호(4)는 전압을 인쇄회로기판내의 층에 제공하기 위한 공지된 DC/DC 변환기 종류를 나타낸다.
필요한 평활 콘덴서는 DC/DC 변환기내에 포함될 수 있고 제1도에서 평활 콘덴서들은 인쇄회로기판(1)의 상면(1a)에 위치되어 있고 참조번호(4a 및 4b)로 붙여져있다.
본원에서 필요한 연결도선은 자주 상대적으로 길므로, 저항값뿐아니라 도선길이에 따라 증가하고 무엇보다도 발생하는 스파이크전압의 주파수에 따라 증가하는, 본 발명에서 중요한 인덕턴스값을 발생한다.
IC 회로(2)내의 트렌지스터 회로 등은 상기 종류의 인쇄회로기판상에서 동작 및 부동작되는 데, 그럼으로써 인쇄회로기판상의 소정의 표면영역에 국부적으로 발생하는 순시전류 변동, 전류 감소 및 증가, 공급전압 및 기준접지 전위의 스파이크를 야기한다.
회로(2)에 인접한 이산소자(제2도에서 콘덴서 유닛 또는 장치(23))과 같은 스파이크 콘덴서를 사용함으로써 이런 스파이크가 평활될 수 있음이 알려져 있다.
IC 회로(2)는 공지된 방식으로 연결 패드(2a 및 2b)를 통해 인쇄회로기판(1)의 상면(1a)에 연결되고 인쇄회로기판내의 패드와 여러층 사이에 연결된 도선(도시되지 않음)을 통해 DC 전압이 회로(2)에 공급됨으로서, 용량 발생 장치(23)는 이미 공지된 이산 소자 형태로 연결 패드(2a 및 2b)와 연결 도선(21 및 22)를 통해 공급전압 관련층과 기준 전위 관련층에 연결된다.
제3도를 참조하면 모든 그런 정전용량 발생 회로는, 도선(21)의 길이에 주로 대응하는 인덕턴스값(21')을 갖는 인덕턴스(L1)와, 도선(22)의 길이에 주로 대응하는 인덕턴스값(22')을 갖는 인덕턴스(L2)와, 인덕턴스값(23')을 갖는 콘덴서에 있는 내부인덕턴스(도시하지 않음) 및 값(23)을 갖는 콘덴서의 정전용량을 구비한다.
그 각종의 인덕턴스와 정전용량값은 이미 설정된 공식따라 문제의 각종값에 대응하는 공진 주파수로써 발진회로를 형성한다.
그 공진 주파수값은 본 발명의 원리에 따라 매우 짧은 연결 도선(21 및 22) 을 선택함으로서 증가될 수 있어서 인덕턴스값이 낮아진다.
제3도의 회로의 저항값은 본 발명의 이해를 간단히 하기 위해 무시되었다.
제4도에서, 전기적 전도 구리층(50d)이 전기적 절연층(50de)의 상면에 사용되고 전기적 전도 구리층(50e)이 상기 층(50de)의 저면에 사용되고 그 층들이 시트를 구성한다.
전기적 전도 구리층(50g)은 전기적 절연층(50gh)의 상면에 같은 방법으로 사용되고 전기적 전도 구리층(50h)이 상기 층(50gh)의 저면에 사용되고 그 층이 시트를 구성한다.
그 시트는 층(52e 및 50g)간의 얇은 전기적 절연층(50eg)과 함께 서로를 향해 있고, 거기에서 그 층(50eg)은 많이 얇게 되도록 선택되고 층(50de 및 50gh)도 마찬가지로 선택되어 더 효과적으로 기능하는 스파이크 콘덴서 기능을 이루게한다.
두개의 층(50e 및 50g)는 판 콘덴서내에 전기 전도층을 형성하고 층(50eg)의 두께에 대응하는 층들간의 거리는 소망의 높은 정전용량값을 이루기위해 적게 선택되어야한다.
제4도에서, 시트(50d,506e,50e)는 본 발명을 설명하기위해 시트(50g,50gh,50h)로부터의 거리를 크게해서 도시했다.
제5도에서 회로가 동작 및 부동작일때 발생하는 전압 스파이크의 크기가 전류(I)의 상승( dt ) 및 하강시간(dt)에 따라 어떻게 되는 지를 도시한다. 동작시에, 짧은 상승시간( dt ) 및 큰 전류부하(Ia)에서 전압 스파이크(60a)(점선)는 설정된 DC레벨(60)이하로 하강후 점선(60b)은 DC 레벨(60)이상으로 된다.
그 전압변동은 연결 도선(25,26)이 층(50e, 50g)에 연결된 영역에 근접된다고 예측될 수 있고, 그 변동은 그 영역내에 저장된 에너지에 의해 연결점과 회로를 포위하며 회로(2) 및 연결부(25, 26)주위의 판형 콘덴서의 사용된(원형) 표면 분할을 의미하는 특정 영역주위에서 평활된다.
대응하는 전압변동은 회로의 부동작시에 전압레벨의 증가(60a')후 감소(60b')로 된다.
확대된 크기의 제6도에서 인쇄회로기판(1)은 개재한 전기적 절연층을 갖는 몇개의 전기 전도층으로 만들어질 수 있고 상기 전기 전도층(50e)중 적어도 하나가 접지 전위 등의 기준 전위에 관련되고, 적어도 하나의 인접한 전기 전도층(50g)는 본 경우에는 3VDC인 공급전압에 관련된다.
실제의 경우에 상기 기준전위 관련층(50e) 및 상기 공급전압 관련층(50g) 또는 나머지 층에 연결되는 연결도선(25, 26)을 통한 전압이 회로(2) 및 소자(3) 등의 모든 IC 회로에 공급된다.
매우 얇은 절연층(50eg)은 상기 전기 전도층(50e 및 50g)사이에 위치된다. 제6도를 참조하면, 인쇄회로기판의 부분은, 하나의 전기적 전도 패드층(50a), 접지전위에 연결된 하나의 기준전위 관련층(50b), 하나의 신호층(50c) 및 하나의 신호층(50d), 3VDC 전압을 갖는 하나의 공급전압 관련층(50e), 하나의 얇은 전기적 절연층(50eg), 하나의 기준전위 관련층(50g), 하나의 다른 기준전위 관련층(50h), 하나의 신호층(50i) 및 하나의 신호층(50j), 하나의 기준전위 관련층(50k) 및 하나의 패드층(501)을 포함한다.
모든 그런 전기 전도층간에는 전기적 절연층이 있는데 그것중 소수만이 도면번호(50eg)로 설정 된다.
제2도 및 제3도를 참조하면, 인덕턴스값(21', 22')은 도선(21, 22)의 길이에 따르나 도선(21, 22)이 나선으로 됨을 주로 고려해야하고 그것들이 높은 스위칭 주파수 및 대응하는 전압변동에서 안테나로서 기능하고 EMC에 관련한 효과에 민감하다.
그러므로 본 발명은 정전용량 연결과 정전용량값을 발생하는 커플링 장치를 제공하려는 것이고, 상기 정전용량 연결이 인쇄회로기판에 만들어짐으로써 다른 연결도선(21, 22)을 필요로 하지 않는 데 왜냐하면 정전용량의 연결이 전압공급 도선(25, 26)을 통해 수행되기 때문이다. 상기 커플링 장치는 인쇄회로기판에 있고 공식
에 따른 판형 콘덴서의 용량값을 사용할 때 만들어진다. 여기서 A 는 판형 콘덴서의 전기 전도층사이의 표면확장이고, d 는 상기층들사이의 거리이고 E 는 상기층들사이의 선택된 절연재료에 따른 유전체 상수이다.
본 발명은 상기 기준전위 관련층의 표면확장, 및 상기 공급 DC전압 관련층의 대향표면 확장 및 상기 층들사이의 선택된 거리가 급격한 동작변동과 상기 회로 및 소자에서도 스파이크 콘덴서 기능을 형성하기위해 각기 사용 및 선택되어 공급된 DC 전압 및 접지 전위를 유지하기위한 필요한 조건을 만드는 원리로 이루어진다.
본 발명에 따라, 콘덴서의 정전용량값이 가능한 높게 선택되야하기 때문에, 상기층들에 있는 선택된 표면확장의 주변 에찌 분할이 인쇄회로기판의 주변 에찌 분할에 의해 어느정도 제한된다.
본 발명은 상기 거리를 더 감소시켜 제조하는 데, 왜냐하면 거리가 짧아짐에 따라 판형 콘덴서의 정전용량값은 증가하고, 그것은 깨끗한 제조환경에서 이루어질 수 있다.
동작된 전류 펄스의 상숭시간 dt 또는 하강시간(dt)이 나노초이하의 영역에서 선택될때마다 급격한 변동은 동작시에 나타나고, 그것은 특히 집적회로내의 여러 트랜지스터 기능이 동시에 동작될때마다 정확해진다.
그러므로 정전용량값은 전기적 절연층의 두께의 선택 및 상기층내에서 선택된 재료의 유전체 상수를 통해 사용할 수 있다.
본 발명에서 층(59eg)의 두께는 선택된 최소 제한값인 안전값을 최소한 초과한다.
제7도는 접지전위 관련층(GND)이 두개의 공급 전압인 3 VDC 및 5 VDC에 관련된두개의 층간에 위치되는 대안적인 실시예를 예시한다.
제8도는 두개의 병렬연결된 스파이크 콘덴서가 하나 및 동일한 인쇄회로기판으로 만들어지는 대안적인 실시예를 예시한다.
본 발명은 예시된 실시예로 제한되지 않으며 변경은 다음의 청구항에서 예시된 본발명의 사상의 범위내에서 이루어질수 있다.
Claims (4)
- 상기 전기 전도층들중 적어도 하나를 기준전위층으로 하고 상기 전기 전도층들중 적어도 하나의 나머지층을 공급전압층으로 하는 복수의 전기 전도층과; 인접한 기준전위 및 공급 전압층간에 위치된 전기 절연층과; 인쇄회로기판상에 실장된 복수의 회로 및 소자와; 인쇄회로기판상에 실장되고 복수의 사용된 평활 콘덴서를 구비하는 DC/DC-변환회로를 구비하며, 상기 기준전위 및 공급전압층에 연결되는 복수의 연결도선을 통한 전압이 상기 복수의 회로 및 소자들중 적어도 하나에 공급되는 정전용량값을 발생 및 제어하는 인쇄회로기판의 커플링장치에 있어서, 상기 전기 절연층이 0.01 내지 0.06범위의 두께로되는 플라스틱 코팅된 유리섬유 구조로 구성되고; 상기 복수의 연결도선이 1.5길이보다 적고; 동작/부동작되는 상기 복수의 회로 및 소자의 결과로서 만들어진 순시전류의 상승시간 및 하강시간이 나노초 내지 피코초 범위내에 있고; 인접한 기준전위 및 공급전압층의 표면확장과 상기 연관된 전기 절연층의 두께가 전압 스파이크를 평활시키도록 콘덴서 기능을 형성하기위해 사용되어 공급전압이 상기 복수의 회로 및 소자의 동작 및 부동작시 급격한 변동에서도 상기 복수의 회로 및 소자 주위에서 일정하게 될 수 있는 것을 특징으로하는 정전용량값을 발생 및 제어하는 인쇄회로기판의 커플링장치.
- 제1항에 있어서, 다수의 기준 전위층 및 다수의 공급전압층은 서로 전기적으로 연결되어 다수의 병렬전압 스파이크 평활 콘덴서를 형성하는 것을 특징으로 하는 정전용량값을 발생 및 제어하는 인쇄회로기판의 커플링장치.
- 제1항에 있어서, 상기 복수의 전기 전도층이 제1전압 공급층 및 제2전압공급층간에 삽입된 기준전위층을 포함하는 것을 특징으로 하는 정전용량값을 발생 및 제어하는 인쇄회로기판의 커플링장치.
- 제3항에 있어서, 제1 및 2전압 공급층이 다른 공급전압을 갖는 것을 특징으로 하는 정전용량값을 발생 및 제어하는 인쇄회로기판의 커플링장치.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SE9402792A SE503166C2 (sv) | 1994-08-22 | 1994-08-22 | Kapacitansuppvisande mönsterkortstillhörigt kopplingsarrangemang |
SE9402792.7 | 1994-08-22 | ||
PCT/SE1995/000892 WO1996006389A1 (en) | 1994-08-22 | 1995-07-31 | A coupling device presenting and/or dominating a capacitance belonging to a board with a printed circuit |
Publications (1)
Publication Number | Publication Date |
---|---|
KR100217514B1 true KR100217514B1 (ko) | 1999-09-01 |
Family
ID=20394981
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019970701149A KR100217514B1 (ko) | 1994-08-22 | 1995-07-31 | 인쇄회로기판에 있는 커패시턴스 제공 및/또는 제어하는 커플링장치 |
Country Status (11)
Country | Link |
---|---|
US (1) | US5815373A (ko) |
EP (1) | EP0777873B1 (ko) |
KR (1) | KR100217514B1 (ko) |
AU (1) | AU698863B2 (ko) |
CA (1) | CA2190458A1 (ko) |
DE (1) | DE69516879T2 (ko) |
ES (1) | ES2146768T3 (ko) |
FI (1) | FI970321A0 (ko) |
NO (1) | NO970777L (ko) |
SE (1) | SE503166C2 (ko) |
WO (1) | WO1996006389A1 (ko) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7321485B2 (en) | 1997-04-08 | 2008-01-22 | X2Y Attenuators, Llc | Arrangement for energy conditioning |
US9054094B2 (en) | 1997-04-08 | 2015-06-09 | X2Y Attenuators, Llc | Energy conditioning circuit arrangement for integrated circuit |
US7336468B2 (en) | 1997-04-08 | 2008-02-26 | X2Y Attenuators, Llc | Arrangement for energy conditioning |
JP3610221B2 (ja) * | 1998-01-27 | 2005-01-12 | キヤノン株式会社 | 多層プリント配線基板 |
US6014319A (en) * | 1998-05-21 | 2000-01-11 | International Business Machines Corporation | Multi-part concurrently maintainable electronic circuit card assembly |
US20060179305A1 (en) * | 2004-03-11 | 2006-08-10 | Junbiao Zhang | WLAN session management techniques with secure rekeying and logoff |
GB2439861A (en) | 2005-03-01 | 2008-01-09 | X2Y Attenuators Llc | Internally overlapped conditioners |
US8025634B1 (en) * | 2006-09-18 | 2011-09-27 | Baxter International Inc. | Method and system for controlled infusion of therapeutic substances |
CN109496057A (zh) * | 2018-11-12 | 2019-03-19 | 晶晨半导体(上海)股份有限公司 | 一种印制电路板布局 |
FR3089341B1 (fr) * | 2018-12-03 | 2022-04-22 | Psa Automobiles Sa | Dispositif de couplage à pièces assurant un couplage entre une liaison électrique et un élément conducteur |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4441070A (en) * | 1982-02-26 | 1984-04-03 | Motorola, Inc. | Voltage regulator circuit with supply voltage ripple rejection to transient spikes |
DE3242023A1 (de) * | 1982-11-12 | 1984-05-17 | Siemens AG, 1000 Berlin und 8000 München | Schaltungsanordnung zur speisung von elektrischen verbrauchern mit einer gleichspannung |
US5065284A (en) * | 1988-08-01 | 1991-11-12 | Rogers Corporation | Multilayer printed wiring board |
US5010641A (en) * | 1989-06-30 | 1991-04-30 | Unisys Corp. | Method of making multilayer printed circuit board |
US5161086A (en) * | 1989-08-23 | 1992-11-03 | Zycon Corporation | Capacitor laminate for use in capacitive printed circuit boards and methods of manufacture |
US5079069A (en) * | 1989-08-23 | 1992-01-07 | Zycon Corporation | Capacitor laminate for use in capacitive printed circuit boards and methods of manufacture |
JPH03258101A (ja) * | 1990-03-08 | 1991-11-18 | Nec Corp | 回路基板 |
US5198969A (en) * | 1990-07-13 | 1993-03-30 | Design Automation, Inc. | Soft-switching full-bridge dc/dc converting |
US5162977A (en) * | 1991-08-27 | 1992-11-10 | Storage Technology Corporation | Printed circuit board having an integrated decoupling capacitive element |
JPH05219729A (ja) * | 1992-02-07 | 1993-08-27 | Sony Corp | 直流電源装置 |
-
1994
- 1994-08-22 SE SE9402792A patent/SE503166C2/sv not_active IP Right Cessation
-
1995
- 1995-07-31 EP EP95930072A patent/EP0777873B1/en not_active Expired - Lifetime
- 1995-07-31 ES ES95930072T patent/ES2146768T3/es not_active Expired - Lifetime
- 1995-07-31 US US08/776,765 patent/US5815373A/en not_active Expired - Lifetime
- 1995-07-31 KR KR1019970701149A patent/KR100217514B1/ko not_active IP Right Cessation
- 1995-07-31 AU AU33576/95A patent/AU698863B2/en not_active Ceased
- 1995-07-31 CA CA002190458A patent/CA2190458A1/en not_active Abandoned
- 1995-07-31 WO PCT/SE1995/000892 patent/WO1996006389A1/en active IP Right Grant
- 1995-07-31 DE DE69516879T patent/DE69516879T2/de not_active Expired - Fee Related
-
1997
- 1997-01-24 FI FI970321A patent/FI970321A0/fi unknown
- 1997-02-20 NO NO970777A patent/NO970777L/no not_active Application Discontinuation
Also Published As
Publication number | Publication date |
---|---|
WO1996006389A1 (en) | 1996-02-29 |
SE9402792L (sv) | 1996-02-23 |
AU3357695A (en) | 1996-03-14 |
EP0777873A1 (en) | 1997-06-11 |
US5815373A (en) | 1998-09-29 |
FI970321A (fi) | 1997-01-24 |
CA2190458A1 (en) | 1996-02-29 |
EP0777873B1 (en) | 2000-05-10 |
NO970777L (no) | 1997-04-21 |
SE503166C2 (sv) | 1996-04-15 |
FI970321A0 (fi) | 1997-01-24 |
DE69516879D1 (de) | 2000-06-15 |
DE69516879T2 (de) | 2000-11-09 |
ES2146768T3 (es) | 2000-08-16 |
NO970777D0 (no) | 1997-02-20 |
SE9402792D0 (sv) | 1994-08-22 |
AU698863B2 (en) | 1998-11-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6191479B1 (en) | Decoupling capacitor configuration for integrated circuit chip | |
JP5339384B2 (ja) | ラミネートキャパシタおよび集積回路基板 | |
US6724611B1 (en) | Multi-layer chip capacitor | |
US7029962B2 (en) | Methods for forming a high performance capacitor | |
US4454529A (en) | Integrated circuit device having internal dampening for a plurality of power supplies | |
US7593203B2 (en) | Selective deposition of embedded transient protection for printed circuit boards | |
KR100364009B1 (ko) | 다층 커패시터, 배선기판, 감결합 회로 및 고주파 회로 | |
KR100217514B1 (ko) | 인쇄회로기판에 있는 커패시턴스 제공 및/또는 제어하는 커플링장치 | |
US6043987A (en) | Printed circuit board having a well structure accommodating one or more capacitor components | |
KR19990071943A (ko) | 인쇄배선기판장치 | |
US5422782A (en) | Multiple resonant frequency decoupling capacitor | |
KR19990063681A (ko) | 다중칩 모듈 | |
DE60323555D1 (de) | Kondensatoren für integrierten Schaltkreis | |
US7199445B2 (en) | Integrated capacitor on packaging substrate | |
KR100376482B1 (ko) | 캐패시터 내장형 인쇄회로기판 제조방법 | |
US7919804B2 (en) | Power distribution for high-speed integrated circuits | |
WO1999010901A2 (en) | A decoupling capacitor | |
JPH03258101A (ja) | 回路基板 | |
US20070187822A1 (en) | Patterned gold bump structure for semiconductor chip | |
JP2000031650A (ja) | プリント基板 | |
JP3490185B2 (ja) | 多層配線構造 | |
JPH07321470A (ja) | 多層基板 | |
JP2006522473A (ja) | 集積分布減結合コンデンサを有する電子パッケージング構造 | |
JP2001085803A (ja) | 配線基板および電力制御装置 | |
KR20020074573A (ko) | 반도체 소자의 배선 구조 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
A201 | Request for examination | ||
G15R | Request for early publication | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
E902 | Notification of reason for refusal | ||
E601 | Decision to refuse application | ||
LAPS | Lapse due to unpaid annual fee |