KR100200361B1 - 별도의 테스트용 핀 없이 성능을 테스트할 수 있는 집적회로 - Google Patents

별도의 테스트용 핀 없이 성능을 테스트할 수 있는 집적회로 Download PDF

Info

Publication number
KR100200361B1
KR100200361B1 KR1019960033597A KR19960033597A KR100200361B1 KR 100200361 B1 KR100200361 B1 KR 100200361B1 KR 1019960033597 A KR1019960033597 A KR 1019960033597A KR 19960033597 A KR19960033597 A KR 19960033597A KR 100200361 B1 KR100200361 B1 KR 100200361B1
Authority
KR
South Korea
Prior art keywords
test
integrated circuit
pin
signal
state
Prior art date
Application number
KR1019960033597A
Other languages
English (en)
Other versions
KR19980014568A (ko
Inventor
정찬영
Original Assignee
윤종용
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자주식회사 filed Critical 윤종용
Priority to KR1019960033597A priority Critical patent/KR100200361B1/ko
Publication of KR19980014568A publication Critical patent/KR19980014568A/ko
Application granted granted Critical
Publication of KR100200361B1 publication Critical patent/KR100200361B1/ko

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/31712Input or output aspects
    • G01R31/31713Input or output interfaces for test, e.g. test pins, buffers

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

이 발명은 별도의 테스트용 핀 없이 성능을 테스트할 수 있는 집적회로에 관한 것으로서, 집적회로 검사장치(40)로부터 출력되어 데이터용 핀을 통해 입력되는 데이터의 값이 테스트를 위한 상태를 나타내는 것인지의 여부를 판단하여, 집적회로를 테스트 상태로 전환시키는 신호를 출력하는 상태 판단부(33)와, 상기 상태 판단부(33)로부터 출력되는 신호에 따라 동작하여, 그 신호가 테스트 상태를 알리는 신호인 경우, 상기 집적회로 검사장치(40)로부터 출력되는 신호를 데이터용 핀을 통해 데이터를 입력받아, 제어용 핀을 통해 입력되는 각종 제어신호에 따라 테스트에 따른 신호를 출력하고, 그 신호가 정상 동작을 나타내는 경우, 정상적인 컨트롤러 동작을 수행하는 신호 처리부(31)로 이루어져 있으며, 상기 컨트롤러용 집적회로의 성능을 검사하는 데에 있어서, 집적회로의 기능에 상관없이 테스트만을 위한 별도의 핀을 사용하지 않고, 내부 회로의 모드를 통해 성능을 검사할 수 있는 별도의 테스트용 핀 없이 성능을 테스트할 수 있는 집적회로에 관한 것이다.

Description

별도의 테스트용 핀 없이 성능을 테스트할 수 있는 집적회로
일반적으로 씨모스(CMOS; Complementary Metal Oxide Semiconductor)를 이용한 컨트롤러(controller)용 집적회로를 제조시에, 성능이 좋은 칩(chip)의 제품을 선별하기 위한 테스트(test)를 하게 된다.
그리고, 상기 컨트롤러용 집적회로의 성능을 단시간내에 효율적으로 테스트하기 위하여, 필연적으로 별도의 테스트 장비를 비롯한 테스트 회로를 사용하게 된다.
이하, 첨부된 도면을 참고로 하여, 종래 기술의 집적회로 성능 테스트 회로를 설명하기로 한다.
도 1에 도시되어 있듯이, 종래 기술의 집적회로 성능 테스트 회로의 구성은,
실제 제어에 사용되는 다수의 사용자용 핀(pin)과 성능 테스트에만 사용되는 다수의 테스트용 핀을 가지고 있으며, 씨모스로 제작되어 제어신호를 생성하는 컨트롤러용 집적회로(10)와;
상기 컨트롤러용 집적회로(10)의 다수의 사용자용 핀과 다수의 테스트용 핀을 접속하여, 상기 컨트롤러용 집적회로(10)의 성능을 검사하는 집적회로 검사장치(20)로 이루어져 있다.
상기와 같이 이루어져 있는 종래 기술의 집적회로 성능 테스트 회로의 동작은 다음과 같다.
집적회로 검사장치(20)는 상기 컨트롤러용 집적회로(10)의 다수의 사용자용 핀과 다수의 테스트용 핀(T1, T2, T3, , TN)을 접속하여, 상기 컨트롤러용 집적회로(10)의 성능을 검사한다.
그리고, 상기 컨트롤러용 집적회로(10)는 씨모스로 제작되었으며, 실제 제어에 사용되는 다수의 사용자용 핀과 성능 테스트에만 사용되는 다수의 테스트용 핀(T1, T2, T3, , TN)을 가지고 있으며, 상기 집적회로 검사장치(10)에 의해 그 성능을 판정받는다.
즉, 상기 컨트롤러용 집적회로(10)의 성능을 테스트할 때에는 테스트용 핀(T1, T2, T3, , TN)을 이용하여 테스트 상태를 설정하고 사용자용 핀에 필요한 신호를 전달하여, 그 상태에 따른 신호를 전달받으면서 테스트를 실시한다.
그리고, 상기 컨트롤러용 집적회로(10)를 실제 제어에 사용할 때에는 상기 테스트용 핀(T1, T2, T3, , TN)은 이용하지 않고, 데이터용 핀과 제어용 핀인 사용자용 핀을 이용한다.
그런데, 상기와 같이 동작하는 종래 기술의 집적회로 성능 테스트 회로는, 실제로 컨트롤러용 집적회로가 사용될 때에는 전혀 불필요한 테스트용 핀을 가지고 있기 때문에, 그로 인해 전체 회로의 크기가 커지고, 칩의 면적이 증가하게 되는 문제점이 있다.
그리고, 상기와 같은 컨트롤러용 집적회로를 제어에 사용할 때에는 테스트 회로의 동작 방지를 위하여 상기 테스트용 핀에 일정한 바이어스(bias)를 계속적으로 공급해야 하며, 그로 인해 불필요한 전력 소모가 발생하는 문제점이 있다.
따라서 이 발명의 목적은 상기와 같은 종래의 문제점을 해결하기 위한 것으로서, 집적회로의 성능을 검사하는 데에 있어서, 집적회로의 기능에 상관없이 테스트만을 위한 별도의 핀을 사용하지 않고, 내부 회로의 모드(mode)를 전환시킴으로써, 집적회로의 상태를 테스트받을 수 있는 상태로 만들어 그 성능을 검사할 수 있는 별도의 테스트용 핀 없이 성능을 테스트할 수 있는 집적회로를 제공하는 데에 있다.
도 1은 종래 기술의 집적회로 성능 테스트를 적용한 회로도이고,
도 2는 이 발명의 실시예에 따른 별도의 테스트용 핀 없이 성능을 테스트할 수 있는 집적회로를 적용한 블럭도이다.
상기의 목적을 달성하기 위한 이 발명의 구성은,
데이터용 핀을 통해 데이터를 입력받아, 제어용 핀을 통해 입력되는 각종 제어신호에 따라 동작하여, 해당하는 신호를 생성하여 상기 데이터용 핀을 통해 출력하는 컨트롤러용 집적회로에 있어서,
상기 데이터용 핀을 통해 입력되는 데이터의 값이 테스트를 위한 상태를 나타내는 경우를 판단하여, 집적회로를 테스트 상태로 전환시켜주는 상태 판단수단을 포함하여 이루어져 있다.
이하, 첨부된 도면을 참고로 하여 이 발명을 용이하게 실시할 수 있는 가장 바람직한 실시예를 설명한다.
도 2에 도시되어 있듯이, 이 발명의 실시예에 따른 별도의 테스트용 핀 없이 성능을 테스트할 수 있는 집적회로(30)의 구성은,
집적회로 검사장치(40)로부터 출력되어 데이터용 핀을 통해 입력되는 데이터의 값이 테스트를 위한 상태를 나타내는 것인지의 여부를 판단하여, 집적회로를 테스트 상태로 전환시키는 신호를 출력하는 상태 판단부(33)와,
상기 상태 판단부(33)로부터 출력되는 신호에 따라 동작하여, 그 신호가 테스트 상태를 알리는 신호인 경우, 상기 집적회로 검사장치(40)로부터 출력되는 신호를 데이터용 핀을 통해 데이터를 입력받아, 제어용 핀을 통해 입력되는 각종 제어신호에 따라 테스트에 따른 신호를 출력하고, 그 신호가 정상 동작을 나타내는 경우, 정상적인 컨트롤러 동작을 수행하는 신호 처리부(31)로 이루어져 있다.
상기와 같이 이루어져 있는 이 발명의 동작은 다음과 같다.
상기 집적회로(30)의 데이터용 핀과 제어용 핀은 모두 사용자용 핀으로, 사용자가 상기 집적회로(30)를 본래의 용도인 컨트롤러로 사용할 때에는 상기 데이터용 핀을 통해 데이터를 입력받아, 상기 제어용 핀을 통해 입력받은 제어신호에 해당하는 신호를 생성하여 상기 데이터용 핀을 통해 출력한다.
그런데, 사용자 또는 집적회로 제작자가 상기 집적회로(30)의 성능을 테스트하고자 하는 경우, 집적회로 검사장치(40)를 집적회로(30)의 데이터용 핀과 제어용 핀에 연결한다.
그리고, 상태 판단부(33)는 집적회로 검사장치(40)로부터 출력되어 데이터용 핀을 통해 입력되는 데이터의 값이 테스트를 위한 상태를 나타내는 것인지의 여부를 판단하여, 집적회로를 테스트 상태로 전환시키는 신호를 출력한다.
즉, 데이터용 핀이 8개라고 할 때, 집적회로 검사장치(40)로부터 출력되어 상기 데이터용 핀을 통해 아래의 표 1과 같은 신호가 입력되면, 상태 판단부(33)는 그 신호의 하위 3비트 값이 테스트를 위한 상태를 나타내는 신호인 경우, 그에 따른 신호를 출력하여, 신호 처리부(31)의 상태를 테스트를 위한 상태로 전환시킨다.
테스트용 사양
DB7 DB6 DB5 DB4 DB3 DB2 DB1 DB0
0 0 0 0 1 TB2 TB1 TB0
신호 처리부(31)는 상기 상태 판단부(33)로부터 출력되는 신호에 따라 동작하여, 그 신호가 테스트 상태를 알리는 신호인 경우, 상기 집적회로 검사장치(40)로부터 출력되는 신호를 데이터용 핀을 통해 데이터를 입력받아, 제어용 핀을 통해 입력되는 각종 제어신호에 따라 테스트에 따른 신호를 출력하여, 상기 집적회로 검사장치(40)가 그 신호에 따라 성능을 테스트할 수 있도록 한다.
그리고, 상기 데이터의 하위 비트의 값에 따라 다양하고 효율적으로 성능을 테스트할 수 있다.
상기와 같이 데이터 핀의 수가 8개인 경우, 일반 사용자가 사용할 때에는 아래의 표 2에서 보는 바와 같이, 하위 3비트의 값을 모두 '1'로 설정함으로써, 집적회로가 테스트 상태로 전환되지 않도록 한다.
사용자용 사양
DB7 DB6 DB5 DB4 DB3 DB2 DB1 DB0
0 0 0 0 1 1* 1* 1*
그리고, 테스트할 항목이 많은 경우에는 데이터 핀의 각 비트에서 다른 비트를 더 할당하여 테스트용 신호를 생성할 수 있다.
따라서, 상기와 같이 동작하는 이 발명은 컨트롤러용 집적회로의 성능을 검사하는 데에 있어서, 상기 컨트롤러용 집적회로의 고유한 기능에 상관없이 테스트만을 위한 존재했던 별도의 테스트용 핀을 사용하지 않고, 기존에 있는 데이터용 핀의 신호를 이용하여 집적회로를 테스트 상태로 전환시킴으로써, 상기 집적회로의 성능을 테스트할 수 있는 효과가 있다.
그리고, 또한 이 발명은 그 테스트에 있어서 다양하고 효율적으로 구현할 수 있으며, 별도의 테스트 핀이 필요하지 않기에 집적회로의 칩 면적을 축소시키는 효과가 있다.

Claims (2)

  1. 데이터용 핀을 통해 데이터를 입력받아, 제어용 핀을 통해 입력되는 각종 제어신호에 따라 동작하여, 해당하는 신호를 생성하여 상기 데이터용 핀을 통해 출력하는 컨트롤러용 집적회로에 있어서, 상기 데이터용 핀을 통해 입력되는 데이터의 값이 테스트를 위한 상태를 나타내는 경우를 판단하여, 집적회로를 테스트 상태로 전환시켜주는 상태 판단수단을 포함하여 이루어져 있는 것을 특징으로 하는 별도의 테스트용 핀 없이 성능을 테스트할 수 있는 집적회로.
  2. 제1항에 있어서, 상기 상태 판단수단은 데이터용 핀을 통해 입력되는 신호의 하위 비트에 특정한 신호가 입력되면 테스트를 위한 상태로 판단하는 것을 특징으로 하는 별도의 테스트용 핀 없이 성능을 테스트할 수 있는 집적회로.
KR1019960033597A 1996-08-13 1996-08-13 별도의 테스트용 핀 없이 성능을 테스트할 수 있는 집적회로 KR100200361B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960033597A KR100200361B1 (ko) 1996-08-13 1996-08-13 별도의 테스트용 핀 없이 성능을 테스트할 수 있는 집적회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960033597A KR100200361B1 (ko) 1996-08-13 1996-08-13 별도의 테스트용 핀 없이 성능을 테스트할 수 있는 집적회로

Publications (2)

Publication Number Publication Date
KR19980014568A KR19980014568A (ko) 1998-05-25
KR100200361B1 true KR100200361B1 (ko) 1999-06-15

Family

ID=19469503

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960033597A KR100200361B1 (ko) 1996-08-13 1996-08-13 별도의 테스트용 핀 없이 성능을 테스트할 수 있는 집적회로

Country Status (1)

Country Link
KR (1) KR100200361B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115718248A (zh) * 2021-08-24 2023-02-28 深圳英集芯科技股份有限公司 一种芯片测试与引脚复用单元和相关方法和相关芯片

Also Published As

Publication number Publication date
KR19980014568A (ko) 1998-05-25

Similar Documents

Publication Publication Date Title
EP0206486A2 (en) Memory test circuit
US5912899A (en) Merged data memory testing circuits and related methods which provide different data values on merged data lines
KR100200361B1 (ko) 별도의 테스트용 핀 없이 성능을 테스트할 수 있는 집적회로
KR20030075160A (ko) 입출력 도통 테스트 모드 회로
KR960012401A (ko) 반도체 집적장치
US6675336B1 (en) Distributed test architecture for multiport RAMs or other circuitry
EP0382360A3 (en) Event qualified testing architecture for integrated circuits
US20030237036A1 (en) Semiconductor integrated circuit with built-in self-test function and system including the same
US20030115519A1 (en) Parallel testing system for semiconductor memory devices
US6721913B1 (en) Method and apparatus for testing an interface between separate hardware components
KR20000053622A (ko) 반도체 시험 장치
JPS61261895A (ja) 半導体記憶装置
JPH04128666A (ja) 半導体集積回路
KR19990062211A (ko) 반도체 장치의 테스트 시스템
KR20010043554A (ko) 스캔 레지스터 체인을 포함하는 집적 회로
KR20010027766A (ko) 피기백 방식을 이용한 테스트 회로를 갖는 반도체 장치
JP3374389B2 (ja) Lsi試験装置
US6292907B1 (en) State machine bit group selection apparatus for debugging a digital system
KR20010053900A (ko) 딜레이 체인 회로를 이용한 반도체 장치의 테스트 회로 및그의 테스트 방법
JP2004069642A (ja) 半導体集積回路装置
KR19980014813A (ko) 반도체 장치의 테스트 회로
US20020170008A1 (en) Integrated circuit and testing method for integrated circuit
ATE266209T1 (de) Automatisches gerät für testbarkeitsanalyse
JP2720761B2 (ja) 半導体集積回路試験装置
KR20030050394A (ko) 빌트인 셀프 테스트 회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070228

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee