KR0175408B1 - 액정표시장치용 박막 트랜지스터 기판의 제조방법 - Google Patents

액정표시장치용 박막 트랜지스터 기판의 제조방법 Download PDF

Info

Publication number
KR0175408B1
KR0175408B1 KR1019950035800A KR19950035800A KR0175408B1 KR 0175408 B1 KR0175408 B1 KR 0175408B1 KR 1019950035800 A KR1019950035800 A KR 1019950035800A KR 19950035800 A KR19950035800 A KR 19950035800A KR 0175408 B1 KR0175408 B1 KR 0175408B1
Authority
KR
South Korea
Prior art keywords
oxide film
thermal oxide
film
ion implantation
liquid crystal
Prior art date
Application number
KR1019950035800A
Other languages
English (en)
Other versions
KR970024305A (ko
Inventor
이주형
신종업
Original Assignee
김광호
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자주식회사 filed Critical 김광호
Priority to KR1019950035800A priority Critical patent/KR0175408B1/ko
Publication of KR970024305A publication Critical patent/KR970024305A/ko
Application granted granted Critical
Publication of KR0175408B1 publication Critical patent/KR0175408B1/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • H01L29/78618Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure
    • H01L29/78621Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure with LDD structure or an extension or an offset region or characterised by the doping profile
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42384Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/4908Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET for thin film semiconductor, e.g. gate of TFT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • H01L29/6675Amorphous silicon or polysilicon transistors
    • H01L29/66757Lateral single gate single channel transistors with non-inverted structure, i.e. the channel layer is formed before the gate

Abstract

이 발명은 액티브 레이어 내부에 형성되어 있는 n+ 이온 주입 영역 안쪽에 n- 이온 주입 영역을 형성함으로써, 누설 전류를 억제할 수 있는 액정 표시 장치용 박막 트랜지스터 기판의 제조 방법에 관한 것이다. 박막 트랜지스터의 다결정 실리콘막의 내부에 게이트 전극에 대응하는 위치의 좌우에 제1 불순물 이온 주입 영역이 형성되어 있고, 제1 불순물 이온 주입 영역의 안쪽으로 제2 불순물 이온 주입 영역이 형성되어 있어, 제 1 불순물 이온 주입 영역과 제2 불순믈 이온 주입 영역의 접합면에 공핍층이 형성되어 누설 전류를 억제하는 특징을 갖는다.

Description

액정 표시 장치용 박막 트랜지스터 기판의 제조방법
제1도는 종래의 액정 표시 장치용 박막 트랜지스터 기판을 나타낸 단면도이고,
제2도의 (a)-(d)는 종래의 액정 표시 장치용 박막 트랜지스터 기판의 제조 공정순서를 나타낸 단면도이고,
제3도는 본 발명의 실시예에 따른 액정 표시 장치용 박막 트랜지스터 기판을 나타낸 단면도이고,
제4도의 (a)-(d)는 본 발명의 실시예에 따른 액정 표시 장치용 박막 트랜지스터 기판의 제조 공정 순서를 나타낸 단면도이다.
본 발명은 액정 표시 장치용 박막 트랜지스터 기판의 제조 방법에 관한 것으로서, 더욱 상세히 말하면 ONO(oxide/nitride/oxide) 절연막을 게이트 절연막으로 사용하는 액정 표시 장치용 박막 트랜지스터 액티브층의 LDD(light doped drain) 구조를 형성하는 방법에 관한 것이다.
일반적으로 액정 표시 장치는 박막 트랜지스터 및 화소 전극이 형성되어 있는 다수의 화소 단위가 행렬의 형태로 형성되어 있고, 게이트라인 및 데이타 라인이 각각 화소 행과 화소 열을 따라 형성되어 있는 박막 트랜지스터 기판, 공통 전극이 형성되어 있는 컬러 필터 기관, 그리고 그 사이에 봉입되어 있는 액정 물질을 포함하고 있다. 이때, 상기 박막 트랜지스터 기판의 게이트 전극은 게이트 라인을 통해 게이트 구동 드라이부로부터 게이트 구동 신호를 전달받아 액티브층에 채널을 형성하고, 이에 따라 데이타 구동 드라이브로부터 데이타 신호는 상기 데이타 라인을 통해 소스 전극에 전달되고 액티브층과 드레인 전극을 거쳐 화소 전극에 전달된다.
이와 같은 액정 표시 장치용 박막 트랜지스터 기판은 아몰퍼스 실리콘을 사용하는 것과 폴리 실리콘을 사용하는 것으로 나눌 수 있다.
먼저, 아몰퍼스 실리콘을 사용하는 박막 트랜지스터 액정디스플레이는 공정 온도를 유리의 스트레인 포인트(strain point) 보다 낮게 가져갈 수 있기 때문에 유리 기판위에 스위칭 소자를 형성하여 동작을 시킬 수 있는 장점이 있다. 그러나 이동도가 낮아 소자의 특성이 떨어지므로 고속 동작을 요구하는 회로에는 응용이 될 수 없는 단점이 있다. 또한 구동 직접 회로를 기판 외부에 별도로 구성해야 되므로 구동 실장을 위한 비용이 상승된다.
다음, 폴리 실리콘을 사용하는 박막 트랜지스터 액정 표시 장치는 이동도가 아몰퍼스 실리콘 보다 크므로 고정세가 가능하고 광특성도 안정한 정점이 있다. 또한, 폴리 실리콘을 사용하는 박막 트랜지스터 액정 표시 장치는 자기 접합 구조로 되어 있어 게이트 전극과 소스/드레인 전극 사이의 기생 용량이 작아 기생 용량이 큰 경우에 문제가 되는 레벨 시프트(level shift)를 줄일 수 있다. 또한 폴리 실리콘을 이용하면 기판에 직접 구동 회로를 내재할 수 있어 구동 회로가 별도로 필요하지 않은 장점이 있다.
상기한 폴리 실리콘을 이용한 액정 표시 장치용 박막 트랜지스터 기판은 제조 공정에서 특히, 주입시의 에너지 크기가 박막 트랜지스터의 특성과 밀접한 관계를 갖는다.
제1도는 종래 액정 표시 장치용 박막 트랜지스터 기판을 나다낸 단면도이고, 제2도의 (a)-(d)는 종래의 액정 표시 장치용 박막 트랜지스터 기판의 제조 공정 순서를 나타낸 단면도이다.
제1도에 도시한 바와 같이, 종래의 액정 표시 장치용 박막 트랜지스터 기판은 액티브층(2) 안에 n- 불순물 이온이 주입되어 있는 저농도 이온 주입 영역(18)이 게이트 전극(10)에 대응하는 위치의 좌우에 각각 형성되어 있고, 액티브층(2) 내부에 n+ 불순물 이온이 주입되어 있는 고농도 이온 주입영역(20)이 각각 형성되어 있다.
한편, 제2도의 (a)-(d)에 도시한 바와 같이, 공정 순서는 다음과 같다.
먼저, 제도의 (a)에 도시한 바와 같이, 기판(1) 위에 다결정 실리콘으로 액티브층(2)을 적층하고, 상기 액티브층(2) 위에 하층 열산화막(4)을 형성하고, 상기 하층 열산화막(4) 상부에 절연막(6)을 적층하고, 상기 절연막(6) 위에 상층 열산화막(8)을 형성하고, 상기 상층 열산화막(8)의 상부에 게이트 전극(10)을 형성한다. 그리고, 나서 상기 게이트 전극(10)을 패터닝한다.
다음, 제2도의 (b)에 도사한 바와 같이, 상기 게이트 전극(10)의 둘레에 열산화막(12)을 형성한 다음, 상기 액티브층(2)에 이온 주입하여 저농도 이온 주입 영역(18)을 형성한다.
다음, 제2도의 (c)에 도시한 바와 같이, 스페이서(14)를 적층한 다음, 패터닝하여 상기 열산화막(8)의 일부가 드러나게 한다.
다음, 제2도의 (d)에 도시한 바와 같이, 상기 액티브층(2)에 이온 주입하여 고농동의 이온 주입 영역(20)을 형성한다.
상기한 방법은 이온 주입하기 위해서는 이온 주입 에너지가 비교적 커야하며 그에 따른 몇가지 문제점이 발생한다.
즉, 상기 저농도 이온 주입 및 고농도 이온 주입은 모두 상기 하층 열산화막(4), 절연막(6), 그기고 상층 열산화막(8)을 통과시켜야 하므로 이온 주입 에너지가 커야 한다. 따라서 포토 레지스트 버닝 및 포토 레지스트 잔류 현상이 일어나기 쉬운 단점이 있다.
그러므로 이 발명의 목적은 상기한 종래의 문제점을 해결하기 위한 것으로서, 액티브 레이어 내부에 저농도 이온 주입 영역과 고농도 이온 주입 영역을 형성할 때 이온 주입 에너지를 낮추어 주고, 액티브층의 절연 내압을 좋게하여 누설 전류를 억제할 수 있는 액정 표시 장치용 박막 트랜지스터 기판을 제공하기 위한 것이다.
상기한 목적을 달성하기 위한 이 발명은, 기판 위에 액티브층인 다결정 실리콘막을 증착하는 단계, 상기 다결정 산화막 위에 CVD 산화막을 증착하는 단계, 열산화하여 하층 열산화막을 형성하는 단계, 상기 CVD 산화막 위에 절연막을 증착하는 단계, 상기 절연막 위에 상층 열산화막을 형성하는 단계, 상기 상층 열산화막 위에 다결정 실리콘막을 적층한 다음 패터닝하여 게이트 전극을 형성하는 단계, 상기 게이트 전극 둘레에 열산화막을 형성하는 단계, 상기 열산화막을 마스크로하여 상기 CVD막의 일부가 드러나도록 상기 상층 열산화막과 상기 절연막을 패터닝하는 단계, 상기 액티브층에 이온 주입하여 저농도 이온 주입 영역을 형성하는 단계, 스페이서를 적층한 후 상기 CVD막의 일부가 드러나도록 패터닝하는 단계, 이온 주입하여 고농도 이온 주입 영역을 형성하는 단계, 상기 스페이서를 제거하는 단계를 포함하고 있다.
이하, 첨부된 도면을 참고로 하여 이 발명의 실시예에 따른 액정 표시 장치용 박막 트랜지스터 기판의 제조방법을 상세히 설명한다.
제3도는 본 발명의 실시예에 따른 액정 표시 장치용 박막 트랜지스터 기판을 나타낸 단면도이고, 제4도의 (a)-(e)는 본 발명의 실시예에 따른 액정 표시 장치용 박막 트랜지스터 기판의 제조 공정 순서를 나타낸 단면도이다.
먼저, 제4도의 (a)에 도시한 바와 같이, 기판(1) 위에 액티브층(2)인 다결정 실리콘막을 적층한 다음, CVD 산화막(16)을 증착하고, 다음 하층 열산화막(4)을 형성한다. 다음, 상기 CVD 산화막(16) 위에 절연막(6)을 증착한다. 다음, 습식 분위기에서 상기 절연막(6) 위에 상층 열산화막(8)을 형성한다. 다음, 상기 상층 열산화막(8) 위에 다결정 실리콘막을 2000Å 내지 4000Å 바람직하게로는 3000Å을 적층한 다음 패터닝하여 게이트 전극(10)을 형성한다.
다음, 제4도의 (b)에 도시한 바와 같이, 상기 게이트 전극(10) 둘레에 열산화막(12)을 500Å 내지 700Å으로 형성한다.
다음, 제4도의 (c)에 도시한 바와 같이, 상기 열산화막(12)을 마스크로하여 상기 CVD 산화막(16)의 일부가 드러나도록 상기 상층 열산화막(8)과 상기 절연막(6)을 상기 열산화막(12)을 마스크로 하여 건식 식각으로 패터닝한 다음, 이온 주입하여 상기 액티브층(2)에 저농도 이온 주입 영역(18)을 형성한다.
다음, 제4도의 (d)에 도시한 바와 같이, 스페이서(14)를 적층한 후 상기 CVD 산화막(16)의 일부가 드러나도록 패터닝한 다음, 이온 주입하여 고농도 이온 주입영역(20)을 형성한다.
다음, 제4도의 (e)에 도시한 바와 같이, 상기 스페이서(14)를 제거한다.
그러므로 이발명은 액티브 레이어 내부에 저농도 이온 주입 영역과 고농도 이온 주입 영역을 형성할 때 이온 주입 에너지가 낯추어 주고, 액티브층의 절연 내압을 좋게하여 누설 전류를 억제할 수 있는 효과가 있다.

Claims (5)

  1. 기판 위에 액티브층인 다결정 실리콘막을 증착하는 단계, 상기 다결정 산화막 위에 CVD 산화막을 증착하는 단계, 열산화하여 하층 열산화막을 형성하는 단계, 상기 CVD 산화막 위에 절연막을 증착하는 단계, 상기 절연막 위에 열산화막을 형성하는 단계, 상기 상층 열산화막 위에 다결정 실리콘막을 적층한 다음 패터닝하여 게이트 전극을 형성하는 단계, 상기 게이트 전극 둘레에 열산화막을 형성하는 단계, 상기 열산화막을 마스크로하여 상기 CVD막의 일부가 드러나도록 상기 상층 열산화막과 상기 절연막을 패터닝하는 단계, 상기 액티브층에 이온 주입하여 저농도 이온 주입 영역을 형성하는 단계, 스페이서를 적층한 후 상기 CVD막의 일부가 드러나도록 패터닝하는 단계, 이온 주입하여 고농도 이온 주입 영역을 형성하는 단계, 상기 스페이서를 제거하는 단계를 포함하는 액정 표시 장치용 박막 트랜지스터 기판의 제조방법.
  2. 제1항에서, 상기 절연막 위에 상층 열산화막을 형성할 때 습식 분위기에서 형성하는 액정 표시 장치용 박막 트랜지스터 기판의 제조방법.
  3. 제1항에서, 상기 상층 열산화막 위에 다결정 실리콘막을 적층할 때 그 두께를 2000Å 내지 4000Å으로 하는 액정 표시 장치용 박막 트랜지스터 기판의 제조방법.
  4. 제1항에서, 상기 게이트 전극 둘레에 열산화막을 형성할 때 그 두께를 500Å 내지 700Å으로 형성하는 액정 표시 장치용 박막 트랜지스터 기판의 제조방법.
  5. 제1항에서, 상기 열산화막을 마스크로하여 상기 CVD 산화막의 일부가 드러나도록 패터닝 할 때 건식 식각으로 하는 액정 표시 장치용 박막 트랜지스터 기판의 제조방법.
KR1019950035800A 1995-10-17 1995-10-17 액정표시장치용 박막 트랜지스터 기판의 제조방법 KR0175408B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950035800A KR0175408B1 (ko) 1995-10-17 1995-10-17 액정표시장치용 박막 트랜지스터 기판의 제조방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950035800A KR0175408B1 (ko) 1995-10-17 1995-10-17 액정표시장치용 박막 트랜지스터 기판의 제조방법

Publications (2)

Publication Number Publication Date
KR970024305A KR970024305A (ko) 1997-05-30
KR0175408B1 true KR0175408B1 (ko) 1999-02-18

Family

ID=19430410

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950035800A KR0175408B1 (ko) 1995-10-17 1995-10-17 액정표시장치용 박막 트랜지스터 기판의 제조방법

Country Status (1)

Country Link
KR (1) KR0175408B1 (ko)

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7256060B2 (en) 2004-11-12 2007-08-14 Lg.Philips Lcd Co., Ltd. Liquid crystal display device and method of fabricating the same
US7396765B2 (en) 2004-11-12 2008-07-08 Lg Display Co., Ltd. Method of fabricating a liquid crystal display device
US7407842B2 (en) 2004-11-12 2008-08-05 Lg Display Co., Ltd. Liquid crystal display device and method of fabricating the same
US7414691B2 (en) 2004-08-12 2008-08-19 Lg Display Co., Ltd. Liquid crystal display device with prevention of defective disconnection of drain/pixel electrodes by forming two conductive layers on top of entire pixel electrode and then removing a portion of both therefrom
US7474362B2 (en) 2004-12-22 2009-01-06 Lg Display Co., Ltd. Liquid crystal display device and method of fabricating the same
US7492432B2 (en) 2004-12-31 2009-02-17 Lg Display Co., Ltd. Liquid crystal display device and method of fabricating the same
US7595859B2 (en) 2004-12-31 2009-09-29 Lg Display Co., Ltd. Liquid crystal display device and method of fabricating the same
US7632722B2 (en) 2004-12-24 2009-12-15 Lg Display Co., Ltd. Liquid crystal display device and method of fabricating the same
US7638801B2 (en) 2004-08-13 2009-12-29 Lg Display Co., Ltd. Liquid crystal display device and fabrication method thereof
US7830476B2 (en) 2004-12-31 2010-11-09 Lg Display Co., Ltd. Electroluminescence display device comprising a drain electrode being directly contacted with the upper surface of the first transparent conductive layer and the side surface of the second conductive layer and fabricating methods thereof

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101048903B1 (ko) 2004-08-26 2011-07-12 엘지디스플레이 주식회사 액정표시소자 및 그 제조방법
KR101073403B1 (ko) 2004-09-09 2011-10-17 엘지디스플레이 주식회사 액정표시소자 및 그 제조방법

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7414691B2 (en) 2004-08-12 2008-08-19 Lg Display Co., Ltd. Liquid crystal display device with prevention of defective disconnection of drain/pixel electrodes by forming two conductive layers on top of entire pixel electrode and then removing a portion of both therefrom
US7638801B2 (en) 2004-08-13 2009-12-29 Lg Display Co., Ltd. Liquid crystal display device and fabrication method thereof
US7927930B2 (en) 2004-08-13 2011-04-19 Lg Display Co., Ltd. Method for fabricating a liquid crystal display device
US7407842B2 (en) 2004-11-12 2008-08-05 Lg Display Co., Ltd. Liquid crystal display device and method of fabricating the same
US7396765B2 (en) 2004-11-12 2008-07-08 Lg Display Co., Ltd. Method of fabricating a liquid crystal display device
US7619286B2 (en) 2004-11-12 2009-11-17 Lg Display Co., Ltd. Liquid crystal display device and method of fabricating the same
US7256060B2 (en) 2004-11-12 2007-08-14 Lg.Philips Lcd Co., Ltd. Liquid crystal display device and method of fabricating the same
US7474362B2 (en) 2004-12-22 2009-01-06 Lg Display Co., Ltd. Liquid crystal display device and method of fabricating the same
US7632722B2 (en) 2004-12-24 2009-12-15 Lg Display Co., Ltd. Liquid crystal display device and method of fabricating the same
US7999267B2 (en) 2004-12-24 2011-08-16 Lg Display Co., Ltd. Liquid crystal display device
US7492432B2 (en) 2004-12-31 2009-02-17 Lg Display Co., Ltd. Liquid crystal display device and method of fabricating the same
US7595859B2 (en) 2004-12-31 2009-09-29 Lg Display Co., Ltd. Liquid crystal display device and method of fabricating the same
US7830476B2 (en) 2004-12-31 2010-11-09 Lg Display Co., Ltd. Electroluminescence display device comprising a drain electrode being directly contacted with the upper surface of the first transparent conductive layer and the side surface of the second conductive layer and fabricating methods thereof

Also Published As

Publication number Publication date
KR970024305A (ko) 1997-05-30

Similar Documents

Publication Publication Date Title
US5998841A (en) Semiconductor device including active matrix circuit
US5323042A (en) Active matrix liquid crystal display having a peripheral driving circuit element
KR0175408B1 (ko) 액정표시장치용 박막 트랜지스터 기판의 제조방법
KR0145899B1 (ko) 완전 자기 정렬형 액정 표시 장치용 박막 트랜지스터 기판의 제조방법
KR100288772B1 (ko) 액정 표시 장치 및 그 제조 방법
JP4038309B2 (ja) 半導体装置の製造方法、アクティブマトリクス基板の製造方法
KR0175390B1 (ko) 다결정 규소 박막 트랜지스터 및 그 제조 방법
JPH1065176A (ja) 薄膜トランジスタ及びその製造方法
US20010028058A1 (en) Thin film transistor and a method of forming the same
KR100268895B1 (ko) 박막트랜지스터 및 이의 제조방법
JP2798537B2 (ja) アクティブマトリクス基板の製造方法
KR100306801B1 (ko) 박막트랜지스터및그의제조방법
JPH0864795A (ja) 薄膜トランジスタ及びイメージセンサ
JP4510396B2 (ja) 薄膜トランジスタの製造方法
KR19980021815A (ko) 액정표시장치 및 그 제조방법
KR100308852B1 (ko) 액정표시장치의트랜지스터제조방법
JP3466165B2 (ja) Lddを有する薄膜トランジスタの製造方法
KR970003742B1 (ko) 자기정열구조의 박막트랜지스터 제조방법
KR0175412B1 (ko) 액정 표시 장치용 다결정 실리콘 박막 트랜지스터 기판의 제조 방법
CN110109306B (zh) 阵列基板及其制造方法、显示面板
KR0142784B1 (ko) 박막트랜지스터 및 그 제조방법
KR100323080B1 (ko) 박막 트랜지스터 및 그 제조방법
KR0172880B1 (ko) 액정표시장치의 제조방법
KR960012586B1 (ko) 박막 트랜지스터의 제조방법
JP2003131590A (ja) 平面表示装置およびその製造方法

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20071029

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee