KR0172850B1 - 고효율 전하 펌프회로 - Google Patents

고효율 전하 펌프회로 Download PDF

Info

Publication number
KR0172850B1
KR0172850B1 KR1019950043303A KR19950043303A KR0172850B1 KR 0172850 B1 KR0172850 B1 KR 0172850B1 KR 1019950043303 A KR1019950043303 A KR 1019950043303A KR 19950043303 A KR19950043303 A KR 19950043303A KR 0172850 B1 KR0172850 B1 KR 0172850B1
Authority
KR
South Korea
Prior art keywords
output
signal
voltage
gate
oscillator
Prior art date
Application number
KR1019950043303A
Other languages
English (en)
Other versions
KR970029754A (ko
Inventor
박진석
김태훈
Original Assignee
문정환
엘지반도체주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 문정환, 엘지반도체주식회사 filed Critical 문정환
Priority to KR1019950043303A priority Critical patent/KR0172850B1/ko
Priority to US08/697,668 priority patent/US5831470A/en
Priority to JP32485196A priority patent/JP3476635B2/ja
Publication of KR970029754A publication Critical patent/KR970029754A/ko
Application granted granted Critical
Publication of KR0172850B1 publication Critical patent/KR0172850B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/14Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/06Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider
    • H02M3/07Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider using capacitors charged and discharged alternately by semiconductor devices with control electrode, e.g. charge pumps
    • H02M3/073Charge pumps of the Schenkel-type

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Dc-Dc Converters (AREA)
  • Manipulation Of Pulses (AREA)
  • Logic Circuits (AREA)
  • Amplifiers (AREA)
  • Dram (AREA)

Abstract

본 발명은 고효율 전하 펌프회로에 관한 것으로 nMOS FET로 전압을 공급할때 저장커패시터에 전압을 완전히 전달시켜 펌핑효율을 최악 조건에서도 출력노드전압을 원하는 레벨까지 충분히 올릴 수 있도록 함에 그 목적이 있다.
이러한 목적달성을 위하여 일정한 주기의 펄스를 발생하는 오실레이터와, 상기 오실레이터에 연결되어 상기 오실레이터에서 출력되는 신호가 하이레벨일때 이를 저장하고, 로우레벨일때 저장된 신호를 출력하는 복수개의 부스터 커패시터와, 상기 부스터 커패시터의 한쪽극에 각각 연결되어 상기 부스터 커패시터에서 출력되는 신호를 소정의 기준레벨로 유지하도록 하는 제1 및 제2클램프와, 출력노드의 접압을 오실레이터에 입력하고 상기 부스터 커패시터 한쪽극에 연결되어 펌핑효율을 높여주는 이중 부스터회로와, 상기 부스터 커패시터의 출력신호를 드레인단자로 그리고 부스터커패시터의 출력신호를 게이트단자로 제공받는 출력트랜지스터와, 전압 Vcc를 인가받는 전압유지트랜지스터와, 상기 출력트랜지스터의 게이트 전압이 지나치게 높아 출력트랜지스터의 파괴를 일으키지 않도록 문턱전압을 막아주는 클리퍼와, 상기 전압유지트랜지스터의 전압을 일시 저장하는 저장 커패시터를 포함하여 구성된다.

Description

고효율 전하 펌프회로
제1도는 종래의 전하 펌프회로 구성도.
제2도는 제1도의 세부회로도.
제3도는 종래의 Vcc 전압변화에 따른 Cell 및 출력트랜지스터의 문턱전압변환도.
제4도는 본 발명의 고효율 전하 펌프회로 구성도.
제5도는 제4도의 세부회로도.
* 도면의 주요부분에 대한 부호의 설명
10, 30 : 오실레이터 11, 12, 35, 36 : 클램프
13, 14, 31, 32, 33, 34 : 부스터 커패시터 15, 38 : 출력트랜지스터
16 : 과전압차단회로 17, 39 : 전압유지트랜지스터
18, 41 : 저장커패시터 19 : 출력노드
37 : 이중부스터회로 40 : 클리퍼
51 : 레벨쉬프트
본 발명은 고효율 전하 펌프회로에 관한 것으로써, 특히 nMOS FET로 전압을 공급할때 저장을 완전하게 전달하여 저장 전압의 소모를 줄일 수 있도록 한 고효율 전하 펌프회로에 관한 것이다.
이하, 첨부된 도면을 참조하여 종래의 전하 펌프회로를 살펴보면 다음과 같다.
제1도는 종래의 전하 펌프회로 구성도로써, 일정한 주기의 펄스를 발생하는 오실레이터(10)와, 상기 오실레이터(10)에서 출력된 파형의 일부분을 소정 전위로 고정하는 클램프(11, 12)와, 상기 클램프(11, 12)사이에 각각 병렬로 접속된 부스터 커패시터(13, 14)와, 상기 부스터 커패시터(13)의 출력신호를 드레인단자와 상기 부스터 커패시터(14)의 출력신호르 드레인단자와 상기 부스터 커패시터(14)의 출력신호를 게이트단자로 입력받는 출력트랜지스터(15)와, 출력노드(19)의 전압을 오실레이터(10)애 피드백하는 과전압차단회로(16)와, 전압 Vcc을 입력받는 전압유지트랜지스터(17)와, 상기 출력트랜지스터(15)의 전압을 일시 저장하는 저장 커패시터(18)로 구성된다.
상기와 같이 구성된 종래의 전하 펌프회로는 제2도의 세부회로도를 참조하여 살펴보면, 상기 오실레이터(10)는 게이트단자에 Vss 전원이 접속되고, 소스단자에 Vcc 전원이 접속되어 있으며, 드레인단자에 인버터(10b)가 접속된 pMOS트랜지스터(10a)와, 상기 인버터(10b)에서 반전된 신호와 NAND게이트(10c)에서 출력되는 신호를 입력으로 하는 NAND게이트(10d)와, 상기 NAND게이트(10d)에서 출력되는 신호를 반전시키는 직렬로 접속된 홀수개의 인버터(10e)(10f)(10g)(10h)(10i)(10j)(10k)(10l)(10m)들과, 상기 최종 인버터(10m)에서 출력되는 신호와 과전압차단회로(16)에서 출력되는 신호를 입력으로 하는 NAND게이트(10c)로 구성되어 있다.
또한, 상기 제1 및 제2클램프(11, 12)는 상기 오실레이터(10)의 상기 NAND게이트(10d)에서 출력된 신호를 직렬로 된 복수개의 인버터(22a)(22b)에 의해 반전시키고, 상기 인버터(22b)에 의해 반전된 전압을 nMOS 트랜지스터(11a)의 소스단자에 인가한다.
상기 nMOS 트랜지스터(11a)의 게이트단자와 pMOS 트랜지스터(11b)의 소스단자는 전압Vcc를 공통으로 하여 상기 nMOS트랜지스터(11a)의 드레인단자와 pMOS 트랜지스터(11b)의 게이트단자에 공통으로 접속된 pMOS 트랜지스터(11c)의 게이트단자와 상기 pMOS 트랜지스터(11b)(11c)의 드레인 단자에서 출력되도록 구성된다.
또한 상기 인버터(22b)에서 반전된 전압은 클램프(12)의 nMOS 트랜지스터(12a)의 소스단자에 인가되고, 상기 nMOS 트랜지스터(12a)의 게이트단자와 pMOS 트랜지스터(12b)의 소수단자는 전압 Vcc를 공통으로 하여 상기 nMOS 트랜지스터(12a)의 드레인 단자와 pMOS 트랜지스터(12b)의 게이트단자에 공통으로 접속된 pMOS 트랜지스터(12c)의 게이트단자와 상기 pMOS 트랜지스터(12b)(12c)의 드레인 단자에서 출력되도록 구성된다.
상기 인버터(22b)에서 반전된 전압은 인버터(22c)(22d)에서 반전되어 부스터 커패시터(13)(14)에 일시 저장되고, 상기 제1클램프(11)와 제2클램프(12)에서 출력되는 전압과 함께 NMOS 출력트랜지스터(15)의 드레인 단자와 게이트단자로 입력된다.
또한 과전압 차단회로(16)는 전압 Vcc에 PMOS 트랜지스터(16a) 및 NMOS 트렌지스터(16b)의 게이트단자가 공통으로 연결되고, PMOS 트랜지스터(16b)의 소스단자는 출력노드(19)와 연결되며, NMOS 트랜지스터(16b)의 드레인단자는 Vss에 연결되고, PMOS 트랜지스터(16c)의 게이트 단자에 접속되어 있다.
그리고, 상기 PMOS 트랜지스터(16c)의 드레인단자와 NMOS 트랜지스터(16a)의 소스단자가 공통으로 연결됨과 동시에 이 출력단자가 NMOS 트랜지스터(16e)의 소스단자에 접속되어서, 상기 PMOS 트랜지스터(16c)의 소스단자로 전압 Vcc가 입력된다.
상기 NMOS 트랜지스터(16d)의 게이트단자에도 전압 Vcc가 인가되며 상기 NMOS 트랜지스터(16e)의 게이트는 직렬로 연결된 인버터(16f)(16g)사이에 접속된 구성으로 되어있다.
또한, 출력노드(19)에는 전압 Vcc을 소스단자와 게이트단자로 입력하여 드레인단자로 출력하는 전압 유지 트랜지스터(17)가 접속되어 있고 상기 전압유지 트랜지스터(17)의 출력전압을 일시 저장하고 Vss에 연결되는 저장 커패시터(18)가 접속되어 있다.
상기와 같이 구성된 종래의 전하펌프회로의 동작을 설명하면 다음과 같다.
전압유지 트랜지스터(17)에 전압 Vcc 인가시 출력노드(19)에는 상기 전압유지트랜지스터(17)의 문턱전압을 뺀 소정 전압(Vcc - VTH)이 공급된다.
상기 전압 Vcc의 인가가 끝나면 출력노드(19)의 노드전압이 전압 Vcc 이하로 내려감에 따라 과전압 차단회로(16)가 제1오실레이터(10)를 동작시켜 일정한 주기의 펄스를 발생시킨다.
상기 오실레이터(10)의 출력(22)이 로우(Low)이면 클램프(11, 12)는 턴온되고 출력트랜지스터(15)의 드레인 전압과 게이트전압을 전압 Vcc 이하로 내려가지 않게 한다.
상기 오실레이터(10)의 출력(22)이 하이(High)이면 클램프(11, 12)는 턴오프되고 출력 트랜지스터(15)의 드레인전압과 게이트전압이 2Vcc가 된다.
즉, 출력트랜지스터(15)가 온되어 저장커패시터(18)에 전압을 공급한다.
상기 저장커패시터(18)에 공급되는 전압은 오실레이터(10)의 동작에 의해 출력노드(19)의 전압이 Vcc + Cell VTH되면 과전압차단회로(16)가 턴온되어 오실레이터(10)가 동작을 멈추고, 저장커패시터(18)로 전압공급을 멈춘다.
상기와 같이 전압펌핑시 출력트랜지스터(15)의 드레인 전압과 게이트전압을 전압 2Vcc까지 올릴 수 있고, 출력노드(19)에 전달할 수 있는 최대 전압은 출력 트랜지스터(15)의 문턱전압을 뺀 2Vcc - VTH가 된다.
그러나, Vcc가 최악조건 2.7V가 되면 출력노드(19)의 원하는 레벨인 Vcc + Cell 트랜지스터의 문턱전압을 올릴수 없는 문제점 (제3도 참조)과 펌핑 효율측면에서도 최대로 저장커패시터(18)에 전달될 수 있는 전압 2Vcc - VTH이므로 소모되는 전하가 많고, 효율이 떨어지는 문제점이 있었다.
본 발명은 상기와 같은 문제점을 해결하기 위하여 안출한 것으로써, 이중 부스터회로를 이용하여 출력 트랜지스터의 게이트전압을 출력트랜지스터의 문턱전압(2Vcc + VTH)이상으로 올릴 수 있게함으로써 출력트랜지스터의 드레인 전압 2Vcc를 저장커패시터에 완전히 전달시켜 폄핑 효율을 최악조건 Vcc = 2.7V에서도 출력노드 전압을 원하는 레벨까지 충분히 올릴 수 있도록 한 고효율 전하펌프회로를 제공함에 그 목적이 있다.
상기와 같은 목적을 달성하기 위한 본 발명의 고효율전하 펌프회로는 일정한 주기의 펄스를 발생하는 오실레이터와, 상기 오실레이터에 연결되어 상기 오실레이터에서 출력되는 신호가 하이레벨일때 이를 저장하고, 로우레벨일때 저장된 신호를 출력하는 복수개의 부스터 커패시터와, 상기 부스터 커패시터의 한쪽극에 각각 연결되어 상기 부스터 커패시터에서 출력되는 신호를 소정의 기준레벨로 유지하도록 하는 제1 및 제2클램프와, 출력노드의 전압을 오실레이터에 입력하고 상기 부스터 커패시터 한쪽극에 연결되어 펌핑효율을 높여주는 이중 부스터회로와, 상기 부스터 커패시터의 출력신호를 드레인단자로 그리고 부스터 커패시터의 출력신호를 게이트단자로 제공받는 출력트랜지스터와, 전압 Vcc를 인가받는 전압유지트랜지스터와, 상기 출력트랜지스터의 게이트전압이 지나치게 높아 출력트랜지스터의 파괴를 일으키지 않도록 문턱전압을 막아주는 클리퍼와, 상기 전압유지트랜지스터의 전압을 일시 저장하는 저장 커패시터를 포함하여 이루어짐에 그 특징이 있다.
이하, 첨부된 도면을 참조하여 본 발명의 고효율 전하 펌프회로를 상세히 설명하면 다음과 같다.
제4도는 본 발명의 고효율 전하 펌프회로 구성도이고, 제5도는 제4도의 세부회로도이다.
제4도에 나타낸 바와같이, 일정한 주기의 펄스전압을 발생하는 오실레이터(30)와, 상기 오실레이터(30)에 연결된 복수개의 부스터 커패시터(31, 32, 33, 34)와, 상기 부스터 커패시터(32)의 한쪽극에 연결된 클램프(35, 36)와, 출력노드(19)의 전압을 오실레이터(30)로 피드백하도록 부스터 커패시터 한쪽극에 연결된 이중 부스터회로(37)와, 상기 부스터 커패시터(31, 32)의 출력신호를 드레인측으로 그리고 부스터 커패시터(32, 33)의 출력신호를 게이트측으로 입력받는 출력트랜지스터(38)와, 전압 Vcc를 인가받는 전압유지트랜지스터(39)와, 상기 출력트랜지스터(38)의 게이트 전압이 지나치게 높아 출력트랜지스터 (38)의 파괴를 일으키지 않도록 전압을 막아주는 클리퍼(40)와, 상기 전압유지트랜지스터(39)의 전압을 일시 저장하는 저장커패시터(41)로 구성된다.
상기와 같이 구성된 본 발명의 고효율 전하펌프회로는 제5도의 세부회로도를 참조하여 살펴보면, 상기 오실레이터(30)는 입력되는 신호를 반전시키는 직렬로 된 복수개의 인버터(30a)(30c)와, 상기 인버터(30a)(30c)사이에 병렬로 접속되어 상기 인버터(30a)에 의해 반전된 신호가 하이레벨일 때 이를 저장하고, 로우레벨일 때 저장된 신호를 다음 인버터(30c)의 입력측으로 방출하는 커패시터(30b)와, 상기 입력되는 신호와 상기 커패시터(30b)의 출력신호를 반전시키는 인버터(30c)를 통해 출력되는 신호를 입력하여 출력하는 NOR게이트(30d) 및 NAND게이트(30e)와, 상기 NOR게이트(30d)에서 출력되는 신호를 반전시키는 직렬로 연결된 인버터(30f)(30g)와, 상기 NAND게이트(30e)에서 출력되는 신호를 반전시키는 직렬로 연결된 인버터(30h)(30i)(30j)와, 상기 NAND게이트(30e)에서 출력되는 신호를 반전시키는 인버터(30k)로 구성되어 있다.
또한, 상기 제1클램프(35)는 부스터 커패시터(31)(32)를 경유하도록 접속되며 nMOS 트랜지스터(35a)(48)의 소스단자에 전압 Vcc가 인가되고 상기 부스터 커패시터(32)의 출력이 상기 nMOS 트랜지스터(35a)(48)의 드레인단자와 게이트단자에 인가되도록 구성된다.
또한, 상기 제2클램프(36)는 부스터 커패시터(33)를 경유하도록 접속하여 nMOS 트랜지스터(36a)(49)의 소스단자에 전압 Vcc가 인가되고, 상기 nMOS 트랜지스터(35a)의 드레인단자와 상기 nMOS 트랜지스터(35a)의 드레인단자가 공통으로 연결됨과 동시에 상기 nMOS 트랜지스터(49)의 드레인 단자에 상기 부스터 커패시터(33)의 출력이 인가되도록 구성되어 있다.
또한 이중부스터회로(37)는 출력신호(44)를 반전시키는 직렬로 된 복수개의 인버터(37a)(37b)(37c)와 상기 각각의 인버터(37a)(37b)(37c) 사이에 병렬로 접속되어 인버터에 의해 반전된 신호가 하이레벨일때 저장하고, 로우레벨일때 저장된 신호를 방출하는 커패시터(37d)(37e)와 상기 출력신호와 상기 오실레이터(30)의 노드신호(44)를 입력으로 하는 NOR게이트(37f)와, 상기 NOR게이트(37f)에서 출력되는 신호를 반전시키는 직렬로 연결된 복수개의 인버터(37g)(37h)와 상기 인버터(37f) 출력신호가 게이트에 인가되는 nMOS 트랜지스터(50)와, 상기 오실레이터(30)의 노드신호(44)를 입력으로 하는 NOR게이트(37i)와, 상기 NOR게이트(37i)의 출력신호를 반전시키는 인버터(37i)와, 상기 오실레이터(30)의 노드신호(44)를 반전시키는 복수개의 인버터(37k)(37l)와 상기 오실레이터(30)의 노드신호(44)와 상기 인버터(371)에서 반전되는 신호를 입력하는 NAND게이트(37m)와 상기 NAND게이트(37m)의 출력신호를 반전시키는 인버터(37n)와, 상기 인버터(37n) 출력신호가 게이트로 인가되는 nMOS 트랜지스터(52)와, 복수개의 pMOS FET와 nMOS 트랜지스터 그리고 인버터로 되어있는 레벨쉬프트(51)를 포함하도록 구성되어 있다.
상기 인버터(37j)에서 출력되는 신호는 nMOS 트랜지스터(51b)의 게이트에 인가되고, 인버터(51f)에 의해 반전되어 nMOS 트랜지스터(51d)의 게이트로 인가된다.
또한, Vss 단자에는 nMOS 트랜지스터(51b) 및 nMOS 트랜지스터(51d)의 소스단자가 공통으로 연결되고, pMOS FET(51a)의 드레인 단자와 nMOS 트랜지스터(51b)의 드레인 단자가 연결됨과 동시에 pMOS FET(51c)의 게이트단자에 접속되며, 상기 pMOS FET(51c)의 드레인 단자와 nMOS 트렌지스터(51d)의 드레인단자가 접속된다.
상기 pMOS FET(51a)의 게이트단자는 pMOS FET(51e)의 게이트단자에 접속된다.
상기 레벨쉬프트(51)의 노드신호(46)를 저장하여 출력하는 부스터 커패시터(34)와, 상기 부스터 커패시터(34)의 출력신호 및 상기 nMOS 트랜직스터(48)(49)의 드레인 단자에서 출력되는 신호를 입력으로 하는 출력트랜지스터(38)와, 전압 Vcc가 소스단자 및 게이트단자에 인가되고, 드레인단자가 출력노드(19)에 연결되는 nMOS 전압유지트랜지스터(39)와, 전압 Vcc가 nMOS 트랜지스터(40a)의 소스단자에 연결되고, 상기 nMOS 트랜지스터(40a)의 드레인단자에 직렬로 연결되어 있는 복수개의 nMOS 트랜지스터(40a)(40c)(40d)로 구성되는 클리퍼(40)와, 상기 nMOS 전압유지트랜지스터(39)의 전압을 저장하는 커패시터(41)로 구성된다.
상기와 같이 구성된 본 발명의 고효율 전하펌프회로의 동작을 첨부된 도면 제5도를 참조하여 설명하면 다음과 같다.
상기 전압유지트랜지스터(39)에 전압 Vcc 인가시 출력노드전압 레벨은 상기 전압유지트랜지스터(39)의 문턱전압을 뺀 전압(Vcc-VTH)으로 출력노드(19)에 공급된다.
상기 전압 Vcc 인가가 끝나면 출력노드(19)의 전압 레벨이 Vcc-VTH보다 낮은 경우 전압유지트랜지스터(39)가 턴 온되어 Vcc-VTH로 계속 유지한다.
이때, 일정한 주기의 펄스를 발생하는 오실레이터(30)의 출력신호가 하이(High) 상태로 되는 논-오버래핑(Non-Overlapping)된 신호(노드 42, 노드43)와 노드 43의 반전된 신호(노드 44)가 각각 발생된다.
상기 노드 42가 하이(high)일때 부스터 커패시터(32)의 타단쪽 전압이 Vcc 이상으로 상승하여 nMOS 트랜지스터(48, 49)를 턴온시켜 출력트랜지스터(38)의 드레인전압과 게이트전압을 전압 Vcc로 유지한다.
상기 노드 43이 하이(high)로 상승하면 부스터커패시터(31)는 상기 출력 트랜지스터(38)의 드레인 전압을 2Vcc로 상승시키고 상기 부스터커패시터(33)는 출력 트랜지스터(38)의 게이트전압을 2Vcc로 상승시킨다.
상기 부스터커패시터(33)가 부스팅할때 이중 부스트회로(37)는 노드 44의 펄스를 분압시켜서 일정시간 동안 노드 45를 하이(high)로 만들어서 nMOS 트랜지스터(50)를 턴온한다.
이어서, 노드 46를 Vcc-VTH로 올린 다음 레벨쉬프트(51)를 동작시켜 상기 노드 46의 값을 출력노드(19)쪽으로 이중 부스팅을 하게되면 출력트랜지스터(38)의 게이트 전압을 Vcc + Vpp까지 올릴 수 있다.
또한, 상기 노드 43이 로우(Low)가 되면 상기 노드 47이 하이(High)가 되어 nMOS 트랜지스터(52)를 턴온시켜서 상기 노드 46을 로우(Low)로 만든다.
즉, 이중부스팅회로(37)에 의해 출력트랜지스터(38)의 게이트전압을 문턱전압(2Vcc + VTH)이상으로 올릴 수 있게되므로 출력트랜지스터(38)의 드레인 전압 2Vcc를 완전히 저장커패시터(41)에 전달한다.
따라서, 출력노드(19)에서 펌핑효율이 최악의 조건(Vcc = 2.7V)에 도달하여도 상기 출력노드(19)의 전압레벨을 원하는 레벨까지 충분히 올릴 수 있다.
상술한 바와같이 본 발명은 출력 트랜지스터의 게이트전압을 2Vcc + VTH이상으로 올려 출력트랜지스터의 드레인 전압 2Vcc를 저장 커패시터에 완전히 전달하여 저장 전하의 소모를 줄임으로써 전하펌핑 효율을 배가할 수 있는 탁월한 효과가 있다.

Claims (8)

  1. 일정한 주기의 펄스를 발생하는 오실레이터와, 상기 오실레이터에 연결되어 상기 오실레이터에서 출력되는 신호가 하이레벨일때 이를 저장하고, 로우레벨일때 저장된 신호를 출력하는 복수개의 부스터 커패시터와, 상기 부스터 커패시터의 한쪽극에 각각 연결되어 상기 부스터 커패시터에서 출력되는 신호를 소정의 기준레벨로 유지하도록 하는 제1 및 제2클램프와, 출력노드의 전압을 상기 오실레이터에 입력하고, 사기 부스터 커패시터 한쪽극에 연결되어 펌핑효율을 높여주는 이중 부스터회로와, 상기 부스터 커패시터의 출력신호를 드레인단자로 그리고 부스터커패시터의 출력신호를 게이트단자로 제공받는 출력트랜지스터와, 전압 Vcc를 인가받는 전압유지트랜지스터와, 상기 출력트랜지스터의 게이트 전압이 지나치게 높아 출력트랜지스터의 파괴를 일으키지 않도록 문턱전압을 막아주는 클리퍼와, 상기 전압유지트랜스터의 전압을 일시 저장하는 저장 커패시터를 포함하여 이루어짐을 그 특징으로 하는 고효율 전하 펌프회로.
  2. 제1항에 있어서, 상기 오실레이터는 입력되는 신호를 반전시키는 직렬로 된 복수개의 인버터와, 상기 인버터사이에 병렬로 접속되어 상기 인버터에 의해 반전된 신호가 하이 레벨일때 이를 저장하고, 로우레벨일때 저장된 신호를 다음 인버터의 입력측으로 방출하는 커패시터와, 상기 입력되는 신호와 상기 커패시터의 출력신호를 반전시키는 인버터를 통해 출력되는 신호를 입력하여 출력하는 NOR게이트 및 NAND게이트와, 상기 NOR게이트에서 출력되는 신호를 반전시키는 직렬로 연결된 인버터와, 상기 NAND게이트에서 출력되는 신호를 반전시키는 직렬로 연결된 인버터와, 상기 NAND게이트에서 출력되는 신호를 반전시키는 인버터로 구성되는 것을 특징으로 하는 고효율 전하 펌프회로.
  3. 제1항 또는 제2항에 있어서, 상기 오실레이터의 일측 출력단과 제2클램프의 입력단 사이에는 상기 오실레이터의 인버터에서 출력되는 신호를 일시 저장하여 출력하는 부스터커패시터가 접속됨을 특징으로 하는 고효율 전하 펌프회로.
  4. 제1항에 있어서, 상기 제1클램프는 nMOS 트랜지스터의 소스단자에 전압 Vcc가 연결되고, 상기 부스터 커패시터의 출력이 상기 nMOS 트랜지스터의 드레인단자와 게이트단자에 인가되도록 구성됨을 특징으로 하는 고효율 전하 펌프회로.
  5. 제1항에 있어서, 상기 제2클램프는 nMOS 트랜지스터의 소스단자에 전압 Vcc가 연결되고, 상기 nMOS 트랜지스터의 드레인단자와 상기 nMOS 트랜지스터의 드레인단자가 연결됨과 동시에 상기 nMOS 트랜지스터의 게이트단자에 접속되며, 상기 nMOS 트랜지스터의 드레인단자에 상기 부스터 커패시터의 출력이 인가되도록 구성됨을 특징으로 하는 고효율 전하 펌프회로.
  6. 제1항에 있어서, 이중 부스터회로는 출력신호를 반전시키는 직렬로 된 복수개의 인버터와 상기 각각의 인버터사이에 병렬로 접속되어 인버터에 의해 반전된 신호가 하이레벨일때 저장하고, 로우레벨일때 저장된 신호를 방출하는 커패시터와, 상기 출력신호와 상기 오실레이터의 출력신호를 입력으로 하는 NOR게이트와, 상기 NOR게이트에서 출력되는 신호를 반전시키는 직렬로 연결된 복수개의 인버터와, 상기 인버터 출력신호가 게이트에 연결되는 nMOS 트랜지스터와, 상기 오실레이터의 출력신호를 입력하는 NOR게이트와, 상기 NOR게이트의 출력신호를 반전시키는 인버터와, 상기 오실레이터의 출력신호를 반전시키는 복수개의 인버터와, 상기 오실레이터의 출력신호와 상기 인버터에서 반전되는 신호를 입력하는 NAND게이트와, 상기 NAND게이트의 출력신호를 반전시키는 인버터와, 상기 인버터 출력신호가 게이트에 연결되는 nMOS 트랜지스터와, 복수개의 pMOS FET와 nMOS 트랜지스터 그리고 인버터로 구성된 레벨쉬프트를 포함하여 구성됨을 특징으로 하는 고효율 전하 펌프회로.
  7. 제6항에 있어서, 상기 레벨쉬프트는 인버터에서 출력되는 신호가 nMOS 트랜지스터에 인가되고 인버터에 의해 반전된 신호로 nMOS 트랜지스터의 게이트에 인가되며 Vss 단자에 nMOS 트랜지스터 및 nMOS 트랜지스터의 소스단자가 공통으로 접속되고, pMOS FET 드레인단자와 nMOS 트랜지스터 드레인단자가 연결됨과 동시에 pMOS FET 게이트단자에 접속되며, 상기 pMOS FET 드레인단자와 nMOS 트랜지스터 드레인단자가 접속되고 상기 pMOS FET 게이트단자에 접속됨을 특징으로 하는 고효율 전하 펌프회로.
  8. 제1항에 있어서, 상기 클리퍼는 전압 Vcc가 nMOS 트랜지스터의 소스단자에 인가되고, 상기 nMOS 트랜지스터의 드레인 단자에 직렬로 연결되어 있는 복수개의 nMOS 트랜지스터로 구성됨을 특징으로 하는 고효율 전하펌프회로.
KR1019950043303A 1995-11-23 1995-11-23 고효율 전하 펌프회로 KR0172850B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1019950043303A KR0172850B1 (ko) 1995-11-23 1995-11-23 고효율 전하 펌프회로
US08/697,668 US5831470A (en) 1995-11-23 1996-08-28 High-efficiency charge pumping circuit
JP32485196A JP3476635B2 (ja) 1995-11-23 1996-11-21 高効率の電荷ポンプ回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950043303A KR0172850B1 (ko) 1995-11-23 1995-11-23 고효율 전하 펌프회로

Publications (2)

Publication Number Publication Date
KR970029754A KR970029754A (ko) 1997-06-26
KR0172850B1 true KR0172850B1 (ko) 1999-03-30

Family

ID=19435433

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950043303A KR0172850B1 (ko) 1995-11-23 1995-11-23 고효율 전하 펌프회로

Country Status (3)

Country Link
US (1) US5831470A (ko)
JP (1) JP3476635B2 (ko)
KR (1) KR0172850B1 (ko)

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19651768C1 (de) * 1996-12-12 1998-02-19 Siemens Ag Schaltungsanordnung zur Erzeugung einer erhöhten Ausgangsspannung
FR2758021B1 (fr) * 1996-12-31 1999-03-05 Sgs Thomson Microelectronics Circuit elevateur de tension
US5939928A (en) * 1997-08-19 1999-08-17 Advanced Micro Devices, Inc. Fast high voltage NMOS pass gate for integrated circuit with high voltage generator
US6023187A (en) * 1997-12-23 2000-02-08 Mitsubishi Semiconductor America, Inc. Voltage pump for integrated circuit and operating method thereof
US6072358A (en) * 1998-01-16 2000-06-06 Altera Corporation High voltage pump circuit with reduced oxide stress
JP3481121B2 (ja) 1998-03-20 2003-12-22 松下電器産業株式会社 レベルシフト回路
US5955914A (en) * 1998-03-25 1999-09-21 Integrated Silicon Solution, Inc. Voltage regulator for a voltage pump in a DRAM
JP2000112547A (ja) * 1998-10-05 2000-04-21 Mitsubishi Electric Corp 基板電圧発生回路および半導体集積回路装置
JP4242006B2 (ja) * 1999-06-23 2009-03-18 株式会社ルネサステクノロジ チャージポンプ回路およびそれを用いた不揮発性半導体記憶装置
JP2001078437A (ja) * 1999-06-30 2001-03-23 Toshiba Corp ポンプ回路
US6801076B1 (en) * 2000-04-28 2004-10-05 Micron Technology, Inc. High output high efficiency low voltage charge pump
US6833752B2 (en) * 2000-04-28 2004-12-21 Micron Technology, Inc. High output high efficiency low voltage charge pump
JP2002191169A (ja) * 2000-12-20 2002-07-05 Mitsubishi Electric Corp 半導体集積回路
US6348784B1 (en) 2001-02-13 2002-02-19 Coltene/Whaledent Inc. Switching power supply
US6646493B2 (en) 2001-08-14 2003-11-11 Micron Technology, Inc. Voltage charge pump with circuit to prevent pass device latch-up
US6577552B2 (en) 2001-08-30 2003-06-10 Micron Technology, Inc. Apparatus and method for generating an oscillating signal
US20100308899A1 (en) * 2009-06-04 2010-12-09 Pericom Semiconductor Corp. Dual-Output Triple-Vdd Charge Pump
US9673696B2 (en) * 2013-03-13 2017-06-06 Analog Devices Technology Ultra low-voltage circuit and method for nanopower boost regulator
JP6198442B2 (ja) * 2013-04-24 2017-09-20 新日本無線株式会社 定電流保護回路
CN104883052B (zh) * 2015-06-07 2017-11-14 上海华虹宏力半导体制造有限公司 提升电容电路以及电荷泵
US9492144B1 (en) * 2015-12-02 2016-11-15 Butterfly Network, Inc. Multi-level pulser and related apparatus and methods
CN107968566B (zh) * 2017-12-20 2020-04-07 上海艾为电子技术股份有限公司 一种电源转换电路
US11314596B2 (en) * 2018-07-20 2022-04-26 Winbond Electronics Corp. Electronic apparatus and operative method

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5039325A (en) * 1990-01-02 1991-08-13 At&T Bell Laboratories Method for consolidating doped glass using an encapsulating structure
US5267201A (en) * 1990-04-06 1993-11-30 Mosaid, Inc. High voltage boosted word line supply charge pump regulator for DRAM
JPH0812754B2 (ja) * 1990-08-20 1996-02-07 富士通株式会社 昇圧回路
US5126590A (en) * 1991-06-17 1992-06-30 Micron Technology, Inc. High efficiency charge pump
IT1258242B (it) * 1991-11-07 1996-02-22 Samsung Electronics Co Ltd Dispositivo di memoria a semiconduttore includente circuiteria di pompaggio della tensione di alimentazione
US5412257A (en) * 1992-10-20 1995-05-02 United Memories, Inc. High efficiency N-channel charge pump having a primary pump and a non-cascaded secondary pump
US5337284A (en) * 1993-01-11 1994-08-09 United Memories, Inc. High voltage generator having a self-timed clock circuit and charge pump, and a method therefor
KR0135735B1 (ko) * 1992-11-04 1998-05-15 기다오까 다까시 소음발생을 억제하는 개량된 출력 드라이버 회로 및 번인테스트를 위한 개량된 반도체 집적회로 장치
US5511026A (en) * 1993-12-01 1996-04-23 Advanced Micro Devices, Inc. Boosted and regulated gate power supply with reference tracking for multi-density and low voltage supply memories

Also Published As

Publication number Publication date
JP3476635B2 (ja) 2003-12-10
KR970029754A (ko) 1997-06-26
JPH09215316A (ja) 1997-08-15
US5831470A (en) 1998-11-03

Similar Documents

Publication Publication Date Title
KR0172850B1 (ko) 고효율 전하 펌프회로
US6154088A (en) Clocking scheme and charge transfer switch for increasing the efficiency of a charge pump or other circuit
US7098725B2 (en) Multi stage voltage pump circuit
US6580654B2 (en) Boosted voltage supply
US5708387A (en) Fast 3-state booster-circuit
EP0144637B1 (en) Voltage generating system for non-volatile ram
US6249446B1 (en) Cascadable, high efficiency charge pump circuit and related methods
JPH06208798A (ja) 低電圧電源で動作する電荷ポンプ
US5412257A (en) High efficiency N-channel charge pump having a primary pump and a non-cascaded secondary pump
US5650671A (en) Charge pump circuit
KR101295777B1 (ko) 차지 펌핑 회로
US5760497A (en) Charge pump circuit with multiple boost stages
KR960706219A (ko) 승압회로(Boosting Circuit)
US4536720A (en) Programmable oscillator with power down feature and frequency adjustment
US4195238A (en) Address buffer circuit in semiconductor memory
KR100256247B1 (ko) 포지티브 챠지 펌핑 장치
KR100415101B1 (ko) 반도체 메모리의 승압전압 발생기
KR100452636B1 (ko) 반도체 메모리 장치용 클럭 발생기
EP1073186B1 (en) Charge pump
KR100349349B1 (ko) 승압 전압 발생기
KR100218333B1 (ko) 부트-스트랩프 회로
KR100314733B1 (ko) 펄스발생회로
KR970051095A (ko) 챠지펌프 회로
KR960016103B1 (ko) 더블펌핑회로를 가지는 반도체집적회로의 승압보상회로
KR950007565Y1 (ko) 저전압작동 반도체메모리의 워드라인 전압 공급회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120921

Year of fee payment: 15

FPAY Annual fee payment

Payment date: 20130925

Year of fee payment: 16

FPAY Annual fee payment

Payment date: 20140923

Year of fee payment: 17

FPAY Annual fee payment

Payment date: 20150921

Year of fee payment: 18

EXPY Expiration of term