KR0149294B1 - 디지탈 엔코더와 프레임 버퍼간의 영상제어신호 출력장치 - Google Patents

디지탈 엔코더와 프레임 버퍼간의 영상제어신호 출력장치

Info

Publication number
KR0149294B1
KR0149294B1 KR1019950003724A KR19950003724A KR0149294B1 KR 0149294 B1 KR0149294 B1 KR 0149294B1 KR 1019950003724 A KR1019950003724 A KR 1019950003724A KR 19950003724 A KR19950003724 A KR 19950003724A KR 0149294 B1 KR0149294 B1 KR 0149294B1
Authority
KR
South Korea
Prior art keywords
signal
digital encoder
output
signal output
outputting
Prior art date
Application number
KR1019950003724A
Other languages
English (en)
Other versions
KR960033028A (ko
Inventor
남병덕
서인석
Original Assignee
이대원
삼성항공산업주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이대원, 삼성항공산업주식회사 filed Critical 이대원
Priority to KR1019950003724A priority Critical patent/KR0149294B1/ko
Priority to JP03781296A priority patent/JP3662997B2/ja
Publication of KR960033028A publication Critical patent/KR960033028A/ko
Application granted granted Critical
Publication of KR0149294B1 publication Critical patent/KR0149294B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/06Generation of synchronising signals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Synchronizing For Television (AREA)
  • Picture Signal Circuits (AREA)

Abstract

프레임 메모리에 저장된 영상 데이타를 사용하기 위한 필드 신호 및 수직 구동 신호 그리고 수평 구동 신호를 출력하는 디지탈 엔코더를 포함하는 디지탈 영상 처리 시스템에 있어서, 디지탈 엔코더에서 출력되는 필드 신호를 인가되는 수평 구동 신호의 동기에 맞게 처리하여 출력하는 필드 신호 처리 수단과; 디지탈 엔코더에서 출력되는 수직 구동 신호를 수평 구동 신호의 동기에 맞게 처리하여 수직 블랭크 신호를 출력하는 수직 블랭크 신호 출력 수단으로 이루어지는 디지탈 엔코더와 프레임 버퍼간의 영상 제어 신호 출력 장치는, 기본적으로 디지탈 엔코더에서 출력되는 필드 신호와 수평 구동 신호 그리고 수직 구동 신호에 동기되어 동작하여, 위상의 어긋남이나 온도 변화에 의한 펄스폭의 변화없이 안정된 영상 제어 신호를 프레임 메모리로 출력하므로서, 동기 신호에 따른 정확한 영상을 재현할 수 있다.

Description

디지탈 엔코더와 프레임 버퍼간의 영상 제어 신호 출력 장치
제1도는 일반적인 영상 신호 처리 계통도를 나타내는 구성 블럭도이고,
제2도는 종래의 디지탈 엔코더와 프레임 버퍼간의 영상 제어 신호 출력 장치의 구성도이고,
제3도는 종래의 디지탈 엔코더와 프레임 버퍼간의 영상 제어 신호의 출력 파형도이고,
제4도는 이 발명의 실시예에 따른 디지탈 엔코더에서 출력되는 제어 신호의 파형도이고,
제5도는 이 발명의 실시예에 따른 디지탈 엔코더와 프레임 버퍼간의 영상 제어 신호 출력 장치의 구성도이고,
제6도는 이 발명의 실시예에 따른 영상 제어 신호 출력 장치에서 출력되는 제어 신호의 파형도이다.
이 발명은 디지탈 엔코더와 프레임 버퍼간의 영상 제어 신호 출력 장치에 관한 것으로 더욱 상세하게 말하자면, 디지탈 영상 신호 처리기에 있어서, 프레임 버퍼에 저장되어 있는 영상 데이타를 디지탈 엔코더로 출력시켜, 영상 출력 장치인 TV나 모니터의 신호 규격에 맞는 신호를 구현하기 위한 영상 제어 신호를 출력하는, 디지탈 엔코더와 프레임 버퍼간의 영상 제어 신호 출력 장치에 관한 것이다.
일반적으로 디지탈 영상 신호 처리기에 있어서, 디지탈 영상 데이타를 TV나 모니터에 재현시키기 위해서 디지탈 엔코더가 사용된다. 디지탈 엔코더는 입력되는 디지탈 영상 신호를 TV나 모니터의 신호 규격에 맞는 디지탈 휘도 신호, 색신호로 변환시켜 디지탈/아날로그 컨버터와 신호 혼합 회로로 출력한다.
디지탈 엔코더에서 출력되는 신호는 디지탈/아날로그 컨버터와 신호 혼합 회로로 입력되어 TV나 모니터의 신호 규격에 맞는 신호로 처리되어 출력되므로서, TV나 모니터에 의하여 원래의 영상으로 재현된다.
첨부한 제1도는 일반적인 영상 신호의 처리 게통도를 나타낸 구성 블록도이고, 제2도는 종래의 디지탈 엔코더와 프레임 버퍼간의 영상 제어 신호 출력 장치의 구성도이다.
프레임 메모리(10)에 저장되어 있는 디지탈 영상 데이타가 디지탈 엔코더(30)에 입력되기 위해서는 인가되는 비디오 동기 신호에 동기되어야 하나, 일반적으로 사용되는 디지탈 엔코더(30)에서 프레임 메모리(10)를 제어하기 위하여 출력되는 신호는 비디오 동기 신호와 동기가 맞지 않은 신호인, 필드 신호 및 수직 블랭크 신호가 출력된다.
따라써, 프레임 메모리(10)에 저장되어 있는 영상 데이타를 디지탈 엔코더(30)에 입력하기 위해서는, 별도의 제어 신호 변환부를 이용하여 디지탈 엔코더(30)에서 출력되는 신호를 프레임 메모리(10)에 요구되는 신호에 맞게 변환시켜야 한다.
종래에 상기 신호를 생성하기 위하여 첨부한 제2도에 도시되어 있듯이 멀티 바이브레이터(multivibrator)를 사용하였다. 첨부한 제2도에 도시되어 있듯이 디지탈 엔코더(30)에서 출력되는 제어 신호에 따라 발진하는 제1단안정 멀티 바이브레이터(21)와, 제2단안정 멀티 바이브레이터(22)를 사용하였다.
디지탈 엔코더(30)가 프레임 메모리(10)에 저장되어 있는 영상 데이타를 한 필드 동안 읽기 위한 신호(F2)가 트리거 신호로서 제1단안정 멀티 바이브레이터(21)로 입력되면, 상기 제1단안정 멀티 바이브레이터(21)의 외부에 장착된 저항과 컨덴서에 의하여 충, 방전 시간이 조절되어, 첨부한 제3도에 도시되어 있듯이, 수평 구동 신호의 3 HSYNC 기간만큼 지연된 신호(신호 23)가 출력된다.
제1단안정 멀티 바이브레이터(21)로부터 출력된 신호는 제2단안정 멀티 바이브레이터(22)를 통하여 다시 저항과 컨덴서의 시정수에 따라 조절되어 출력되므로서, 요구되는 필드 신호(MF2)가 생성된다.
그러나, 종래의 디지탈 엔코더와 프레임 버퍼간의 영상 데이타 교환을 위한 제어 신호 출력 장치는 저항과 컨덴서의 시정수 조절에 따라 발진 주파수를 가변시키므로써, 저항 및 컨덴서 부품의 특성상 온도 변화에 따라 충방전 시간이 변환되는 경우가 발생한다.
따라서, 상기 저항과 컨덴서의 온도 변화에 따라 출력되는 제어 신호의 주파수가 변환하여 정확한 제어 신호가 출력되지 않는 문제점이 발생한다.
또한, 부품간의 편차로 인하여, 생산되는 개개의 세트마다 저항 또는 컨덴서를 조정하는 작업이 필요한 단점이 있다.
그러므로, 이 발명의 목적은 상기한 종래의 단점을 해결하기 위한 것으로, 디지탈 엔코더에서 출력되는 제어 신호를 수평 구동 신호에 동기시켜 출력하므로서, 위상차나, 온도 변화에 따른 오차 발생과 부품간의 편차에 의한 조정 작업없이 정확한 제어 신호를 출력하여, 프레임 메모리에 저장된 영상 데이타의 입출력을 제어할 수 있는 디지탈 엔코더와 프레임 버퍼간의 영상 제어 신호 출력 장치를 제공하고자 하는데 있다.
상기의 목적을 달성하기 위한 이 발명의 구성은, 프레임 메모리에 저장된 영상 데이타를 사용하기 위한 필드 신호 및 수직 구동 신호 그리고 수평 구동 신호를 출력하는 디지탈 엔코더를 포함하는 디지탈 영상 처리 시스템에 있어서, 디지탈 엔코더에서 출력되는 필드 신호를 인가되는 수평 구동 신호의 동기에 맞게 처리하여 출력하는 필드 신호 처리 수단과; 디지탈 엔코더에서 출력되는 수직 구동 신호를 수평 구동 신호의 동기에 맞게 처리하여 수직 블랭크 신호를 출력하는 수직 블랭크 신호 출력 수단으로 이루어진다.
상기 구성에 의한 이 발명을 용이하게 실시할 수 있는 가장 바람직한 실시예를 첨부된 도면을 참조로 하여 설명하면 다음과 같다.
제4도는 이 발명의 실시예에 따른 디지탈 엔코더에서 출력되는 제어 신호의 파형도이고, 제5도는 이 발명의 실시예에 따른 디지탈 엔코더와 프레임 버퍼간의 영상 제어 신호 출력 장치의 구성도이고, 제6도는 이 발명의 실시예에 따른 영상 제어 신호 출력 장치에서 출력되는 제어 신호의 파형도이다.
첨부한 제5도에 도시되어 있듯이 이 발명의 실시예에 따른 디지탈 엔코더와 프레임 버퍼간의 영상 제어 신호 출력 장치의 구성은, 디지탈 엔코더(30)에서 출력되는 필드 신호를 동기 신호에 동기시켜 출력하는 필드 신호 처리부(24)와, 디지탈 엔코더에서 출력되는 수직 구동 신호를 동기 신호에 동기시켜 수직 블랭크 신호를 출력하는 수직 블랭크 신호 출력부(25)로 이루어진다.
상기 필드 신호 처리부(24)는 디지탈 엔코더에서 출력되는 수평 구동 신호(AV)를 반전시켜 제1반전기(211)와, 상기 제1반전기(211)에서 반전 출력되어 클락 단자(CLK)로 입력되는 수평 구동 신호를 카운트하여, 디지탈 엔코더(30)에서 출력되는 필드 신호(F2)를 일정 시간 지연시켜 출력하는 제1카운터(213)로 이루어진다.
상기 수직 블랭크 신호 출력부(25)는 디지탈 엔코더(30)에서 출력되는 수직 구동 신호(VD)를 반전시켜 출력하는 제2반전기(212)와, 입력 단자(DATA)로 설정되어 입력되는 카운터 값에 따라 클락 단자(CLK)로 입력되는 수평 구동 신호(AV)를 카운트하여, 상기 제2반전기(212)에서 반전 출력되어 로드 단자(LOAD)로 입력되는 수평 구동 신호가 설정된 카운트값에 도달하면 출력 신호 상태를 가변시켜 출력하는 제2카운터(214)와, 클리어 단자(CLR)가 상기 제2카운터(214)의 출력단에 연결되고 클락 단자(CLK)로 입력되는 수직 구동 신호(VD)에 따라 입력되는 신호를 출력하는 D 플립플롭(215)으로 이루어진다.
상기 구성에 의한 이 발명의 실시예에 따른 디지탈 엔코더와 프레임 버퍼간의 영상 제어 신호 출력 장치의 작용은 다음과 같다.
디지탈 영상 처리 시스템에 있어서, 영상 신호를 TV나 모니터의 신호 규격에 맞는 디지탈 휘도 신호 및 색신호로 분리하여 출력하는 디지탈 엔코더(30)가 프레임 메모리(10) 즉, 1프레임(frame)에 해당하는 영상 데이타인 휘도 신호와 색차 신호를 저장하고 있는 메모리(10)로, 영상 데이타를 출력하기 위한 신호를 출력한다.
상기 디지탈 엔코더(30)에서 출력되며 주사하고자 하는 필드가 홀수 필드인지 아니면 짝수 필드인지를 구분하기 위한 필드 신호(F2)와, 한 필드에서 수평 동기 기간 동안 유효한 영상 데이타를 출력시켜 처리하기 위한 수평 구동 신호(AV)와, 수직 동기 기간 동안 유효한 영상 데이타를 처리하기 위한 수직 구동 신호(VD)는, 다른 동기 신호, 즉, 영상 신호를 송신하는 측과 수신하는 측과의 주사를 일치시켜 정확한 화상을 재현하기 위한 신호와 동기를 맞추기 위하여, 이 발명의 실시예에 따른 영상 제어 신호 출력 장치로 입력되어 변환된 다음, 프레임 메모리(10)로 출력된다.
상기 디지탈 엔코더(30)에서 출력되는 필드 신호(F2)는 영상 제어 신호 출력 장치의 제1카운터(213)로 입력되고, 상기 디지탈 엔코더(30)에서 출력된 수평 구동 신호(AV)는 제1반전기(211)를 통하여 반전 출력된 다음, 제1카운터(213)의 클락 단자(CLK)로 입력된다.
이 발명의 실시예에 따른 수평 동기 신호는 신호 처리 방식이 NTSC 방식인 경우에는 15.73MHz이고, PAL 방식인 경우에는 15.625KHZ이다.
상기 제1카운터(213)는 첨부한 제6도에 도시되어 있듯이 설정된 카운트값에 따라 클락 단자(CLK)로 입력되는 반전된 수평 동기 신호를 카운트하여, 설정된 카운트값에 해당하는 시점에서 입력되는 필드 신호(F2)를 출력한다.
이 발명의 실시예에 따른 상기 카운트값은 3으로, 첨부한 제6도에 도시되어 있듯이 상기에서 수평 구동 신호(AV)에 따라 3H 지연된 필드 신호(MF2)가 제1카운터(213)의 출력 단자(QC)를 통하여 출력된다.
이 발명의 실시예에 따른 상기 제1카운터(213)의 각 출력 단자(QA-QF)마다 카운트값이 다르게 설정되어 있으므로, 신호의 동기 상태에 따라 QA 출력 단자에서는 수평 구동 신호에 따라 1H 지연된 신호가, QB 출력 단자에서는 2H 지연된 신호가, QD 출력 단자에서는 4H 지연된 신호가, QE 출력 단자에서는 5H 지연된 신호가 출력될 수 있다.
또한, 디지탈 엔코더(30)에서 출력된 수평 구동 신호(AV)는 제2카운터(214)의 클락 단자(CLK)로 입력되고, 수직 구동 신호(VD)는 제2반전기(212)를 통하여 반전 출력된 다음 제2카운터(214)의 로드 단자(LOAD)로 입력된다.
상기 제2카운터(214)의 입력 단자(DATA)로 카운터의 초기값으로 11이 입력되도록 설정된다.
상기 제2반전기(212)에서 반전 출력되어 로드 단자(LOAD)로 입력되는 수직 구동 신호(VD)의 논리 값이 로우 레벨일 때, 입력 단자(DATA)로 초기값 11에 해당하는 신호가 입력된다.
첨부한 제6도에 도시되어 있듯이, 상기에서 반전되어 입력되는 수직 구동 신호(VD)가 하이 상태로 전환되면 제2카운터(214)가 동작된다. 상기 제2카운터(214)는 설정된 카운트값에 따라 클락 단자(CLK)로 입력되는 수평 구동 신호(AV)를 카운트하여, 설정된 카운트값에 해당하는 시점에서 출력 신호의 상태를 가변시켜 출력한다.
다시 말하자면, 제2카운터(214)는 하이 레벨의 신호를 출력하다가, 입력되는 하이 레벨의 수직 구동 신호(VD)를 11, 10, …2, 1, 0의 내림차순으로 카운트한 다음, 카운트값이 0이 되는 순간에 출력 신호의 상태를 가변시켜 로우 레벨의 신호를 출력한다.
상기 제2카운터(214)의 출력 신호는 D 플립플롭(215)의 클리어 단자(CLR)로 입력된다. 이 발명의 실시예에 따른 상기 D 플립플롭(215)의 입력 단자(D)에는 항상 하이 레벨의 신호가 입력되고, 프리세트 단자(PR)로도 하이 레벨의 신호가 입력된다.
D 플립플롭(215)은 클리어 단자(CLR)로 하이 레벨의 신호가 입력 단자(D)를 통하여 입력되는 동안에는, 입력되는 하이 레벨 신호를 반전 출력 단자(/Q)를 통하여 반전시켜 로우 레벨 상태로 출력한다.
그러나 첨부한 제6도에 도시되어 있듯이, 상기에서 제2카운터(214)로부터 로우 레벨의 신호가 출력되어 D 플립플롭(215)의 클리어 단자(CLR)로 입력되면, D 플립플롭(215)은 클리어되어 하이 레벨 상태의 신호가 출력된다.
따라서, D 플립플롭(215)으로부터 로우 레벨의 신호가 출력되는 기간이 수직 블랭크 신호(MBLK)의 신호기간(20HD)이 되며, 이 신호기간은 제2카운터(214)의 입력 단자로 입력되는 카운터값에 따라 가변된다. 상기 카운트값은 신호 동기 상태에 따라 가변될 수 있다.
이와 같이, 디지탈 엔코더(30)에서 출력되는 수직 구동 신호(VD)는 상기 제2카운터(214)와 D 플립플롭(215)을 통하여, 유효 데이타가 있는 기간 동안 데이타를 출력하기 위한 수직 블랭크 신호(MBLK)로 변환되어 프레임 메모리(10)로 출력된다.
상기에서 수직 블랭크 신호(MBLK)의 신호폭은 제2카운터(214)의 입력 단자(DATA)로 입력되는 카운트값에 따라 가변된다. 즉, 입력되는 수직 구동 신호(VD)의 펄스폭과 제2카운터로 입력되는 신호의 카운트값의 합이 수직 블랭크 신호(MBLK)가 작동되는 기간이 된다.
상기 영상 제어 신호 출력 장치에서 필드 신호가 프레임 메모리로 출력되면, 입력되는 필드 신호에 해당하는 필드 영상 데이타가 상기 수직 블랭크 신호가 구동되는 기간동안 디지탈 엔코더로 출력된다.
상기 디지탈 엔코더는 프레임 메모리에서 출력되는 영상 데이타를 처리하여, 다른 동기 신호가 합성되어 복합 영상 신호를 구성하기 위한 색신호와 휘도 신호로 분리하여 동기하지 않은 복합 영상 신호 처리부로 출력한다.
이상에서와 같이 이 발명의 실시예에 따라, 디지탈 영상 신호 처리 시스템에 있어서, 기본적으로 디지탈 엔코더에서 출력되는 필드 신호와 수평 구동 신호 그리고 수직 구동 신호에 동기되어 동작하여, 위상의 어긋남이나 온도 변화에 의한 펄스폭의 변화없이 안정된 영상 제어 신호를 프레임 메모리로 출력하므로서, 동기 신호에 따른 정확한 영상을 재현할 수 있다.
또한, 부품의 편차 조정을 위한 작업이 필요없으므로 편리하게 디지탈 엔코더와 프레임 메모리간의 제어 신호의 동기를 맞출 수 있는 효과를 가진 디지탈 엔코더와 프레임 메모리간의 영상 제어 신호 출력 장치를 제공할 수 있다.

Claims (6)

  1. 프레임 메모리에 저장된 영상 데이타를 사용하기 위한 필드 신호 및 수직 구동 신호 그리고 수평 구동 신호를 출력하는 디지탈 엔코더를 포함하는 디지탈 영상 처리 시스템에 있어서, 디지탈 엔코더에서 출력되는 필드 신호를 인가되는 수평 구동 신호의 동기에 맞게 처리하여 출력하는 필드 신호 처리 수단과; 디지탈 엔코더에서 출력되는 수직 구동 신호를 수평 구동 신호의 동기에 맞게 처리하여 수직 블랭크 신호를 출력하는 수직 블랭크 신호 출력 수단으로 이루어지는 것을 특징으로 하는 디지탈 엔코더와 프레임 버퍼간의 영상 제어 신호 출력 장치.
  2. 제1항에 있어서, 상기한 필드 신호 처리 수단은, 디지탈 엔코더에서 출력되는 수평 구동 신호를 반전시켜 출력하는 제1반전수단과; 상기 제1반전수단에서 출력되는 신호를 클락 신호로 하여, 디지탈 엔코더에서 출력되는 필드 신호를 설정된 카운트값에 따라 지연시켜 출력하는 제1카운터 수단으로 이루어지는 것을 특징으로 하는 디지탈 엔코더와 프레임 버퍼간의 영상 제어 신호 출력 장치.
  3. 제2항에 있어서, 상기한 제1카운터 수단은, 다수의 출력 단자로 이루어져, 각 출력 단자마다 설정된 카운트값이 다르게 설정되어 출력되는 신호의 지연 시간이 다른 것을 특징으로 하는 디지탈 엔코더와 프레임 버퍼간의 영상 제어 신호 출력 장치.
  4. 제1항에 있어서, 상기한 수직 블랭크 신호 처리 수단은, 디지탈 엔코더에서 출력되는 수직 구동 신호를 반전시켜 출력하는 제2반전수단과; 디지탈 엔코더에서 출력되는 수평 구동 신호를 클락 신호로 하고, 상기 제2반전수단에서 출력되는 신호에 따라 설정된 카운트값이 입력된 다음, 상기 제2반전수단에서 출력되는 신호가 액티브되면 설정된 카운트값에 따라 카운트동작을 수행하여 해당하는 신호를 출력하는 제2카운트 수단과; 디지탈 엔코더에서 출력되는 수직 구동 신호를 클락 신호로 하여, 상기 제2카운트 수단에서 출력되는 신호 상태에 따라 클리어되어 해당하는 수직 블랭크 신호를 출력하는 D 플립플롭으로 이루어지는 것을 특징으로 하는 디지탈 엔코더와 프레임 메모리간의 영상 제어 신호 출력 장치.
  5. 제4항에 있어서, 상기한 제2카운트 수단은, 상기 제2반전수단에서 출력되는 신호가 액티브되어 입력되면 설정된 카운트값에 따라 입력되는 클락 신호를 카운트한 다음, 설정된 카운트값에 해당하는 시점에서 로우 레벨의 신호를 출력하는 것을 특징으로 하는 디지탈 엔코더와 프레임 버퍼간의 영상 제어 신호 출력 장치.
  6. 제4항에 있어서, 상기 디지탈 엔코더에서 출력되는 수직 동기 신호의 펄스폭과 제2카운터로 입력되는 설정값에 따라 수직 블랭크 신호의 구동 기간이 설정되는 것을 특징으로 하는 디지탈 엔코더와 프레임 버퍼간의 영상 제어 신호 출력 장치.
KR1019950003724A 1995-02-24 1995-02-24 디지탈 엔코더와 프레임 버퍼간의 영상제어신호 출력장치 KR0149294B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1019950003724A KR0149294B1 (ko) 1995-02-24 1995-02-24 디지탈 엔코더와 프레임 버퍼간의 영상제어신호 출력장치
JP03781296A JP3662997B2 (ja) 1995-02-24 1996-02-26 デジタルエンコーダとフレームバッファー間の映像制御信号出力装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950003724A KR0149294B1 (ko) 1995-02-24 1995-02-24 디지탈 엔코더와 프레임 버퍼간의 영상제어신호 출력장치

Publications (2)

Publication Number Publication Date
KR960033028A KR960033028A (ko) 1996-09-17
KR0149294B1 true KR0149294B1 (ko) 1998-10-15

Family

ID=19408769

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950003724A KR0149294B1 (ko) 1995-02-24 1995-02-24 디지탈 엔코더와 프레임 버퍼간의 영상제어신호 출력장치

Country Status (2)

Country Link
JP (1) JP3662997B2 (ko)
KR (1) KR0149294B1 (ko)

Also Published As

Publication number Publication date
JP3662997B2 (ja) 2005-06-22
KR960033028A (ko) 1996-09-17
JPH08265603A (ja) 1996-10-11

Similar Documents

Publication Publication Date Title
JPH071423B2 (ja) パルス発生回路
US6795124B1 (en) External synchronization system using composite synchronization signal and camera system using the same
US4178607A (en) PAL color television signal generator for control of time base corrector
JP2000152121A (ja) クロック生成回路、画像表示装置及び方法
KR0149294B1 (ko) 디지탈 엔코더와 프레임 버퍼간의 영상제어신호 출력장치
KR0161400B1 (ko) 디지탈 영상 신호 처리용 안정된 영상 제어 신호 발생 장치
US4701800A (en) Scanning line position control system for shifting the position of scanning lines to improve photographic reproduction quality
US6597403B1 (en) System for generating horizontal synchronizing signal compatible with multi-scan
EP0966153B1 (en) Video signal synchronizing apparatus
US5329367A (en) Horizontal blanking
KR100256160B1 (ko) 다중 주사 비율 동작을 위한 수평 블랭킹 신호 발생 장치
JP3008382B2 (ja) Pal用信号変換回路およびそれを用いたpal用ビデオ信号生成方法
JP3030837B2 (ja) 水平同期信号用afc回路及び映像信号処理装置
JPS6126872B2 (ko)
KR970011589B1 (ko) 동기신호 발생장치
JP2877376B2 (ja) テレビカメラの同期回路
JPH099168A (ja) 画像表示用同期信号変換回路
JP3322992B2 (ja) フィールド判別回路
KR970001901Y1 (ko) 휘도신호와 색신호의 딜레이타임 자동 조절회로
JP2856394B2 (ja) 同期信号発生回路
JPH0379162A (ja) 垂直発振回路
JPH06113185A (ja) 撮像装置
JPH11311985A (ja) 映像有効領域検出装置
JPH04259167A (ja) 同期信号発生装置
JPH07177439A (ja) マルチスキャンディスプレイモニタ

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130530

Year of fee payment: 16

FPAY Annual fee payment

Payment date: 20140529

Year of fee payment: 17

EXPY Expiration of term