KR0145914B1 - 화상표시장치의 의사동기신호 생성회로 - Google Patents

화상표시장치의 의사동기신호 생성회로

Info

Publication number
KR0145914B1
KR0145914B1 KR1019950002728A KR19950002728A KR0145914B1 KR 0145914 B1 KR0145914 B1 KR 0145914B1 KR 1019950002728 A KR1019950002728 A KR 1019950002728A KR 19950002728 A KR19950002728 A KR 19950002728A KR 0145914 B1 KR0145914 B1 KR 0145914B1
Authority
KR
South Korea
Prior art keywords
signal
pseudo
image
synchronization signal
vertical
Prior art date
Application number
KR1019950002728A
Other languages
English (en)
Other versions
KR960033086A (ko
Inventor
김철
강재봉
Original Assignee
배순훈
대우전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 배순훈, 대우전자주식회사 filed Critical 배순훈
Priority to KR1019950002728A priority Critical patent/KR0145914B1/ko
Publication of KR960033086A publication Critical patent/KR960033086A/ko
Application granted granted Critical
Publication of KR0145914B1 publication Critical patent/KR0145914B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/06Generation of synchronising signals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/08Separation of synchronising signals from picture signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/44504Circuit details of the additional information generator, e.g. details of the character or graphics signal generator, overlay mixing circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/63Generation or supply of power specially adapted for television receivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/12Picture reproducers
    • H04N9/31Projection devices for colour picture display, e.g. using electronic spatial light modulators [ESLM]
    • H04N9/3179Video signal processing therefor

Abstract

본 발명은 화상표시장치의 의사동기신호 생성회로에 관한 것으로, 투사형 화상표시장치에 적용되어 화상신호가 입력되지 않는 상태에서도 내부적으로 발생된 수평동기신호를 이용하여 OSD정보(on screen display)표시 및 또는 배경화면의 표시를 위해 필요한 의사동기신호(특히 수직동기신호)를 생성하기 위해, 동기신호분리부(13)에 의해 동기신호가 검출되지 않는 화상신호의 비입력시 배경화면 및/또는 OSD문자정보의 표시를 제어하는 제어부(18)의 제어하에 상기 화상신호의 비입력시 수직동기신호를 의사적으로 생성하여 상기 배경화면 및/또는 OSD문자정보의 표시가 가능하도록 하기 위한 의사동기신호 생성회로부(17)를 포함하여 구성되며, 상기 의사동기신호 생성부(17)는 의사수평동기신호를 16진카운트하여 의사수직동기신호를 생성하는 의사 동기신호 생성부(200)와, 상기 화상신호의 비입력시 상기 의사동기신호 생성부(200)에서 생성된 의사수직동기신호를 스위칭출력하는 스위칭부(100)를 갖추어 이루어진 것이다.

Description

화상표시장치의 의사동기신호 생성회로
제1도는 종래의 일예에 따른 투사형 화상표시장치의 주요 부분의 블럭구성을 나타낸 도면.
제2도는 본 발명의 바람직한 예에 따른 의사동기신호 생성회로가 채용되어 배경화면/OSD문자정보의 표시가 가능한 투사형 화상표시 장치의 개략적인 블럭구성을 나타낸 도면.
제3도는 제 2도에 도시된 본 발명의 바람직한 예에 따른 화상표시장치의 의사동기신호 생성회로를 나타낸 도면이다.
* 도면의 주요부분에 대한 부호의 설명
10:RGB디코더 11:데이터변환부
12:어드레스/제어신호생성부 13:동기신호분리부
14:화상보정데이터격납부 15:RAM
16:화상보정회로부 17:의사동기신호생성회로부
18:제어부 19:비디오메모리
20:OSD처리부 21:필드메모리
22:데이터역변환부 23:AMA패널
24:행구동회로부 25:열구동회로부
100:스위칭부 102:배타적 논리합(Ex-OR) 게이트
104:인버터 200:의사수직동기신호 생성부
201,207,215:카운터 213:AND게이트
221:NAND게이트
본 발명은 화상표시장치의 의사동기신호생성회로에 관한 것으로, 보다 상세하게는 투사형 화상표시장치에 적용되어 화상신호가 입력되지 않는 상태에서도 내부적으로 발생된 수평동기신호를 이용하여 OSD(on screen display)정보의 표시 및/또는 배경화면의 표시를 위해 필요한 의사동기신호(특히 수직동기신호)를 생성하기 위한 화상표시장치의 의사동기신호 생성회로에 관한 것이다.
일반적으로, 전자비임에 의한 R/G/B형광점의 발광작용에 의해 화상을 표시하는 CRT장치를 이용하는 직시형 화상표시장치 또는 액정의 배열상태를 조절하여 화상을 재현하는 투사형 화상표시장치에서는 화상신호의 재현시 화면의 정상적인 표시를 위해 화상신호에서 분리된 수평 및 수직동기신호가 필수적으로 적용된다.
또한, 최근에 제안된 AMA(Actuated mirror array)를 채용한 투사형 화상표시장치에 따르면, 하나의 화면을 구성하는 전체의 화소에 대해 대응하는 화소구동소자가 매트릭스 어레이형태로 배열된 액티브 매트릭스기판과, 그 액티브 매트릭스기판상에 각 화소구동단위에 대응하도록 배열되어 그 화소에 대응하여 인가되는 신호전압에 의해 입사광을 반사시키는 작용을 행하는 액츄에이터를 갖추어 고화질의 화상을 재현하게 되는 바, 그러한 투사형 화상표시장치에 대해서도 적절한 화면의 구성이 가능하도록 하기 위해서는 필수적으로 수평 및 수직동기신호가 필요하게 된다.
제1도는 그러한 투사형 화상표시장치의 주요 부분의 개략적인 블럭구성을 나타낸 도면으로, 참조부호 10은 해당 투사형 화상표시장치를 구성하는 AMA패널(도시 생략)에 의해 광변조를 행하여 재생될 화상신호(Vin)를 R/G/B신호로 디코딩하는 RGB디코더를 나타내고, 11은 그 RGB디코더(10)에 의해 디코딩된 R/G/B컬러신호를 클럭신호(CLK;4fsc)에 의해 디지탈데이터로 변환하는 예컨대 아날로그-디지탈변환기로 이루어진 데이터변환부를 나타내며, 12는 동기신호분리부(13)에 의해 상기 화상신호(Vin)에 포함된 수직동기신호(Vsync)와 수평동기신호(Hsync) 및 클럭신호(4fsc; fsc는 컬러서브캐리어주파수)를 조합하여 어드레스신호와 제어신호(데이터의 기록과 독출)를 생성하는 어드레스/제어신호생성부를 나타낸다. 그 어드레스/제어신호생성부(12)는 수직동기신호(Vsync)와 수평동기신호(Hsync)에 동기를 맞추어 클럭신호(CLK)를 분주하여 화소구동을 위한 어드레스와 제어신호를 생성하게 되는 바, 예컨대 640 × 480의 화면을 가정하는 경우 그 화면의 전체 화소의 수는 307,200이고, 그 전체의 화소를 구동하기 위해 필요한 어드레스는 20-218이다. 따라서, 그 어드레스/제어신호생성부(12)에는 주지된 바와 같이 동기신호분리부(13)에서 분리된 수평동기신호(Hsync)와 수직동기신호(Vsync)를 조합하고 그 조합된 결과에 동기적으로 클럭신호를 분주하여 화소구동을 위한 어드레스를 생성하게 된다.
14는 상기 AMA패널을 구성하는 화소구동소자에 대응적으로 제공된 각 액츄에이터의 원초적인 오차에 대한 보정치가 화상보정데이터로서 격납된 예컨대 불휘발성 반도체메모리(ROM)로 구성된 화상보정데이터격납부를 나타내는바, 그 화소보정데이터격납부(14)에 격납된 화상보정데이터는 상기 AMA패널에서 미리 측정된 결과의 오차에 대해 미리 보정데이터를 산출하여 ROM테이블형태로 작성되고, 상기 어드레스/제어신호생성부(12)에서 출력되는 어드레스와 제어신호에 의거하여 해당하는 화소에 대한 보정데이터가 순차적으로 출력된다.
또, 15는 상기 어드레스/제어신호생성부(12)에서 생성된 어드레스에 대응하는 화소단위의 보정데이터가 상기 화상보정데이터격납부(14)로부터 독취되는 경우 그 독취된 화상보정데이터가 상기 어드레스/제어신호생성부(12)에서 제공되는 제어신호에 반응하여 일시적으로 격납된 다음 재출력되도록 하는 RAM을 나타낸다.
16은 상기 데이터변환부(11)에서 디지탈변환된 화상데이터와 그 화상데이터에 대응하여 상기 RAM(15)을 통해 제공되는 화상보정데이터를 화소정합방식으로 대응시켜 각 화소에 대해 상기 화상보정데이터를 적용하여 보정된 화소구동데이터를 출력하는 화상보정회로부를 나타낸다.
따라서, 그와 같은 종래의 일예에 따른 투사형 화상표시장치에서는 재생대상의 화상신호(Vin)가 RGB디코더(10)에서 R/G/B컬러신호로 얻어진 다음 데이터변환부(11)에서 디지탈데이터로 변환되어 화상보정회로부(16)에 인가되고, 그 상태에서 상기 어드레스/제어신호생성부(12)에서는 상술한 바와 같이 전체 화소의 보정데이터를 독취하기 위한 어드레스와 제어신호를 생성하여 화상보정데이터격납부(14)와 RAM(15)에 인가하게 된다.
상기 화상보정데이터격납부(14)에서는 상기 어드레스/제어신호생성부(12)에서 순차적으로 제공되는 어드레스에 대응하는 화소위치의 화상보정데이터가 RAM(15)으로 전송되고, 그 RAM(15)에서는 상기 어드레스/제어신호생성부(12)에서 제공되는 제어신호에 기초하여 상기 화상보정데이터를 일시 저장한 다음 순차적으로 화상보정회로부(16)에 인가하게 된다. 따라서, 그 화상보정회로부(16)는 상기 디지탈변환된 영상신호에 대해 상기 RAM(15)에서 제공되는 화상보정데이터를 화소단위로 정합시켜 보정된 화소구동데이터를 상기 행/열구동회로수단(도시 생략)에 제공하게 되고, 그에 따라 상기 AMA패널에 갖추어진 액츄에이터의 전체적인 원초적 오차가 보정된 상태에서 입사광의 반사를 위한 경사(tilt)작용이 행해지게 된다.
통상적으로, CRT장치를 이용하는 직시형 화상표시장치나 투사형 화상표시장치에서는 화면의 구성을 위한 수평 및 수직동기신호는 화상신호의 입력시 그 화상신호(Vin)에 포함된 수평 및 수직동기신호(Hsync, Vsync)를 분리하여 화면의 구성에 적용하게 되지만, 그 외부적인 화상신호가 수신되지 않는 상태에서는 화면의 표시가 불가능하게 되기 때문에, 배경화면 및/또는 OSD문자정보를 포함하는 화면을 표시하기 위해서는 발진수단에서 발진되는 소정 주파수의 클럭신호를 수평동기신호로 분주하고 그 분주된 수평동기신호를 재차 분주하여 의사적인 수평 및 수직동기신호를 생성하여 사용하게 된다.
즉, 외부적인 화상신호가 수신되지 않는 상태에서 예컨대 배경으로서 블루화면(Blue 畵面)을 표시하거나 현재의 동작상태를 문자정보로서 표시하기 위한 OSD문자정보의 표시를 위해서는 그러한 수평 및 수직동기신호가 필요하게 되고, 그에 따라 투사형화상표시장치 또는 직시형 화상표시장치에서는 통상적인 발진수단으로부터 발진되는 주파수신호를 분주수단에 의해 소정의 분주비율로 분주하여 의사동기신호를 생성해 주어야만 된다.
본 발명은 상기한 사정을 감안하여 이루어진 것으로, 발진수단에서 발진되어 소정의 분주비율로 분주된 의사수평동기신호에 의해 의사수직동기신호를 생성하여 배경화면 또는 OSD문자정보의 표시에 적용하고 화상신호의 수신시에는 그 화상신호에서 분리된 수직동기신호를 화면표시에 적용하도록 스위칭이 가능한 화상표시장치의 의사동기신호 생성회로를 제공함에 그 목적이 있다.
상기한 목적을 달성하기 위해, 본 발명의 바람직한 예에 따르면 광변조방식으로 입력화상신호를 광변조하는 광변조수단과, 그 광변조수단에 의한 광변조를 행/열방향에서 구동제어하는 행/열구동수단, 상기 입력화상신호에서 동기신호를 분리하는 동기신호분리수단, 그 동기신호분리수단에서 검출된 동기신호를 기초로 화상표시를 위한 화상보정데이터저장수단에 저장된 화상보정데이터의 처리를 위한 어드레스/제어신호생성수단, 상기 화상신호와 화상보정데이터를 가산처리하여 보정된 화상보정데이터를 생성하는 화상보정수단을 갖추어 구성된 투사형 화상표시시스템에 있어서, 상기 동기신호 분리수단에 의해 동기신호가 검출되지 않는 화상신호의 비입력시 배경화면 및/또는 OSD문자정보의 표시를 제어하는 제어수단의 제어하에 상기 화상신호의 비입력시 수직동기신호를 의사적으로 생성하여 상기 배경화면 및/또는 문자정보의 표시가 가능하도록 하기 위한 의사동기신호 생성수단을 포함하여 구성되며, 상기 의사동기신호생성수단은 의사수평동기신호를 16진카운트하여 의사수직동기신호를 생성하는 의사동기신호 생성부와, 상기 화상신호의 비입력시 상기 의사동기생성부에서 생성된 의사수직동기신호를 스위칭출력하는 스위칭부를 갖추어 구성된 화상표시장치의 의사동기신호 생성회로가 제공된다.
또, 상기 의사동기신호 생성수단의 의사동기신호 생성부는 의사적인 수평동기신호를 수직동기신호의 주기에 걸쳐 16진카운트하여 그 카운트결과를 의사수직동기신호로서 생성하는 제 1 내지 제 3 카운터와, 상기 제 1 및 제 2카운터의 카운트결과를 논리처리하는 제 1논리게이트, 상기 제 1논리게이트의 출력과 상기 제3카운터의 카운트결과를 논리처리하여 수직동기신호로서 출력하는 제 2논리게이트로 구성되고, 그 제 1 내지 제 3카운터에 대해서는 상기 수직동기신호의 주기를 16진수로 환산하여 할당되는 자리에 대한 카운트를 실행하여 그 카운트의 종료시 카운트결과를 의사수직동기신호로서 출력하도록 구성된다.
즉, 상기 제 1 카운터는 상기 수직동기신호의 주기(즉, 의사수평동기신호의 펄스 수)에 대한 16진 데이터중 최하위 자리수를 카운트하도록 클럭단이 의사수평동기신호에 의해 클럭제어되고 제 1 내지 제 3입력단은 상시 접지전위에 접속되며 제 4입력단은 전원전위에 접속되어 그 초기치가 '8' (16진수)로 설정되어 그 초기치로 부터 '7' (16진수)을 카운트하여 하이레벨의 카운트결과(즉, 캐리(carry))를 출력하도록 구성된다.
또, 제 2카운터는 상기 수직동기신호의 16진 데이터에 대한 중간 자리수를 카운트하도록 클럭단이 의사수평동기신호에 의해 클럭제어되고 제 1 내지 제 4입력단은 상시 전원전위에 접속되며 제 5입력단은 상기 제 1 카운터의 하이레벨출력에 접속되어 그 초기치가 'F' (16진수)로 설정되어 제 1카운터로부터 하이레벨의 카운트결과가 인가되는 경우 하이레벨의 카운트결과(즉, 캐리)를 출력하도록 구성된다.
제 3카운터는 상기 16진수로 환산된 수직동기신호의 주기에 대한 최상위 자리수를 카운트하도록 클럭단이 수평동기신호에 의해 클럭제어되고 제 1입력단은 상시 접지전위에 접속되고 제 2내지 제 4입력단은 상시 전원 전위에 접속되며 제 5입력단은 상기 제 2카운터의 하이레벨출력에 접속되고 그 초기치가 'E' (16진수)로 설정되어 상기 제 2카운터로부터 하이레벨의 카운트결과에 따라 카운트를 실행하여 하이레벨의 카운트결과(즉, 캐리)를 출력하도록 구성된다.
바람직하게, 상기 의사동기신호 생성수단의 스위칭부는 일단이 상기 화상신호에서 분리된 수직동기신호에 접속되고 다른 단이 상기 의사적으로 생성되는 수직동기신호에 접속되어 상기 수직동기신호와 의사수직동기신호를 스위칭출력하는 배타적 논리합(Exclusive OR)게이트와 그 배타적 논리합게이트의 출력을 반전처리하는 인버터를 갖추어 구성된다.
그와 같이 구성된 본 발명에 따른 화상표시장치의 의사동기신호 생성회로에 의하면, 제어수단의 제어하에 의사적인 수평동기신호를 수직동기신호의 주기(대략, 263)에 걸친 16진 카운트결과에 따라 의사적인 수직동기신호를 생성하여 배경화면 및/또는 OSD문자정보의 표시를 수행하고, 화상신호의 입력에 따라 수직동기신호가 제공되면 그 화상신호에서 분리된 수직동기신호가 스위칭적으로 출력되도록 하게 되므로, 화상신호의 비입력시에도 제어수단의 제어하에 배경화면 및/또는 OSD문자정보의 화면출력이 가능하게 된다.
이하, 본 발명에 대해 첨부도면을 참조하여 상세하게 설명한다.
제 2도는 본 발명에 따른 의사동기신호 생성회로를 포함하여 구성되어 그 의사동기신호 생성회로에서 생성된 동기신호를 기초로 배경화면 및/또는 OSD문자정보의 화면표시가 가능하도록 된 투사형 화상표시장치의 블럭구성을 나타낸 도면으로, 그 구성은 대체로 제 1도를 참조하여 설명한 투사형 화상표시장치와 유사하지만 화상신호에서 동기신호를 분리하는 동기신호분리부의 후단에 화상신호의 비입력시 의사적인 동기신호를 생성하는 의사동기신호 생성회로부가 추가로 구성되는 한편, 그 의사동기신호 생성회로부에서 생성된 의사동기신호를 이용하여 배경화면 및/또는 OSD문자정보의 화면표시를 제어하는 제어부 및 상기 배경화면이 설정된 비디오RAM과 OSD문자정보의 생성이 가능한 OSD처리부가 추가로 구비된다.
즉, 제 1도에 도시된 화상표시장치와 동일하거나 유사한 구성요소에 대해 동일한 참조부호가 부여된 제 2도에 도시된 투사형 화상표시장치에 따르면, 참조부호 10은 해당 투사형 화상표시장치를 구성하는 참조부호 23으로 표시된 AMA패널에 의해 광변조를 행하여 재생될 화상신호(Vin)를 R/G/B신호로 디코딩하는 RGB디코더를 나타내고, 11은 상기 RGB디코더(10)에 의해 디코딩된 R/G/B신호를 디지탈데이터로 변환하는 데이터변한부를 나타내며, 12는 동기신호분리부(13)에 이해 상기 화상신호(Vin)에 포함된 수직동기신호(Vsync)와 수평동기신호(Hsync) 및 클럭신호(4fsc; fsc는 컬러서브캐리어주파수)를 조합하여 어드레스신호와 데이터 기록/독출 제어신호를 생성하는 어드레스/제어신호생성부를 나타낸다.
14는 상기 AMA패널(23)을 구성하는 화소구동소자에 대응적으로 제공된 각 액츄에이터의 원초적인 오차에 대한 보정치가 화상보정데이터로서 격납된 예컨대 불휘발성 반도체메모리(ROM)에 의해 구성된 화상보정데이터격납부를 나타내는 바, 그 화소보정데이터격납부(14)에 격납된 화상보정데이터는 상기 AMA패널(23)에서 미리 측정된 평탄도의 오차에 대해 보정데이터를 산출하여 ROM테이블형태로 작성되고, 상기 어드레스/제어신호생성부(12)에서 출력되는 어드레스와 제어신호에 의거하여 해당하는 화소에 대한 보정데이터가 순차적으로 출력된다.
또, 15는 상기 어드레스/제어신호생성부(12)에서 생성된 어드레스에 대응하는 화소단위의 보정데이터가 상기 화상보정데이터격납부(14)로부터 독취되는 경우 그 독취된 화상보정데이터가 상기 어드레스/제어신호생성부(12)에서 제공되는 제어신호에 반응하여 일시적으로 격납된 다음 재출력되도록 하는 RAM을 나타낸다.
16은 상기 데이터변환부(11)에서 디지털변환된 영상데이터와 그 영상데이터에 대응하여 상기 RAM(15)을 통해 제공되는 화상보정데이터를 화소정합방식으로 대응시켜 각 화소에 대해 상기 화상보정데이터를 적용하여 보정된 화소구동데이터를 출력하는 화상보정회로부를 나타낸다.
또, 17은 상기 화상신호(Vin)에서 동기신호를 분리하는 동기신호분리부(13)에서 동기신호가 분리되지 않는 경우, 즉 화상신호(Vin)의 비입력시 후술하는 제어부의 제어하에 인가되는 시스템클럭신호(CLS)를 분주하여 생성된 수평동기신호로부터 의사적인 수직동기신호를 생성하기 위한 의사동기신호 생성회로부를 나타내고, 18은 상기 의사동기신호 생성회로부(17)에서 생성된 의사동기신호를 적용하여 화상표시장치에 배경화면 및/또는 OSD문자정보를 표시하도록 제어하는 제어부를 나타내며, 19는 상기 제어부(18)의 제어하에 화상신호(Vin)의 비입력시 화면상에 예컨대 배경화면으로서 블루화면(Bd)을 표시하기 위한 화면데이터가 설정된 비디오메모리를 나타내고, 20은 상기 제어부(18)의 제어하에 상기 의사동기신호에 따라 화면표시될 OSD문자정보(OSDd)를 생성하는 OSD처리부를 나타낸다.
그리고, 21은 상기 화상보정회로부(16)에 의해 보정된 화상데이터를 상기 어드레스/제어신호생성부(12)에서 생성된 제어신호에 기초하여 수신 저장한 다음 순차적으로 출력하는 필드메모리를 나타내고, 22는 그 필드메로리(21)에서 순차적으로 출력되는 화상보정데이터 또는 배경화면(Bd) 및/또는 OSD문자정보(OSDd)를 상기 어드레스/제어신호생성부(12)에 의해 생성된 제어신호에 의해 디지탈-아날로그변환하는 데이터역변환부를 나타낸다.
또, 24는 상기 AMA패널(23)에 대해 상기 데이터역변환부(22)에서 아날로그변환된 화상데이터에 기초하여 그 AMA패널(23)에 구비된 화소단위의 액츄에이터를 구동하기 위한 행구동회로부를 나타내고, 25는 그 AMA패널(23)에 대해 상기 행구동회로부(24)와 정합적으로 화소구동소자를 지정하여 액츄에이터를 구동하기 위한 열구동회로부를 나타낸다.
따라서, 그와 같은 투사형 화상표시장치에서는 재생대상의 영상신호(Vin)가 RGB디코더(10)에 이해 R/G/B신호로 디코딩된 다음 상기 데이터변환부(11)에서 디지탈데이터로 변환되어 화상보정회로부(16)에 인가되고, 그 상태에서 상기 어드레스/제어신호생성부(12)에서는 동기신호분리부(13)에 의해 분리된 수평 및 수직동기신호(Hsync, Vsync)와 클러신호(4fsc)에 의해 상기 AMA패널(23)을 구성하는 전체 화소의 보정데이터를 독취하기 위한 어드레스와 제어신호를 생성하게 된다.
상기 화소보정데이터(14)에서는 상기 어드레스/제어신호생성부(12)순차적으로 제공되는 어드레스에 대응하는 화소위치의 화상보정데이터가 RAM(15)으로 전송되고, 그 RAM(15)에서는 상기 어드레스/제어신호생성부(12)에서 제공되는 제어신호에 기초하여 상기 화상보정데이터를 일시 저장한 다음 순차적으로 화상보정회로부(16)에 인가하게 된다.
따라서, 그 화상보정회로부(16)는 상기 디지탈변환된 영상신호에 대해 상기 RAM(15)에서 제공되는 화상보정데이터를 화소단위로 정합시켜 보정된 화소구동데이터를 상기 필드메모리(21)에 인가하게 되고, 그 필드메모리(21)에서는 상기 어드레스/제어신호생성부(12)에서 제공되는 어드레스/제어신호생성부(12)에 의해 화소구동데이터가 상기 데이터역변환부(22)에 인가되어 아날로그변환된 다음 상기 행구동회로부(24)에 제공되도록 하게 되며, 그 때 상기 제어신호생성부(12)에서 생성된 어드레스에 기초하여 화소를 선택하는 열구동회로부(25)의 구동하에 상기 AMA패널(23)상에 갖추어진 화소구동소자가 구동되어 입사광에 대한 반사작용을 행하게 된다.
여기서, 상기 화상신호(Vin)가 입력되지 않는 경우에는 동기신호가 검출되지않기 때문에 배경화면 및/또는 OSD문자정보의 표시가 행해질 수 없게되지만, 본 발명에서는 상기 제어부(18)의 제어하에 제공되는 시스템클럭신호(CLS)로부터 상기 의사동기신호 생성회로부(17)에서 의사적인 동기신호를 생성하여 어드레스/제어신호생성부(12)에 제공하게 되고, 그에 따라 상기 어드레스/제어신호생성부(12)에서는 그 의사적인 동기신호에 의해 상기 필드메모리(21)와 데이터역변환부(22)를 제어하여 상기 제어부(18)의 제어하에 인가되는 상기 비디오메모리(19)로부터의 배경화면(Bd)또는 상기 OSD처리부(20)에서 제공되는 OSD문자정보(OSDd)를 처리하여 상기 데이터역변환부(22)에서 아날로그변환된 다음 상기 AMA패널(23)상에 인가하게 된다.
제 3도는 제 2도에 도시된 의사동기신호 생성회로부(17)의 상세한 구성을 나타낸 도면으로, 그 의사동기신호 생성회로부(17)는 대체로 상기 화상신호(Vin)의 입력시 상기 동기신호분리부(13)에서 분리된 수직동기신호(Vsync)의 입력시에는 그 수직동기신호(Vsync)의 스위칭출력을 행하는 반면, 그 수직동기신호(Vsync)가 입력되지 않는 경우에는 시스템클럭신호(CLS)을 분주하여 얻어지는 수평동기발진부로부터의 의사수평동기신호(Hsync')에 의해 생성되는 의사적인 수직동기신호를 스위칭적으로 출력하는 스위칭부(100)와, 상기 화상신호(Vin)의 비입력시 상기 의사수평동기신호(Hsync')를 카운트하여 의사수직동기신호를 얻는 의사수직동기신호 생성부(200)를 포함하여 구성된다.
상기 스위칭부(100)는 상기 동기신호분리부(13)에서 분리된 수직동기신호(Vsync)상기 의사수직동기신호 생성부(200)에서 생성되는 의사수직동기신호(Vsync')를 스위칭출력하는 배타적 논리합게이트(102) 및 그 게이트(102)의 출력을 반전처리하는 인버터(104)를 갖추어 구성된다.
또, 상기 의사수직동기신호 생성부(200)는 상기 수평동기발진부에서 발진되는 의사수평동기신호(Hsync')를 기초로 의사수직동기신호(Vsync')를 생성하는 제 1 내지 제 3카운터(201, 207, 215)와, 상기 제 1 및 제 2 카운터 (201, 207)의 카운트결과(캐리)를 논리AND처리하는 AND게이트(213), 그 AND게이트(213)의 출력과 제 3카운터(215)의 카운트결과(캐리)를 논리 NAND처리하는 NAND게이트(221)를 포함하여 구성되고, 그 NAND게이트(221)의 출력이 의사수직동기신호(Vsync')로서 상기 스위칭부(100)를 구성하는 배타적 논리합게이트(102)에 인가되어 화상신호(Vin)의 비입력시 의사수직동기신호(Vsync')로서 스위칭출력된다.
여기서, 상기 화상신호(Vin)에서 분리되는 수직동기신호(Vsync)는 262.5로 되는 반면, 상기 의사수직동기신호(Vsync')의 주기를 N으로 가정하는 경우 그 하나의 수직동기신호의 주기에 포함되는 수평동기신호는,
N = 주사라인 ÷ 프레임 / 2
= 525 / 2
= 262.5 ≒ 263
으로 구해지고, 그 263을 16진수로 변환한 경우 대략 '107'(16진수)로 된다.
따라서, 제 3도에서 알 수 있는 바와 같이 상기 의사수직동기신호 생성부(200)를 구성하는 제 1 카운터(201)는 상기 16진수로 환산된 수직동기신호의 주기(N)에 대한 최하위 자리수('7')를 카운트하도록 클럭단(CLK)이 상기 의사수평동기신호(Hsync')에 의해 클럭제어되고, 제 1 내지 제 3입력단(A1, B1, C1)은 상시 접지전위(GND)에 접속되며 최상위의 제 4입력단(D1)은 전원전위(Vcc)에 접속되어 그 카운트 초기치가 '8'(16진수)로 설정되고 그 초기치로 부터 '7'(16진수)을 계수하여 출력단(RCO)에서 하이레벨의 카운트결과(즉, 캐리)를 출력하도록 구성된다.
또, 제 2카운터(207)는 상기 16진수로 환산된 수직동기신호의 주기(N)에 대한 중간 자리수('0')를 카운트하도록 클럭단(CLK)이 상기 의사수평동기신호(Hsync')에 의해 클럭제어되고, 제 1 내지 제 4입력단(A2,B2,C2,D2)은 상시 전원전위(Vcc)에 접속되며 제 5입력단(END; 인에이블단자)은 상기 제 1카운터(201)의 하이레벨출력(캐리)에 접속되고 그 초기치가 '15'(16진수)로 설정되어 상기 제 1카운터(201)로부터 하이레벨이 인가되는 경우 하이레벨의 카운트결과(즉, 캐리)를 출력하도록 구성된다.
상기 제 3카운터(215)는 상기 16진수로 환산된 수직동기신호의 주기(N)에 대한 최종 자리수('1')를 카운트하도록 클럭단(CLK)이 상기 의사수평동기신호에 의해 클럭제어되는 한편, 제 1입력단(A3)은 상시 접지전위(GND)에 접속되고 제 2 내지 제 4입력단(B3, C3, D3)은 상시 전원전위(Vcc)에 접속되며 제 5입력단(END; 인에이블단자)은 상기 제 2카운터(207)의 출력(RCO)에 접속되고 그 초기치가 '14'(16진수)로 설정되어 상기 제 2카운터(207)로부터 하이레벨의 출력이 인가되는 경우 하이레벨의 카운트결과(즉, 캐리)를 출력하도록 구성된다.
그리고, 상기 제 1카운터와 제 2카운터(201, 207)의 출력측에는 각기 파형정형을 위한 직렬접속의 인버터(203, 205; 209, 211)를 매개하여 상기 AND게이트(213)와 상기 NAND게이트(221)의 대응하는 입력단이 접속되고, 그 AND게이트(213)의 출력(RCO)측과 상기 제 3카운터(215)의 출력(RCO; 인버터(217, 219)가 접속)측에는 상기 NAND게이트(221)의 대응하는 입력단이 접속되며, 그 NAND게이트(221)의 출력이 상기 스위칭부(100)의 배타적 논리합게이트(102)의 일단에 의사수직동기신호(Vsync')로서 인가된다.
그러한 구성에서 의사수직동기신호의 생성에 관한 동작을 설명하면, 우선 상기 화상신호(Vin)가 입력되는 경우 그 화상신호(Vin)는 상기한 절차에 의해 재생처리가 수행되고, 그러한 재생처리시에 그 화상신호(Vin)에 포함된 수평 및 수직동기신호(Hsync, Vsync)가 상기 동기신호분리부(13)에 의해 분리되어 상기 의사동기신호생성부(17)에 인가되면 그 의사동기신호생성부(17)의 스위칭부(100)에 구성된 배타적 논리합게이트(102)의 스위칭작용, 즉 상기 화상신호(Vin)에서 분리된 수직동기신호(Vsync)의 주기(262.5)에 대해 상기 의사수직동기신호(Vsync')의 주기(대략, 263)의 타이밍 차이에 기초하는 스위칭작용에 의해 그 배타적 논리합게이트(102)에서는 상기 화상신호(Vin)에서 분리된 수직동기신호(Vsync)가 스위칭적으로 출력되어 인버터(104)를 매개하여 후속의 제어신호생성부(12)에 인가됨에 따라 제 2도를 참조하여 설명한 후속의 처리가 수행되게 된다.
이에 대해, 상기 화상신호(Vin)가 입력되지 않는 경우에 상기 제어부(18)는 예컨대 내부의 시스템클럭신호(CLS)를 출력하여 제 3도에 예시된 수평동기발진부에서 의사수평동기신호(Hsync')를 생성하게 되고, 그 의사수평동기신호(Hsync')가 제 1 내지 제 3카운터(201, 207, 215)에 인가됨에 따라 상기 제 1내지 제 3카운터(201, 207, 215)는 수직동기신호의 주기(262.5)를 16진수로 변환(즉, '107')하여 그 역수가 초기치로 설정된 상태에서 각 카운터(201, 207, 215)에서는 할당된 초기치에 대한 카운트동작을 실행하게 된다.
즉, 제 1카운터(201)에 대해서는 그 16진수로 변환된 수직동기신호의 주기에 대해 최하위 자리수(7)에 대한 역수인 '8'이 초기로 설정된 상태에서 '7'의 카운트시 그 출력단(RCO)에서 하이레벨의 신호(즉, 캐리)가 출력되게 된다.
그리고, 제 2카운터(209)에 대해서는 상기 16진수로 변환된 수직동기신호의 주기에서 중간의 자라수'0'으 역수에 대한 카운트를 수행하도록 제 1내지 제 4입력단이 상시 전원전위로 접속되어 상기 제 1카운터(201)에서 하이레벨의 신호가 인가되면 즉각적으로 하이레벨의 카운트결과(즉, 캐리)를 출력하게 된다. 그 제 1및 제 2카운터(201; 207)의 카운트 결과가 하이레벨로 되며 각기 인버터(203. 205; 209, 211)를 통해 상기 AND게이트(213)에 인가되며 그 AND게이트(213)에서 하이레벨이 출력되어 제 3카운터(215)에 인가된다.
따라서 제 3카운터(215)에서는 상기 16진수로 변환된 수직동기신호의 주기에서 최상위 자리수'1'에 대한 카운트, 즉 상기 제 1 및 제 2카운터의 카운트결과를 AND처리하는 AND게이트(213)의 하이레벨 출력에 의해 16진수의 '1'에 해당하는 카운트를 행하여 하이레벨의 카운트결과(즉, 캐리)를 출력하게 된다.
그리고, 상기 AND게이트의 출력측과 상기 제 3카운트의 출력측에 접속된 NAND게이트(221)는 상기 AND게이트(213)의 출력결과와 인버터(217, 219)를 거쳐 인가되는 상기 제 3카운터(215)의 카운트결과를 의사수직동기신호(Vsync')로서 생성하게 되는 바, 여기서 상기 제 1 카운터(201)의 계수결과는 초기치 8로부터 '7'의 계수결과를 보이게 되고 제 2카운터(207)는 초기치 15에서 계수를 행하게 되므로 그 출력은 16진수의 'F'를 나타내며 제 3카운터(215)의 출력은 초기치가 'E'로 설정된 상태에서 '1'을 카운트하여 16진수의 ' F'에 해당되는 카운트출력을 제공하게 되므로 결국 그 제 1 내지 제 3카운터(201, 207, 215)의 출력치는 10진수로 '256'에 해당하게 되지만 제 1 카운터의 초기치가 '8'로 설정된 상태로부터 16진수의 '7'을 카운트하게 되므로, 최종적인 카운트의 결과는 상기한 수직동기신호(Vsync')의 주기에 상당하는 263으로 된다.
그와 같이 하여 생성된 의사수직동기신호(Vsync')는 상기 스위칭부(100)의 논리적 배타화 게이트(102)에 인가되어 스위칭적으로 선택된 다음 인버터(104)에서 반전처리되어 상기 어드레스/제어신호생성부(12)에 인가된다.
그 상태에서 상기 제어부(18)는 설정되는 배경화면 및/또는 문자정보의 화면표시를 위해 상기 비디오RAM(19) 및/또는 OSD처리부(20)를 제어하여 배경화면으로서 블루화면을 출력하거나 OSD문자정보를 상기 AMA패널(23)상에 인가되도록 함으로써 배경화면 또는 문자정보의 화면표시를 수행하게 된다.
이상에서 설명한 바와 같이, 본 발명에 따르면 화상표시장치에서 화상신호가 입력되지 않는 상태에서 OSD(on screen display)정보 및/또는 배경화면의 표시를 위해 적용되는 의사수직동기신호가 용이하게 생성되어 화상신호의 비입력상태에서도 배경화면의 표시 또는 문자정보의 화면출력이 가능하게 된다.
한편, 이상에서는 본 발명이 투사형 화상표시장치에 적용된 예를 설명하였지만, 본 발명은 그 예로 한정되지는 않고 CRT장치를 이용하는 직시형 화상표시장치 또는 LCD패널을 이용하는 화상표시장치에 대해서도 적절하게 적용할 수 있음은 물론이다.

Claims (6)

  1. 광변조방식으로 입력화상신호를 광변조하는 광변조수단(23)과, 그 광변조수단(23)에 의한 광변조를 행/열방향에서 구동제어하는 행/열구동수단(24,25), 상기 입력화상신호에서 동기신호를 분리하는 동기신호분리수단(13), 그 동기신호분리수단(13)에서 검출된 동기신호를 기초로 화상표시를 위한 화상보정데이터저장수단(14,15)에 저장된 화상보정데이터의 처리를 위한 어드레스/제어신호제어수단(12), 상기 화상신호와 화상보정데이터를 가산처리하여 보정된 화상보정데이터를 생성하는 화상보정수단(16)을 갖추어 구성된 투사형 화상표시장치에 있어서, 상기 동기신호분리수단(13)에 의해 동기신호가 검출되지 않는 화상신호의 비입력시 배경화면 및/또는 OSD문자정보의 표시를 제어하는 제어수단(18)의 제어하에 상기 화상신호의 비입력시 수직동기신호를 의사적으로 생성하여 상기 배경화면 및/또는 문자정보의 표시가 가능하도록 하기 위한 의사동기신호 생성수단(17)을 포함하여 구성되며, 상기 의사동기신호 생성수단(17)은 의사수평동기신호를 16진카운트하여 의사수직동기신호를 생성하는 의사동기신호 생성부(200)와, 상기 화상신호의 비입력시 상기 의사동기신호 생성부(200)에서 생성된 의사수직동기신호를 스위칭출력하는 스위칭부(100)를 갖추어 구성된 것을 특징으로 하는 화상표시장치의 의사동기신호 생성회로.
  2. 제 1항에 있어서, 상기 의사동기신호 생성수단(17)의 의사동기신호 생성부(200)는 의사적인 수평동기신호를 수직동기신호의 주기에 걸쳐 16진카운트하여 그 카운트결과를 의사수직동기신호로서 생성하는 제 1 내지 제 3 카운터(201, 207, 215)와, 상기 제 1 및 제 2카운터(201, 207, 215)의 카운트결과를 논리처리하는 제 1논리게이트(213), 상기 제 1논리게이트(213)의 출력과 상기 제 3카운터(215)의 카운트결과를 논리처리하여 의사수직동기신호로서 출력하는 제 2논리게이트(221)로 구성되고, 그 제 1 내지 제 3카운터(201, 207, 215)에 대해서는 상기 수직동기신호의 주기를 16진수로 환산하여 할당되는 자리에 대한 카운트를 실행하여 그 카운트의 종료시 카운트결과를 의사수직동기신호로서 출력하도록 된 것을 특징으로 하는 화상표시장치의 의사동기신호 생성회로.
  3. 제 2항에 있어서, 상기 제 1카운터(201)는 상기 수직동기신호의 주기(즉, 의사수평동기신호의 펄스 수)에 대한 16진 데이터중 최하위 자리수를 카운트하도록 클럭단(CLK)이 의사수평동기신호에 의해 클럭제어되고 제 1내지 제 3입력단(A1, B1, C1)은 상시 접지전위(GND)에 접속되며 제 4입력단(D1)은 전원전위(Vcc)에 접속되어 그 초기치가 '8' (16진수)로 설정되고 그 초기치로 부터 '7' (16진수)을 카운트하여 하이레벨의 카운트결과(즉, 캐리(carry))를 출력하도록 구성된 것을 특징으로 하는 화상표시장치의 의사동기신호 생성회로.
  4. 제 2항에 있어서, 상기 제 2카운터(207)는 상기 수직동기신호의 16진 데이터에 대한 중간 자리수를 카운트하도록 클럭단(CLK)이 의사수평동기신호에 의해 클럭제어되고 제 1내지 제 4입력단(A2, --, D2)은 상시 전원전위(Vcc)에 접속되며 제 5입력단(END)은 상기 제 1카운터(201)의 하이레벨출력에 접속되어 그 초기치가 'F'(16진수)로 설정되고 상기 제 1카운터(201)로부터 하이레벨의 카운트결과가 인가되는 경우 하이레벨의 카운트결과(캐리)를 출력하도록 구성된 것을 특징으로 하는 화상표시장치의 의사동기신호 생성회로.
  5. 제 2항에 있어서, 상기 제 3카운터(215)는 상기 16진수로 환산된 수직동기신호의 주기에 대한 최상위 자리수를 카운트하도록 클럭단(CLK)이 수평동기신호에 의해 클럭제어되고 제 1입력단(A3)은 상시 접지전위(GND)에 접속되고 제 2 내지 제 4입력단(B3, C3, D3)은 상시 전원전위(Vcc)에 접속되며 제 5입력단(END)은 상기 제 2카운터(207)의 하이레벨출력에 접속되고 그 초기치가 'E'(16진수)로 설정되어 상기 제 2카운터(207)로부터 하이레벨의 카운트결과에 따라 16진 카운트를 실행하여 하이레벨의 카운트결과(캐리)를 출력하도록 구성된 것을 특징으로 하는 화상표시장치의 의사동기신호 생성회로.
  6. 제 1항에 있어서, 상기 의사동기신호 생성수단(17)의 스위칭부(100)는 일단이 상기 회상신호에서 분리된 수직동기신호에 접속되고 다른 단이 상기 의사적으로 생성되는 수직동기신호에 접속되어 상기 수직동기신호와 의사수직동기신호를 스위칭출력하는 배타적 논리합게이트(102)와 그 배타적 논리합게이트(102)의 출력을 반전처리하는 인버터(104)를 갖추어 구성된 것을 특징으로 하는 화상표시장치의 의사동기신호 생성회로.
KR1019950002728A 1995-02-15 1995-02-15 화상표시장치의 의사동기신호 생성회로 KR0145914B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950002728A KR0145914B1 (ko) 1995-02-15 1995-02-15 화상표시장치의 의사동기신호 생성회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950002728A KR0145914B1 (ko) 1995-02-15 1995-02-15 화상표시장치의 의사동기신호 생성회로

Publications (2)

Publication Number Publication Date
KR960033086A KR960033086A (ko) 1996-09-17
KR0145914B1 true KR0145914B1 (ko) 1998-09-15

Family

ID=19408116

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950002728A KR0145914B1 (ko) 1995-02-15 1995-02-15 화상표시장치의 의사동기신호 생성회로

Country Status (1)

Country Link
KR (1) KR0145914B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100584982B1 (ko) * 2004-11-23 2006-05-29 삼성전기주식회사 공간 광변조기를 이용한 디스플레이 시스템의 스캔 동기장치 및 그 방법

Also Published As

Publication number Publication date
KR960033086A (ko) 1996-09-17

Similar Documents

Publication Publication Date Title
US5519450A (en) Graphics subsystem for digital television
TWI423655B (zh) 影像處理裝置,影像處理方法,顯示裝置,及投射顯示裝置
US8614723B2 (en) Apparatus and method for increasing compensation sequence storage density in a projection visual display system
US6046725A (en) Multicolor display control method for liquid crystal display
AU699158B2 (en) Pixel data correction apparatus for use with an actuated mirror array
MXPA97003405A (en) Pixel data correction device for use with a mirror provision action
KR0145914B1 (ko) 화상표시장치의 의사동기신호 생성회로
KR0150535B1 (ko) 화상표시 장치의 의사동기신호 생성회로
JP2003043975A (ja) 光走査型画像表示装置及びその画像表示方法
KR0174918B1 (ko) 투사형 화상 표시 장치에 사용되는 픽셀 보정 데이타 로딩 장치
US8442332B2 (en) Bit plane encoding/decoding system and method for reducing spatial light modulator image memory size
KR100188209B1 (ko) 투사형 화상표시시스템의 프레임메모리를 이용한 화상보정데이터 로딩/출력방법
KR100203589B1 (ko) 프로젝터의 화상보정데이터 저장방법과 어드레스생성제어장치
KR0145910B1 (ko) 투사형 화상표시장치의 화상보정데이터 로딩/출력 제어회로
KR100239071B1 (ko) 와이드화면 프로젝터의 4:3모드시 화상보정데이터처리장치
KR100203586B1 (ko) 프로젝터의 라인메모리를 이용한 화상보정데이터 로딩장치
KR100226827B1 (ko) 투사형 표시장치
KR100203582B1 (ko) 플라이백펄스 생성회로를 갖춘 프로젝터
KR100188206B1 (ko) 투사형 화상표시장치용 화상보정데이터 생성제어장치
KR0145919B1 (ko) 투사형 화상표시 장치의 화상보정데이터 메모리회로
KR100203588B1 (ko) 투사형 화상처리시스템의 화소보정제어신호발생장치
KR100239074B1 (ko) 프로젝터에서의 화상보정장치
KR100210775B1 (ko) 프로젝터의 16:9모드시 화상보정데이터처리장치
JPH06337894A (ja) データ補間方法および装置
KR0132511B1 (ko) Focrt를 이용한 칼라비디오 프린터장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20040428

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee