KR100203589B1 - 프로젝터의 화상보정데이터 저장방법과 어드레스생성제어장치 - Google Patents

프로젝터의 화상보정데이터 저장방법과 어드레스생성제어장치 Download PDF

Info

Publication number
KR100203589B1
KR100203589B1 KR1019960080842A KR19960080842A KR100203589B1 KR 100203589 B1 KR100203589 B1 KR 100203589B1 KR 1019960080842 A KR1019960080842 A KR 1019960080842A KR 19960080842 A KR19960080842 A KR 19960080842A KR 100203589 B1 KR100203589 B1 KR 100203589B1
Authority
KR
South Korea
Prior art keywords
signal
correction data
address
line
data
Prior art date
Application number
KR1019960080842A
Other languages
English (en)
Other versions
KR19980061472A (ko
Inventor
유병철
Original Assignee
전주범
대우전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 전주범, 대우전자주식회사 filed Critical 전주범
Priority to KR1019960080842A priority Critical patent/KR100203589B1/ko
Publication of KR19980061472A publication Critical patent/KR19980061472A/ko
Application granted granted Critical
Publication of KR100203589B1 publication Critical patent/KR100203589B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/12Picture reproducers
    • H04N9/31Projection devices for colour picture display, e.g. using electronic spatial light modulators [ESLM]
    • H04N9/3179Video signal processing therefor
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/18Address timing or clocking circuits; Address control signal generation or management, e.g. for row address strobe [RAS] or column address strobe [CAS] signals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/173Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
    • H03K19/1733Controllable logic circuits
    • H03K19/1737Controllable logic circuits using multiplexers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K21/00Details of pulse counters or frequency dividers
    • H03K21/38Starting, stopping or resetting the counter
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/08Separation of synchronising signals from picture signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Video Image Reproduction Devices For Color Tv Systems (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 프로젝터의 화상보정데이터 저장방법과 어드레스생성제어장치에 관한 것으로, 소정치수의 화면(C0 ∼ C639 × L0 ∼ L479)에 대한 화상구동소자의 제조상 오차를 보정한 화상보정데이터가 저장되는 보정데이터저장부(28)를 갖춘 프로젝터의 화소보정장치에 있어서, 상기 보정데이터저장부(28)에서 상기 화면의 컬럼영역(C0 ∼ C639)에 대한 별도의 컬럼어드레스데이터(Column Address Data)를 순차적으로 할당하여 저장하고, 상기 화면의 라인영역(L0 ∼ L479)에 대한 별도의 라인어드레스데이터(Line Address Data)를 순차적으로 할당하여 저장하고, 그 순차적으로 할당되어 저장된 라인어드레스데이터와 칼럼어드레스데이터의 조합에 의해 지정된 화소에 따른 화상구동소자에 대응하는 화상보정데이터가 상기 라인어드레스데이터와 칼럼어드레스데이터에 대응하여 순차적으로 저장되도록 하고; 상기 수평/수직동기신호(HSYNC/VSYNC)와, 필드판별신호(F-ID), 수직주사신호(VDSP) 및, 비월주사/순차주사 판별신호(INT/NINT)를 인가받아 비월주사방식과 순차주사방식에 관계없이 화상보정데이터를 비월주사방식 또는 순차주사방식의 영상신호에 정합적으로 로딩출력하기 위한 라인어드레스신호를 생성하는 라인어드레스생성수단(24)과, 상기 동기분리된 수평동기신호(HSYNC)와, 수평/수직주사신호(HDSP/VDSP) 및, 클럭신호(CLK)를 인가받아 비월주사방식과 순차주사방식에 관계없이 화상보정데이터를 비월주사방식 또는 순차주사방식의 영상신호에 정합적으로 로딩출력하기 위한 컬럼어드레스신호를 생성하는 컬럼어드레스생성수단(26), 소정의 영상신호로부터의 수평/수직동기신호와 컬러 서브캐리어주파수신호를 기초로 화상보정데이터의 로딩출력을 제어하는 제어신호를 생성하는 제어신호생성수단(22)으로부터의 제어신호와 상기 라인어드레스생성수단(24)으로부터의 라인어드레스신호 및 상기 칼럼어드레스생성수단(26)으로부터의 칼럼어드레스신호를 인가받고서 라인어드레스신호와 칼럼어드레스신호에 대응하여 미리 저장된 화상보정데이터를 비월주사방식 또는 순차주사방식에 따라 순차적으로 출력하는 보정데이터저장수단(28), 상기 제어신호생성수단(22)으로부터의 제어신호와 상기 라인/컬럼어드레스생성수단(24,26)으로부터의 라인/컬럼어드레스신호를 인가받고서 상기 보정데이터저장수단(28)으로부터 출력된 화상보정데이터를 일시 격납하는 데이터격납수단(30) 및, 상기 데이터격납수단(30)으로부터의 화상보정데이터를 소정의 영상신호와 화소당으로 정합하여 화소보정하는 화소보정수단(32,34,36)을 구비하여 구성된 것을 특징으로 한다.

Description

프로젝터의 화상보정데이터 저장방법과 어드레스생성제어장치
본 발명은 프로젝터의 화상보정데이터 저장방법과 어드레스생성제어장치에 관한 것으로, 보다 상세하게는 AMA부재를 채용하여 투사형 화상을 형성하는 프로젝터에서 그 AMA부재를 구성하는 AMA소자에 대한 오차보정을 위한 화상보정데이터가 비월주사방식과 순차주사방식의 영상신호에 대해 적합하게 화소정합가능한 형태로 저장될 수 있도록 하여 비월주사방식과 순차주사방식에 관계없이 정확하고 정상적인 화상보정데이터의 로딩출력이 이루어질 수 있도록 어드레스를 생성하기 위한 프로젝터의 화상보정데이터 저장방법과 어드레스생성제어장치에 관한 것이다.
최근에, AMA부재 또는 장치를 채용한 투사형 화상표시장치로서의 프로젝터(Projector)가 제안되어 실용화되는 추세인 바, 그 AMA장치는 예컨대 640 x 480치수의 화면에 구비되는 다수의 화소의 구동을 위해 그 화소의 수에 대응하는 예컨대 MOS트랜지스터로 구성된 다수의 화소구동소자가 매트릭스 어레이형태로 배열된 액티브 매트릭스기판과, 그 액티브매트릭스기판상에 각 화소에 대응되게 형성되어 각 화소구동소자로부터 제공되는 화상신호전압에 따라 경사변형되어 입사광에 대한 광로조절을 행하는 액츄에이터를 갖추어 구성된다.
그러한 AMA패널의 내부에는 예컨대 640 × 480의 화면을 가정하는 경우 그 화면을 구성하는 전체 화소의 수에 대응하여 매트릭스 어레이형태로 배열된 다수의 화소구동소자가 갖추어지게 된다.
따라서, 그러한 AMA패널내에 갖추어진 화소구동소자를 화상신호전압에 대응하여 각 화소구동소자에 대응하는 액츄에이터를 경사변형시켜 화상을 재생하기 위해서는 각 화소에 해당하는 화상신호전압을 기초로 매트릭스 어레이형태의 화소구동소자를 제어하기 위해 AMA패널의 행/열방향에서 기수화소와 우수화소를 구동하는 화소구동소자의 구동을 위해 행/열구동회로부가 제공된다.
이 때, 상기 행/열구동회로부에 의해 AMA패널에 설정된 화소구동소자를 구동하는 경우에는 그 AMA패널상에 형성되는 액츄에이터의 제조시에 수반되는 평탄도에 대한 허용오차 또는 평탄도의 불균일성에 의한 화소구동의 불균일성을 감소시키기 위해, 미리 해당 AMA패널상에 형성된 액츄에이터의 전체적인 평탄도를 포함하는 제조시의 원초적인 오차에 대한 보정데이터가 산출되어 저장될 수 있도록 하는 화소보정장치가 추가되어 있는 실정인 바, 소정의 영상신호를 투사형 화상으로 구현하려는 상태에서 그 AMA패널의 구동시 그 영상신호에 의한 화상신호전압에 미리 산출된 보정데이터를 가산(또는 감산)하여 상기 행/열구동회로부에 제공함에 의해, AMA패널의 제조시의 원초적인 오차에 대한 보정이 행해지도록 하고 있다.
도 1은 종래의 일반적인 프로젝터의 화소보정장치를 나타낸 블럭구성도로서, 동 도면에서 참조부호 2는 영상신호에서 수평동기신호와 수직동기신호 및 컬러서브캐리어(fsc; 대략 3.58 MHz)를 분리하는 동기분리부를 나타내고, 4는 그 동기분리부(2)에서 분리된 수직동기신호와 수평동기신호 및 컬러서브캐리어주파수에 의한 클럭신호(4fsc)를 조합하여 어드레스신호와 제어신호를 생성하는 어드레스/제어신호 생성부로서, 상기 어드레스/제어신호 생성부(4)는 도 2에 도시된 바와 같이 예컨대 640 × 480(즉, C0 ∼ C639 × L0 ∼ L479)치수의 투사형 화상에 의해 구현된 화면을 가정하는 경우에 그 화면의 전체 화소의 수는 307,200이고, 그 전체의 화소를 구동하기 위해 20~218의 어드레스신호를 발생하게 된다.
또한, 참조부호 6은 AMA장치를 구성하는 화소구동소자에 대응적으로 제공된 각 액츄에이터(AMA소자)의 평탄도에 대한 오차보정치가 화상보정데이터로서 격납된 예컨대 8비트 512Kbit의 불휘발성 반도체메모리(ROM)로 이루어진 보정데이터저장부로서, 상기 보정데이터저장부(6)는 상기 AMA장치에서 미리 측정된 제조시의 평탄도에 대한 오차를 보정하기 위한 화상보정데이터를 산출해서 ROM테이블화하여 작성되고, 상기 어드레스/제어신호 생성부(4)에서 출력되는 어드레스와 제어신호에 의거하여 해당하는 화소에 대한 화상보정데이터가 순차적으로 출력된다.
여기서, 상기 보정데이터저장부(6)는 도 3에 도시된 바와 같이 4:3치수의 화면에 대응하는 C0 ∼ C639 × L0 ∼ L479(여기서, C는 영상화면의 칼럼(Column)이고, L은 영상화면의 라인(Line)을 칭함)치수의 화면에 대한 화상보정데이터가 비월주사방식의 영상신호에 대한 화소보정에 적합하도록 비월주사방식으로 저장되는 바, 0 ∼ 639의 어드레스데이터에 대해 L0:C0 ∼ L0:C639의 화면에 배치되는 화소에 대한 화상보정데이터가 저장된 다음에, 640 ∼ 1279의 어드레스데이터에 대해 L2:C0 ∼ L2:C639의 화면에 배치되는 화소에 대한 화상보정데이터가 격납되는 방식으로 영상신호의 기수필드(Odd Field)에 대응하는 화면의 화소에 대한 화상보정데이터가 저장되는 한편, 153600 ∼ 159999의 어드레스데이터에 대해 L0:C0 ∼ L1:C0의 화면에 배치되는 화소에 대한 화상보정데이터가 저장된 다음에, 160000 ∼ 160639의 어드레스데이터에 대해 L3:C0 ∼ L3:C639의 화면에 배치되는 화소에 대한 화상보정데이터가 격납되는 방식으로 영상신호의 우수필드(Even Field)에 대응하는 화면의 화소에 대한 화상보정데이터가 저장되고, 307200 ∼ 524288의 어드레스데이터에 대해 화상보정데이터가 저장가능한 저장영역을 확보하여 이후의 16:9치수의 화면에 대한 화상보정데이터가 추가적으로 저장될 수 있도록 한다.
그리고, 참조부호 8은 상기 어드레스/제어신호 생성부(4)에서 생성된 어드레스에 대응하는 화소단위의 화상보정데이터가 상기 보정데이터저장부(6)로부터 독취되는 경우 그 독취된 화상보정데이터가 일시적으로 격납된 다음 재출력되도록 하는 예컨대 SRAM으로 이루어진 데이터격납부를 나타낸다.
또한, 참조부호 10은 소정의 화소보정의 대상으로 되는 영상신호를 디지털변환하는 ADC(Analog-Digital Converter)를 나타내고, 12는 상기 디지털변환된 영상데이터와 그 영상데이터에 대응하여 상기 데이터격납부(8)를 통해 제공되는 화상보정데이터를 화소정합방식으로 대응시켜 각 화소에 대해 상기 화상보정데이터를 적용하고 보정된 영상데이터를 화소구동데이터로서 출력하는 디지털화소보정부를 나타내며, 14는 상기 화소보정된 영상데이터를 아날로그변환하여 AMA장치에 화상구동신호로서 출력하는 DAC(Digital-Analog Converter)를 나타낸다.
이와 같은 구성요소로 이루어진 프로젝터의 화소보정장치에 따르면, 어드레스/제어신호 생성부(4)에서는 동기분리부(2)로부터 분리된 비월주사방식의 영상신호의 수평/수직동기신호와 컬러 서브캐리어주파수신호에 따라 어드레스와 제어신호를 생성하여 보정데이터저장부(6)에 출력하게 되고, 보정데이터저장부(6)는 상기 어드레스에 따라 비월주사방식으로 저장된 화상보정데이터를 비월주사방식에 대응하여 순차적으로 독취하여 출력하게 되는 한편, 데이터격납부(8)에서는 상기 어드레스와 제어신호를 공급받아서 상기 보정데이터저장부(6)로부터 출력되는 화상보정데이터를 일시 격납한 다음에 화소보정부(12)에 로딩출력시키게 된다.
그에 따라, 상기 화소보정부(12)에서는 ADC(10)로부터 디지털변환된 비월주사방식의 영상신호를 상기 데이터격납부(8)로부터 로딩출력되는 화상보정데이터와 화소당으로 정합시켜서 가감방식으로 화소보정함에 의해 보정된 영상데이터를 출력하게 되고, DAC(14)를 통해 아날로그변환된 영상보정신호는 화상구동신호로서 AMA장치에 공급되어 각각의 화소에 대응하는 AMA소자의 광로조절동작을 통해서 투사형 화상광으로서 스크린상에 투사될 수 있게 된다.
하지만, 이러한 프로젝터의 화소보정장치에 있어서는 데이터저장부에 저장된 화상보정데이터가 비월주사방식의 영상신호에 대한 화소보정에 적합하도록 비월주사방식으로 저장되어 있기 때문에, PC(Personal Computer)와 같은 영상재생장치로부터 발생되는 순차주사방식의 영상신호에 대한 화소보정에는 적합하지 않다는 불리함이 있고, 그 화상보정데이터의 로딩출력을 위한 어드레스의 발생에 대해서도 비월주사빙식에 적합하도록 되어 있기 때문에 비월주사방식과 순차주사방식에 관계없이 정상적으로 화소보정시키기 위한 안정된 로딩출력이 어려운 실정이다.
본 발명은 상기한 사정을 감안하여 이루어진 것으로, AMA부재를 채용한 프로젝터에서 그 AMA부재의 AMA소자에 대한 화소보정을 위한 화상보정데이터가 비월주사방식과 순차주사방식의 영상신호에 관계없이 정상적으로 로딩출력가능하도록 순차주사방식으로 저장되도록 하는 프로젝터의 화상보정데이터 저장방법을 제공하는데 목적이 있다.
본 발명의 다른 목적은 순차주사방식으로 저장된 화상보정데이터에 대해 비월주사방식과 순차주사방식의 영상신호에 관계없이 안정되게 로딩출력될 수 있도록 하는 어드레스를 생성하기 위한 프로젝터의 화상보정데이터 어드레스생성제어장치를 제공하는데 있다.
상기한 목적을 달성하기 위해 본 발명에 따른 프로젝터의 화상보정데이터 저장방법에 의하면, 소정치수의 화면에 대한 화상구동소자의 제조상 오차를 보정한 화상보정데이터가 저장되는 보정데이터저장부를 갖춘 프로젝터의 화소보정장치에 있어서, 상기 보정데이터저장부에서 상기 화면의 컬럼영역에 대한 별도의 컬럼어드레스데이터(Column Address Data)를 순차적으로 할당하여 저장하고, 상기 화면의 라인영역에 대한 별도의 라인어드레스데이터(Line Address Data)를 순차적으로 할당하여 저장하고, 그 순차적으로 할당되어 저장된 라인어드레스데이터와 칼럼어드레스데이터의 조합에 의해 지정된 화소에 따른 화상구동소자에 대응하는 화상보정데이터가 상기 라인어드레스데이터와 칼럼어드레스데이터에 대응하여 순차적으로 저장되도록 한 프로젝터의 화상보정데이터 저장방법을 제공한다.
또한, 상기한 다른 목적을 달성하기 위해 본 발명에 따른 프로젝터의 화상보정데이터 어드레스생성제어장치에 의하면, 동기분리부로부터 분리된 소정의 영상신호로부터의 수평/수직동기신호와 컬러 서브캐리어주파수신호를 기초로 화상보정데이터의 로딩출력을 제어하는 제어신호를 생성하는 제어신호생성수단과, 상기 동기분리된 수평/수직동기신호와, 필드판별신호, 수직주사신호 및, 비월주사/순차주사 판별신호를 인가받아 비월주사방식과 순차주사방식에 관계없이 화상보정데이터를 비월주사방식 또는 순차주사방식의 영상신호에 정합적으로 로딩출력하기 위한 라인어드레스신호를 생성하는 라인어드레스생성수단, 상기 동기분리된 수평동기신호와, 수평/수직주사신호 및, 클럭신호를 인가받아 비월주사방식과 순차주사방식에 관계없이 화상보정데이터를 비월주사방식 또는 순차주사방식의 영상신호에 정합적으로 로딩출력하기 위한 컬럼어드레스신호를 생성하는 컬럼어드레스생성수단, 상기 제어신호생성수단으로부터의 제어신호와 상기 라인어드레스생성수단으로부터의 라인어드레스신호 및 상기 칼럼어드레스생성수단으로부터의 칼럼어드레스신호를 인가받고서 라인어드레스신호와 칼럼어드레스신호에 대응하여 미리 저장된 화상보정데이터를 비월주사방식 또는 순차주사방식에 따라 순차적으로 출력하는 보정데이터저장수단, 상기 제어신호생성수단으로부터의 제어신호와 상기 라인/컬럼어드레스생성수단으로부터의 라인/컬럼어드레스신호를 인가받고서 상기 보정데이터저장수단으로부터 출력된 화상보정데이터를 일시 격납하는 데이터격납수단 및, 상기 데이터격납수단으로부터의 화상보정데이터를 소정의 영상신호와 화소당으로 정합하여 화소보정하는 화소보정수단을 구비하여 구성된 프로젝터의 화상보정데이터 어드레스생성제어장치를 제공한다.
상기한 바와 같이 구성된 본 발명에 따르면, AMA부재를 채용한 프로젝터에서 그 AMA부재를 구성하는 다수의 AMA소자에 대한 제조상의 오차 보정을 위한 화상보정데이터가 소정치수의 화면에 대해 순차적으로 저장된 라인어드레스데이터와 칼럼어드레스데이터의 조합에 대응하도록 순차적으로 저장될 수 있도록 하고, 그 순차적으로 저장된 화상보정데이터에 대한 로딩출력을 위한 어드레스신호가 라인어드레스신호와 칼럼어드레스신호로 각각 별도로 생성되어 출력될 수 있도록 하여 비월주사방식 또는 순차주사방식의 영상신호에 관계없이 정확하고 안정된 화소정합을 위한 화상보정데이터의 로딩출력이 가능하도록 한다.
도 1은 종래의 일반적인 프로젝터의 화소보정장치를 나타낸 블럭구성도,
도 2는 일반적인 프로젝터의 투사형 화상에 따라 640 × 480치수의 화면이 구현된 일예를 나타낸 도면,
도 3은 도 1에 도시된 보정데이터저장부에 어드레스데이터와 화상보정데이터가 저장된 일예를 나타낸 개략도면,
도 4는 본 발명의 바람직한 실시예에 따른 프로젝터의 화상보정데이터 어드레스생성제어장치를 나타낸 블럭구성도,
도 5는 본 발명의 바람직한 실시예에 따라 화상보정데이터의 저장마진(Margin)을 고려하여 640 × 480치수의 화면을 16:9(1024 × 512)치수의 화면으로 횡장시킨 일예를 나타낸 도면,
도 6은 본 발명의 바람직한 실시예에 따른 프로젝터의 화상보정데이터 저장방법이 도 4에 도시된 보정데이터저장부에 적용된 상태를 나타낸 도면,
도 7은 도 4에 도시된 라인어드레스생성부의 상세한 회로구성을 나타낸 도면,
도 8a는 본 발명의 바람직한 실시예에 따라 도 6에 도시된 바와 같이 저장된 화상보정데이터를 비월주사방식으로 로딩출력하기 위한 라인어드레스의 생성동작을 설명하기 위한 타이밍차트,
도 8b는 본 발명의 바람직한 실시예에 따라 도 6에 도시된 바와 같이 저장된 화상보정데이터를 순차주사방식으로 로딩출력하기 위한 라인어드레스의 생성동작을 설명하는 타이밍차트,
도 9는 도 4에 도시된 컬럼어드레스생성부의 상세한 회로구성을 나타낸 도면,
도 10은 본 발명의 바람직한 실시예에 따라 도 6에 도시된 바와 같이 저장된 화상보정데이터를 로딩출력하기 위한 컬러어드레스의 생성동작을 설명하는 타이밍차트이다.
* 도면의 주요부분에 대한 부호의 설명
20:동기분리부, 22:제어신호생성부,
24:라인어드레스생성부, 26:컬럼어드레스생성부,
28:보정데이터저장부, 30:데이터격납부,
32:ADC, 34:화소보정부,
36:DAC, 40,52,54:앤드게이트,
42:J/K플립플롭, 44,46:멀티플렉서,
48,56:카운터.
이하, 상기한 바와 같이 구성된 본 발명에 대해 첨부도면을 참조하여 상세히설명한다.
즉, 도 4는 본 발명의 바람직한 실시예에 따른 프로젝터의 화상보정데이터 어드레스생성제어장치를 나타낸 블럭구성도로서, 본 발명의 장치에서 참조부호 20은 소정의 비월주사방식 또는 순차주사방식의 영상신호에 포함된 수평/수직동기신호(HSYNC/VSYNC)와 컬러 서브캐리어주파수신호를 분리하는 동기분리부를 나타낸다.
또한, 참조부호 22는 상기 동기분리부(20)로부터의 수평/수직동기신호(HSYNC/VSYNC)와 컬러 서브캐리어주파수신호에 의거하여 화상보정데이터의 로딩출력상태를 제어하는 제어신호(즉, 기록제어신호와 독취제어신호)를 생성하는 제어신호생성부를 나타낸다.
또, 참조부호 24는 상기 동기분리부(20)로부터의 소정의 영상신호로부터 분리한 수평/수직동기신호(HSYNC/VSYNC)와, 그 영상신호에 대한 기수/우수필드 또는 단일필드를 판별하는 필드판별신호(F-ID), 상기 영상신호의 수직주사영역(즉, 수직유효영상영역)에 따른 수직주사신호(VDSP) 및, 상기 영상신호의 비월주사방식 또는 순차주사방식 여부를 판별한 비월주사/순차주사 판별신호(INT/NINT)를 인가받고서 후술하는 보정데이터저장부(28)에 순차적으로 저장된 화상보정데이터를 비월주사방식 또는 순차주사방식의 영상신호에 정합적으로 로딩출력시키기 위한 9비트의 라인어드레스신호를 생성하는 라인어드레스생성부를 나타낸다.
여기서, 상기 라인어드레스생성부(24)는 도 7에 도시된 바와 같이 상기 수직주사신호(VDSP)와 수평동기신호(HSYNC)를 인가받아 논리곱처리하는 앤드게이트(40)와, 그 J/K단자를 통해 전원(B+)을 공급받고서 상기 앤드게이트(40)의 논리곱처리 결과에 따른 출력신호를 클럭단자(CLK)를 통해 인가받고서 펄스신호를 발생하는 J/K플립플롭(42), 그 제 1입력단자(A)를 통해 상기 앤드게이트(40)로부터의 출력신호를 인가받고 그 제 2입력단자(B)를 통해 상기 J/K플립플롭(42)으로부터의 펄스신호를 인가받고서 상기 비월주사/순차주사 판별신호(INT/NINT)를 그 셀렉트단자(SEL)에 인가받아 그 비월주사/순차주사 판별신호(INT/NINT) 신호치(즉, 상기 영상신호의 비월주사방식 또는 순차주사방식 여부)에 의해 선택적으로 그 제 1입력단자(A) 또는 제 2입력단자(B)로 스위칭되는 제 1멀티플렉서(44), 그 제 1입력단자(A)를 통해 상기 필드판별신호(F-ID)를 인가받고 그 제 2입력단자(B)를 통해 상기 J/K플립플롭(42)으로부터의 펄스신호를 인가받고서 상기 비월주사/순차주사 판별신호(INT/NINT)를 그 셀렉트단자(SEL)에 인가받아 그 비월주사/순차주사 판별신호(INT/NINT)의 신호치에 의해 선택적으로 제 1입력단자(A) 또는 제 2입력단자(B)로 스위칭되어 라인어드레스신호중 1비트를 갖는 최후 비트(LSB)를 출력하는 제 2멀티플렉서(46), 상기 제 1멀티플렉서(44)로부터의 출력신호를 그 클럭단자(CLK)에 인가받아 예컨대 640 × 480치수의 화면을 가정하는 경우에 0 ∼ 239라인을 카운팅하여 상기 제 1멀티플렉서(46)로부터 발생되는 최후 비트를 제외한 최선비트(MSB)로부터 8비트를 갖는 라인어드레스신호를 발생함과 더불어, 각 영상필드마다 인가되는 클리어신호를 그 클리어단자(CLR)에 인가받아 카운팅동작이 클리어되는 카운터(48) 및, 상기 필드판별신호(F-ID)와 수직동기신호(VSYNC)를 인가받아 논리합처리하고서 상기 카운터(48)에 클리어신호를 발생하는 오아게이트(50)를 포함하여 구성된다.
단, 상기 라인어드레스생성부(24)에 인가되는 비월주사/순차주사 판별신호(INT/NINT)는 상기 화소보정의 대상으로 되는 영상신호가 비월주사방식인 경우에 0값을 갖는 로우레벨의 펄스신호가 발생되고, 순차주사방식인 경우에는 1값을 갖는 하이레벨의 펄스신호가 발생되도록 하는 한편, 상기 제 1 및 제 2멀티플렉서(44,46)는 비월주사/순차주사 판별신호(INT/NINT)가 0값을 갖는 펄스신호인 경우에 그 제 1입력단자(A)측으로 스위칭되고, 1값을 갖는 펄스신호인 경우에는 그 제 2입력단자(B)측으로 스위칭된다.
그리고, 참조부호 26은 상기 동기분리부(20)로부터의 수평동기신호(HSYNC)와, 수직/수평주사신호(VDSP/HDSP) 및, 상기 컬러 서브캐리어신호로부터 얻어진 클럭신호(CLK)를 인가받고서 후술하는 보정데이터저장부(28)에 순차적으로 저장된 화상보정데이터를 비월주사방식 또는 순차주사방식의 영상신호에 정합적으로 로딩출력시키기 위한 컬럼어드레스신호를 생성하는 칼럼어드레스생성부를 나타낸다.
여기서, 상기 칼럼어드레스생성부(26)는 도 9에 도시된 바와 같이 상기 수직주사신호(VDSP)와 수평주사신호(HDSP)를 각각 인가받아 논리곱처리하는 제 1앤드게이트(52)와, 상기 제 1앤드게이트(52)로부터의 논리곱처리 결과로 발생되는 출력신호와 상기 클럭신호(CLK)를 각각 인가받아 논리곱처리하는 제 2앤드게이트(54) 및, 상기 제 2앤드게이트(54)로부터의 출력신호를 그 클럭단자(CLK)에 인가받아 예컨대 640 × 480치수의 화면을 가정하는 경우에 0 ∼ 639칼럼을 카운팅하여 10비트를 갖는 칼럼어드레스신호를 발생함과 더불어, 수평동기신호(HSYNC)를 그 클러어단자(CLR)에 인가받아 그 수평동기신호(HSYNC)의 발생정지기간마다 카운팅동작이 클리어되는 카운터(56)를 포함하여 구성된다.
또한, 참조부호 28은 AMA장치를 구성하는 다수의 AMA소자의 제조상 오차를 보정하기 위한 화상보정데이터가 저장되고서, 상기 제어신호생성부(22)로부터의 제어신호와 상기 라인어드레스생성부(24)로부터의 라인어드레스신호 및 상기 칼럼어드레스생성부(26)로부터의 칼럼어드레스신호를 인가받아 상기 라인/칼럼어드레스신호에 대응하는 라인/칼럼어드레스데이터의 조합에 따른 화소의 화상보정데이터를 순차적으로 독취하여 출력하는 보정데이터저장부를 나타낸다.
여기서, 상기 보정데이터저장부(28)는 도 6에 도시된 바와 같이 예컨대 640 × 480치수와 같은 소정치수의 화면에 대해 라인영역당으로 지정되어 할당된 라인어드레스데이터가 순차적으로 저장된 라인어드레스저장영역과, 상기 소정치수의 화면에 대해 칼럼영역당으로 지정되어 할당된 칼럼어드레스데이터가 할당되어 순차적으로 저장된 칼럼어드레스저장영역을 갖추고 있는 바, 상기 라인어드레스저장영역에는 도 5에 도시된 640 × 480치수의 화면에 따른 L0 ∼ L479의 라인에 대해 0 ∼ 479의 라인어드레스데이터가 순차주사방식에 대응하여 순차적으로 저장됨과 더불어, 16:9의 와이드화면비로 640 ∼ 1023 × 480 ∼ 511의 치수로서 횡장된 라인영역의 추가적인 할당을 위해 각각의 라인어드레스데이터가 횡장된 라인영역에 대응하여 추가적으로 할당되어 저장되고, 상기 칼럼어드레스저장영역에는 도 5에 도시된 640 × 480치수의 화면에 따른 C0 ∼ C639의 칼럼에 대해 0 ∼ 639의 칼럼어드레스데이터가 순차주사방식에 대응하여 순차적으로 저장됨과 더불어, 16:9의 와이드화면비로 640 ∼ 1023 × 480 ∼ 511의 치수로서 횡장된 칼럼영역의 추가적인 할당을 위해 각각의 칼럼어드레스데이터가 횡장된 칼럼영역에 대응하여 추가적으로 할당되어 저장된다.
이 때, 상기 라인어드레스저장영역의 라인어드레스데이터는 9비트로 이루어지고, 칼럼어드레스저장영역의 칼럼어드레스데이터는 10비트로 이루어진다.
또한, 상기 보정데이터저장부(28)는 도 6에 도시된 바와 같이 상기 라인어드레스저장영역과 칼럼어드레스저장영역에 각각 순차적으로 저장된 라인어드레스데이터와 칼럼어드레스데이터의 조합에 의해 지정된 화면의 각 화소에 대응하는 화상보정데이터가 그 라인어드레스데이터와 칼럼어드레스데이터에 대응하여 순차적으로 저장된 보정데이터저장영역으로 구성되는 바, 상기 보정데이터저장영역은 상기 16:9화면비로 횡장되는 상태를 고려하여 추가적으로 할당된 라인어드레스데이터와 칼럼어드레스데이터에 대응하여 횡장된 640 ∼ 1023 × 480 ∼ 511의 화면치수를 구성하는 화소의 화상보정데이터가 추가적으로 저장가능하도록 저장영역을 할당하게 된다.
또, 참조부호 30은 상기 제어신호생성부(22)로부터의 제어신호와 상기 라인어드레스생성부(24)로부터의 라인어드레스신호 및 상기 칼럼어드레스생성부(26)로부터의 칼럼어드레스신호를 인가받고서 상기 보정데이터저장부(28)로부터 출력되는 화상보정데이터를 일시적으로 격납하는 예컨대 SRAM과 같은 휘발성 메모리로 이루어진 데이터격납부를 나타낸다.
그리고, 참조부호 32는 상기 비월주사방식 또는 순차주사방식의 영상신호를 샘플링하여 디지털변환하는 ADC를 나타내고, 34는 상기 디지털변환된 영상데이터를 상기 데이터격납부(30)로부터 로딩출력되는 화상보정데이터와 화소당으로 정합하여 가감처리함에 의해 화소보정을 행하는 화소보정부를 나타내며, 36은 상기 화소보정된 영상보정데이터를 아날로그변환하여 AMA장치(도시되지 않음)측으로 화상구동신호로서 출력하는 DAC를 나타낸다.
이어, 상기한 바와 같이 이루어진 본 발명의 동작에 대해 첨부도면을 참조하여 상세히 설명한다.
먼저, 동기분리부(20)가 소정의 화소보정대상의 영상신호로부터 수평/수직동기신호(HSYNC/VSYNC)와 컬러 서브캐리어주파수신호를 분리하게 되면, 제어신호생성부(22)에서는 상기 분리된 수평/수직동기신호(HSYNC/VSYNC)와 컬러 서브캐리어주파수신호에 의거하여 보정데이터저장부(28)의 화상보정데이터 독취출력과 상기 데이터격납부(30)의 화상보정데이터 격납처리가 가능하도록 제어하는 제어신호를 생성하게 된다.
이 때, 상기 영상신호가 비월주사방식의 영상신호에 해당되는 경우에, 라인어드레스생성부(24)의 앤드게이트(40)는 수직주사신호(VDSP)와 수평동기신호(HSYNC)를 인가받아 논리곱처리한 결과로, 도 8a에 도시된 바와 같이 그 수직주사기간내에 포함되는 수평동기신호(HSYNC)에 대응하는 펄스를 갖는 출력신호를 발생하게 되고, J/K플립플롭(42)에서는 그 J/K단자를 통해 전원(B+)을 공급받은 상태에서 상기 앤드게이트(40)로부터의 출력신호를 그 클럭단자(CLK)에 인가받아 펄스신호를 발생하게 된다.
한편, 제 1멀티플렉서(44)에서는 그 제 1입력단자(A)를 통해 상기 앤드게이트(40)로부터의 출력신호를 인가받고 그 제 2입력단자(B)를 통해 상기 J/K플립플롭(42)으로부터의 펄스신호를 인가받은 상태에서 상기 영상신호에 대한 비월주사상태의 판별에 따른 0값을 갖는 로우레벨의 비월주사 판별신호(INT)를 인가받게 되면서 그 제 1입력단자(A)를 스위칭선택하게 되고, 카운터(48)에서는 상기 제 1컬티플렉서(44)를 통한 상기 앤드게이트(40)로부터의 출력신호를 예컨대 0 ∼ 239라인으로 카운팅하여 그에 카운팅 결과에 따른 8비트의 라인어드레스신호를 발생하게 된다.
이와 더불어, 제 2멀티플렉서(46)에서는 그 제 1입력단자(A)를 통해 기수필드의 판별기간에 로우레벨을 유지하고 우수필드의 판별기간에 하이레벨로 유지하는 필드판별신호(F-ID)(도 8a 참조)를 인가받고 그 제 2입력단자(B)를 통해 상기 J/K플립플롭(42)으로부터의 펄스신호를 인가받은 상태에서 상기 로우베벨의 비월주사 판별신호(INT)를 인가받아 그 제 1입력단자(A)를 스위칭선택하게 되면서, 상기 필드판별신호(F-ID)의 레벨반전상태에 대응하여 기수/우수라인마다 0값과 1값이 반복적으로 반전되는 라인어드레스신호중에서 최후비트(LSB)를 갖는 1비트를 출력하게 되는 한편, 최후비트+1(LSB+1)이 될 때 수평동기신호(HSYNC)의 1펄스주기마다 그 하이펄스기간이 반전되어 발생된다(도 8a 참조).
이 때, 오아게이트(50)에서는 상기 필드판별신호(F-ID)와 수직동기신호(VSYNC)를 인가받아 논리합처리한 결과로, 각각의 프레임주기마다 클리어신호를 상기 카운터(48)의 클리어단자(CLR)에 인가함으로써, 그 카운팅동작을 반복적으로 클리어시키게 된다(도 8a 참조).
그 다음에, 칼럼어드레스생성부(26)에서는 제 1앤드게이트(52)가 수직주사신호(VDSP)와 수평주사신호(HDSP)를 인가받아 논리곱처리한 결과로 수직주사기간에 수평주사되는 기간의 신호에 대응하는 출력신호를 발생하게 되고(도 10 참조), 제 2앤드게이트(54)에서는 상기 제 1앤드게이트(52)로부터의 출력신호와 클럭신호(CLK)를 인가받아 논리곱처리한 결과로, 도 10에 도시된 바와 같이 상기 수직주사기간에 포함되는 수평주사기간의 신호에 대한 하이펄스기간에 클럭신호가 포함되는 출력신호를 발생하게 된다.
그에 따라, 카운터(56)에서는 그 클럭단자(CLK)를 통해 상기 제 2앤드게이트(54)로부터의 출력신호를 인가받아 예컨대 0 ∼ 639칼럼으로 카운팅함에 의해, 각각의 칼럼에 대한 10비트의 칼럼어드레스신호를 출력하게 되고, 수평동기신호(HSYNC)의 소거기간마다 그 클리어단자(CLR)를 통해 그 수평동기신호(HSYNC)에 의한 클리어신호를 인가받아 카운팅동작이 클리어된다.
따라서, 보정데이터저장부(28)에서는 상기 제어신호생성부(22)로부터의 제어신호와 상기 라인어드레스생성부(24)로부터의 9비트의 라인어드레스신호 및 상기 칼럼어드레스생성부(26)로부터의 칼럼어드레스신호를 각각 인가받고서 그 라인어드레스신호와 칼럼어드레스신호의 조합에 의해 지정된 각각의 화상보정데이터가 비월주사방식에 대응하여 독취되어 출력되고, 데이터격납부(30)에서는 상기 순차적으로 출력되는 화상보정데이터를 일시 격납하여 출력하게 되는 한편, 화소보정부(34)에서는 상기 데이터격납부(30)를 통한 화상보정데이터를 ADC(32)를 통해 디지털변환된 비월주사발식의 영상데이터와 화소당으로 정합하여 가감처리함에 의해 화소보정하여 출력하게 되고, DAC(36)를 통해 아날로그변환된 영상보정신호는 화상구동신호로서 AMA장치에 인가된다.
반면에, 상기 화상보정대상의 영상신호가 순차주사방식의 영상신호에 해당되는 경우에, 상기 라인어드레스생성부(24)의 제 1멀티플렉서(44)에서는 순차주사방식의 판별에 따라 1값을 갖는 순차주사 판별신호(NINT)를 인가받아 그 제 2입력단자(B)를 스위칭선택함에 의해 상기 J/K플립플롭(42)으로부터의 펄스신호가 출력되도록 하고, 상기 카운터(48)에서는 상기 제 1멀티플렉서(44)를 통한 상기 J/K플립플롭(42)으로부터의 펄스신호를 그 클럭단자(CLK)에 인가받아 예컨대 0 ∼ 239라인으로 카운팅하여 8비트의 라인어드레스신호로서 출력하게 된다.
한편, 상기 제 2멀티플렉서(46)에서는 상기 순차주사 판별신호(NINT)를 인가받아 그 제 2입력단자(B)측으로 스위칭선택됨에 따라, 도 8b에 도시된 바와 같이 상기 J/K플립플롭(42)으로부터의 수평동기신호(HSYNC)의 펄스기간에 대응하는 최후비트(LSB)의 1비트를 갖는 라인어드레스신호를 출력하게 되는 한편, 최후비트+1(LSB+1)이면 상기 최후비트(LSB)의 1펄스주기마다 하이펄스가 발생되도록 된다.
또한, 상기 칼럼어드레스생성부(26)에서는 상기 제 1앤드게이트(52)와 제 2앤드게이트(54)로부터의 출력신호에 대해 카운팅하는 카운터(56)로부터의 칼럼어드레스신호가 상기 비월주사방식에서의 칼럼어드레스신호와 동일한 카운팅을 거쳐서 10비트의 칼럼어드레스신호로서 출력된다.
따라서, 상기 보정데이터저장부(28)는 상기 제어신호생성부(22)로부터의 제어신호와 상기 라인어드레스생성부(24)로부터의 라인어드레스신호 및 칼럼어드레스생성부(26)로부터의 칼럼어드레스신호를 인가받아서 그 라인어드레스데이터와 칼럼어드레스데이터의 조합에 의해 지정되는 화상보정데이터가 순차주사방식에 따라 순차적으로 독취되어 출력되고, 상기 데이터격납부(30)를 거친 화상보정데이터는 상기 화소보정부(34)에 의해 순차주사방식의 영상데이터와 화소당으로 정합되어 가감처리됨에 의해 그 영상데이터에 대해 화소보정처리되도록 하여 DAC(36)를 통해 아날로그변환되어 화상구동신호로서 출력되도록 한다.
상기한 바와 같이 이루어진 본 발명에 따르면, AMA부재를 채용한 프로젝터의 화소보정장치에서 AMA소자의 오차 보정을 위한 화상보정데이터가 라인/칼럼어드레스에 대응하여 순차적으로 저장되도록 하고, 그 순차적으로 저장된 화상보정데이터가 비월주사방식 또는 순차주사방식의 영상신호에 관계없이 정상적으로 로딩출력되도록 하는 라인/칼럼어드레스신호가 생성되도록 함에 따라, 비월주사방식과 순차주사방식의 영상신호에 대해 정합적인 화상보정데이터의 로딩출력이 안정되게 이루어질 수 있다는 이점을 갖게 된다.

Claims (10)

  1. 소정치수의 화면(C0 ∼ C639 × L0 ∼ L479)에 대한 화상구동소자의 제조상 오차를 보정한 화상보정데이터가 저장되는 보정데이터저장부(28)를 갖춘 프로젝터의 화소보정장치에 있어서,
    상기 보정데이터저장부(28)에서 상기 화면의 컬럼영역(C0 ∼ C639)에 대한 별도의 컬럼어드레스데이터(Column Address Data)를 순차적으로 할당하여 저장하고, 상기 화면의 라인영역(L0 ∼ L479)에 대한 별도의 라인어드레스데이터(Line Address Data)를 순차적으로 할당하여 저장하고, 그 순차적으로 할당되어 저장된 라인어드레스데이터와 칼럼어드레스데이터의 조합에 의해 지정된 화소에 따른 화상구동소자에 대응하는 화상보정데이터가 상기 라인어드레스데이터와 칼럼어드레스데이터에 대응하여 순차적으로 저장되도록 한 것을 특징으로 하는 프로젝터의 화상보정데이터 저장방법.
  2. 제 1항에 있어서, 상기 보정데이터저장부(28)가 화면의 횡장치수를 고려하여 횡장된 화면에 대응하는 화상보정데이터에 대한 라인어드레스데이터와 칼럼어드레스데이터가 각각 별도로 할당되어 순차적으로 저장되고, 상기 순차적으로 저장된 라인어드레스데이터와 컬럼어드레스데이터에 의해 조합된 화소의 보정을 위한 화상보정데이터에 대한 순차적인 저장영역이 확보되도록 한 것을 특징으로 하는 프로젝터의 화상보정데이터 저장방법.
  3. 제 1항에 있어서, 상기 칼럼어드레스데이터는 10비트(bit)로 이루어지고, 상기 라인어드레스데이터는 9비트로 이루어진 것을 특징으로 하는 프로젝터의 화상보정데이터 저장방법.
  4. 동기분리부(20)로부터 분리된 소정의 영상신호로부터의 수평/수직동기신호와 컬러 서브캐리어주파수신호를 기초로 화상보정데이터의 로딩출력을 제어하는 제어신호를 생성하는 제어신호생성수단(22)과,
    상기 동기분리된 수평/수직동기신호(HSYNC/VSYNC)와, 필드판별신호(F-ID), 수직주사신호(VDSP) 및, 비월주사/순차주사 판별신호(INT/NINT)를 인가받아 비월주사방식과 순차주사방식에 관계없이 화상보정데이터를 비월주사방식 또는 순차주사방식의 영상신호에 정합적으로 로딩출력하기 위한 라인어드레스신호를 생성하는 라인어드레스생성수단(24),
    상기 동기분리된 수평동기신호(HSYNC)와, 수평/수직주사신호(HDSP/VDSP) 및, 클럭신호(CLK)를 인가받아 비월주사방식과 순차주사방식에 관계없이 화상보정데이터를 비월주사방식 또는 순차주사방식의 영상신호에 정합적으로 로딩출력하기 위한 컬럼어드레스신호를 생성하는 컬럼어드레스생성수단(26),
    상기 제어신호생성수단(22)으로부터의 제어신호와 상기 라인어드레스생성수단(24)으로부터의 라인어드레스신호 및 상기 칼럼어드레스생성수단(26)으로부터의 칼럼어드레스신호를 인가받고서 라인어드레스신호와 칼럼어드레스신호에 대응하여 미리 저장된 화상보정데이터를 비월주사방식 또는 순차주사방식에 따라 순차적으로 출력하는 보정데이터저장수단(28),
    상기 제어신호생성수단(22)으로부터의 제어신호와 상기 라인/컬럼어드레스생성수단(24,26)으로부터의 라인/컬럼어드레스신호를 인가받고서 상기 보정데이터저장수단(28)으로부터 출력된 화상보정데이터를 일시 격납하는 데이터격납수단(30) 및,
    상기 데이터격납수단(30)으로부터의 화상보정데이터를 소정의 영상신호와 화소당으로 정합하여 화소보정하는 화소보정수단(32,34,36)을 구비하여 구성된 것을 특징으로 하는 프로젝터의 화상보정데이터 어드레스생성제어장치.
  5. 제 4항에 있어서, 상기 보정데이터저장수단(28)은 소정치수의 화면에 대해 라인영역당으로 지정된 라인어드레스데이터가 할당되어 순차적으로 저장된 라인어드레스저장영역과, 상기 소정치수의 화면에 대해 칼럼영역당으로 지정된 칼럼어드레스데이터가 할당되어 순차적으로 저장된 칼럼어드레스저장영역 및, 상기 순차적으로 저장된 라인어드레스데이터와 칼럼어드레스데이터의 조합에 의해 지정된 화면의 각 화소에 대응하는 화상보정데이터가 그 라인어드레스데이터와 칼럼어드레스데이터에 대응하여 순차적으로 저장된 보정데이터저장영역으로 구성된 것을 특징으로 하는 프로젝터의 화상보정데이터 어드레스생성제어장치.
  6. 제 5항에 있어서, 상기 보정데이터저장수단(28)은 화면의 횡장도를 고려하여 그 라인어드레스저장영역이 그 화면의 횡장라인에 대응하는 라인당의 라인어드레스데이터가 순차적으로 저장되도록 하고, 그 칼럼어드레스저장영역이 그 화면의 횡장컬럼에 대응하는 컬럼당의 컬럼어드레스데이터가 순차적으로 저장되도록 하며, 상기 횡장라인/컬럼에 대응하여 저장된 라인/컬럼어드레스데이터의 조합에 의해 지정되는 보정데이터저장영역이 횡장화면의 각 화소에 대한 화상보정데이터가 저장되도록 추가적으로 확보된 것을 특징으로 하는 프로젝터의 화상보정데이터 어드레스생성제어장치.
  7. 제 4항에 있어서, 상기 라인어드레스생성수단(24)은 수직주사신호(VDSP)와 수평동기신호(HSYNC)를 인가받아 논리곱처리하는 앤드게이트(40)와, 상기 앤드게이트(40)의 논리곱처리 결과에 따른 출력신호를 클럭신호로서 인가받아 펄스신호를 발생하는 J/K플립플롭(42), 그 제 1입력단자(A)를 통해 상기 앤드게이트(40)로부터의 출력신호를 인가받고 그 제 2입력단자(B)를 통해 상기 J/K플립플롭(42)으로부터의 펄스신호를 인가받고서 상기 비월주사/순차주사 판별신호(INT/NINT)에 의해 선택적으로 스위칭되는 제 1멀티플렉서(44), 그 제 1입력단자(A)를 통해 필드판별신호(F-ID)를 인가받고 그 제 2입력단자(B)를 통해 상기 J/K플립플롭(42)으로부터의 펄스신호를 인가받고서 상기 비월주사/순차주사 판별신호(INT/NINT)에 의해 선택적으로 스위칭되어 최후 비트(LSB)의 라인어드레스신호를 출력하는 제 2멀티플렉서(46), 상기 제 1멀티플렉서(44)로부터의 출력신호를 라인당으로 카운팅하여 최후 비트의 라인어드레스신호를 제외한 소정비트수의 라인어드레스신호를 발생하는 카운터(48) 및, 상기 필드판별신호(F-ID)와 수직동기신호(VSYNC)를 인가받아 논리합처리하고서 상기 카운터(48)의 카운팅동작을 클리어시키기 위한 클리어신호를 발생하는 오아게이트(50)를 포함하여 구성된 것을 특징으로 하는 프로젝터의 화상보정데이터 어드레스생성제어장치.
  8. 제 4항 또는 제 7항에 있어서, 상기 라인어드레스생성수단(24)은 그 카운터(48)를 통해 최선비트(MSB)로부터의 8비트의 라인어드레스신호와, 그 제 1멀티플렉서(46)를 통해 1비트의 최후비트에 따른 라인어드레스신호에 따라 총 9비트의 라인어드레스신호를 출력하는 것을 특징으로 하는 프로젝터의 화상보정데이터 어드레스생성제어장치.
  9. 제 4항에 있어서, 상기 칼럼어드레스생성수단(26)은 수직주사신호(VDSP)와 수평주사신호(HDSP)를 인가받아 논리곱처리하는 앤드게이트(52)와, 상기 앤드게이트(52)로부터의 출력신호와 클럭신호(CLK)를 인가받아 논리곱처리하는 앤드게이트(54) 및, 상기 앤드게이트(54)로부터의 출력신호를 인가받아 칼럼당으로 카운팅하여 소정비트수의 칼럼어드레스신호를 발생함과 더불어, 수평동기신호(HSYNC)의 소거기간마다 카운팅동작이 클리어되는 카운터(56)를 포함하여 구성된 것을 특징으로 하는 프로젝터의 화상보정데이터 어드레스생성제어장치.
  10. 제 4항 또는 제 9항에 있어서, 상기 칼럼어드레스생성수단(26)은 10비트의 칼럼어드레스신호를 출력하는 것을 특징으로 하는 프로젝터의 화상보정데이터 어드레스생성제어장치.
KR1019960080842A 1996-12-31 1996-12-31 프로젝터의 화상보정데이터 저장방법과 어드레스생성제어장치 KR100203589B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960080842A KR100203589B1 (ko) 1996-12-31 1996-12-31 프로젝터의 화상보정데이터 저장방법과 어드레스생성제어장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960080842A KR100203589B1 (ko) 1996-12-31 1996-12-31 프로젝터의 화상보정데이터 저장방법과 어드레스생성제어장치

Publications (2)

Publication Number Publication Date
KR19980061472A KR19980061472A (ko) 1998-10-07
KR100203589B1 true KR100203589B1 (ko) 1999-06-15

Family

ID=19493729

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960080842A KR100203589B1 (ko) 1996-12-31 1996-12-31 프로젝터의 화상보정데이터 저장방법과 어드레스생성제어장치

Country Status (1)

Country Link
KR (1) KR100203589B1 (ko)

Also Published As

Publication number Publication date
KR19980061472A (ko) 1998-10-07

Similar Documents

Publication Publication Date Title
US5726718A (en) Error diffusion filter for DMD display
US20120092538A1 (en) Solid-state imaging device, driving control method, and imaging apparatus
EP0712244A2 (en) Pixel data correction apparatus for use with an actuated mirror array
MXPA97003405A (en) Pixel data correction device for use with a mirror provision action
KR100203589B1 (ko) 프로젝터의 화상보정데이터 저장방법과 어드레스생성제어장치
KR100239071B1 (ko) 와이드화면 프로젝터의 4:3모드시 화상보정데이터처리장치
KR100210775B1 (ko) 프로젝터의 16:9모드시 화상보정데이터처리장치
KR100227105B1 (ko) 프로젝터의 화상보정데이터 로딩장치
KR0145914B1 (ko) 화상표시장치의 의사동기신호 생성회로
US8442332B2 (en) Bit plane encoding/decoding system and method for reducing spatial light modulator image memory size
KR0150535B1 (ko) 화상표시 장치의 의사동기신호 생성회로
KR100188206B1 (ko) 투사형 화상표시장치용 화상보정데이터 생성제어장치
KR0174918B1 (ko) 투사형 화상 표시 장치에 사용되는 픽셀 보정 데이타 로딩 장치
KR100188209B1 (ko) 투사형 화상표시시스템의 프레임메모리를 이용한 화상보정데이터 로딩/출력방법
KR0145910B1 (ko) 투사형 화상표시장치의 화상보정데이터 로딩/출력 제어회로
KR100200134B1 (ko) 프로젝터의 아날로그방식에 의한 화소보정장치
KR100203582B1 (ko) 플라이백펄스 생성회로를 갖춘 프로젝터
KR100192946B1 (ko) 투사형 화상표시시스템의 파노라마(panorama)화면변환장치
JP2805354B2 (ja) 画素欠陥補償システム
KR100221478B1 (ko) 투사형 화상표시시스템의 배속변환장치
KR100203586B1 (ko) 프로젝터의 라인메모리를 이용한 화상보정데이터 로딩장치
JP2000039603A (ja) プラズマアドレス型液晶表示装置の駆動装置
KR100192949B1 (ko) 투사형 화상표시시스템의 순차주사변환장치
KR100188208B1 (ko) 투사형 화상표시시스템의 외부영상 재생처리장치
KR0132511B1 (ko) Focrt를 이용한 칼라비디오 프린터장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070305

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee