KR0138485B1 - 자기헤드 구동회로 및 이를 포함하는 자기 기록 / 재생 장치 - Google Patents
자기헤드 구동회로 및 이를 포함하는 자기 기록 / 재생 장치Info
- Publication number
- KR0138485B1 KR0138485B1 KR1019940026155A KR19940026155A KR0138485B1 KR 0138485 B1 KR0138485 B1 KR 0138485B1 KR 1019940026155 A KR1019940026155 A KR 1019940026155A KR 19940026155 A KR19940026155 A KR 19940026155A KR 0138485 B1 KR0138485 B1 KR 0138485B1
- Authority
- KR
- South Korea
- Prior art keywords
- switching means
- current
- coil
- recording
- reproducing
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B5/00—Recording by magnetisation or demagnetisation of a record carrier; Reproducing by magnetic means; Record carriers therefor
- G11B5/02—Recording, reproducing, or erasing methods; Read, write or erase circuits therefor
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B5/00—Recording by magnetisation or demagnetisation of a record carrier; Reproducing by magnetic means; Record carriers therefor
- G11B5/02—Recording, reproducing, or erasing methods; Read, write or erase circuits therefor
- G11B5/09—Digital recording
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B19/00—Driving, starting, stopping record carriers not specifically of filamentary or web form, or of supports therefor; Control thereof; Control of operating function ; Driving both disc and head
- G11B19/02—Control of operating function, e.g. switching from recording to reproducing
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B5/00—Recording by magnetisation or demagnetisation of a record carrier; Reproducing by magnetic means; Record carriers therefor
- G11B5/02—Recording, reproducing, or erasing methods; Read, write or erase circuits therefor
- G11B5/027—Analogue recording
- G11B5/035—Equalising
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/56—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
- H03K17/60—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being bipolar transistors
- H03K17/603—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being bipolar transistors with coupled emitters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/56—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
- H03K17/60—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being bipolar transistors
- H03K17/66—Switching arrangements for passing the current in either direction at will; Switching arrangements for reversing the current at will
- H03K17/661—Switching arrangements for passing the current in either direction at will; Switching arrangements for reversing the current at will connected to both load terminals
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/56—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
- H03K17/687—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
- H03K17/6871—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors the output circuit comprising more than one controlled field-effect transistor
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B15/00—Driving, starting or stopping record carriers of filamentary or web form; Driving both such record carriers and heads; Guiding such record carriers or containers therefor; Control thereof; Control of operating function
- G11B15/02—Control of operating function, e.g. switching from recording to reproducing
- G11B15/12—Masking of heads; circuits for Selecting or switching of heads between operative and inoperative functions or between different operative functions or for selection between operative heads; Masking of beams, e.g. of light beams
- G11B15/125—Masking of heads; circuits for Selecting or switching of heads between operative and inoperative functions or between different operative functions or for selection between operative heads; Masking of beams, e.g. of light beams conditioned by the operating function of the apparatus
Abstract
불평형 라이트 회로는 개별적 외부 회로가 필요없이 자기 기록 / 재생 헤드에 연결되는 자기 헤드 구동회로에 제공되며, 이로써 플로피 디스크 드라이브와 같은 자기 기록 / 재생 장치의 조립 공정수 및 크기의 축소가 가능하게 된다.
더우기, 평형 라이트 전류의 공급을 허용함으로써 본 발명은 개별적인 외부 회로의 사용을 통해 불평형 라이트 전류를 공급하는 종래 기술의 자기 헤드 구동회로로 교체되어지는 것을 가능하게 한다. 제어신호 입력 단자 IN3 의 하이레벨 보다 낮은 값의 하이레벨은 제어 신호 입력 단자 IN1 과 IN2 중 일측에 공급되며 로우 레벨은 타측에 공급되고, NPN 바이폴라 트랜지스터 Q13, Q14와 저항 R11, R12, R13를 포함하여 구성되는 전류원으로 부터 기록 / 재생 코일 (12) 에 공급되는 라이트 전류의 방향을 결정하기 위해 NPN 바이폴라 트랜지스터 Q18을 전환 수단으로 하여 입력 단자 IN3 에 공급되는 전압 레벨을 절환하여 공급되는 기록 전류의 평형 / 불평형의 절환을 행한다.
본 발명의 특성과 장점이 상술한 설명에서 설명되었다 할지라도 설명만으로 한정되지 않으며 첨부된 청구범위내에서 부품의 배열과 모양, 크기가 변화될 수 있음을 이해할 수 있을 것이다.
Description
제 1 도는 본 발명의 실시예에 따른 자기헤드 구동회로도.
제 2 도는 본 발명의 다른 실시예에 따른 자기헤드 구동회로도.
제 3 도는 종래 기술에 따른 자기헤드 구동회로도.
제 4 도는 비트 비대칭 설명도.
제 5 도는 종래 기술의 자기헤드 구동회로를 이용한 경우의 불평형 기록 전류 공급방법을 나타낸 도면.
*도면의 주요부분에 대한 부호의 설명*
11, 21 : 자기 기록 / 재생 헤드12, 22 : 기록 / 재생 코일
IN1, IN2, IN3 : 제어신호입력단자
Q11-Q18, Q31-Q34 : NPN 바이폴라 트랜지스터R11-R13 : 저항
Vcc : 구동 전압원
본 발명은 플로피 디스크와 같은 자기 기록 / 재생 장치에 관한 것으로 특히 자기헤드 구동회로에 관한 것이다.
자기헤드 구동회로에 대한 종래 기술은 일본 특허 공개 제 44308 / 88 호에 개시된 자기헤드의 발명과 일본 특허 공개 제 263904 / 89 호에 개시된 자기헤드 장치가 있다.
이 공보에 개시된 구동회로는 상술한 회로의 종류에 대한 종래 기술의 전형적인 예로서 단일 전류원으로부터 기록 / 재생 코일의 분활된 각 코일에 공급되는 전류를 불평형시켜 소거헤드로부터 누설된 자속을 보상하도록 구성되어 있다. 제 3 도는 상기 공보에서 개시된 회로를 본 발명에 대응시켜 다시 그린 종래 기술의 예로서의 자기 구동회로의 회로도이다.
제 3 도는 자기 기록 / 재생 헤드 (31) 로 흐르는 전류의 방향을 결정하는 NPN바이폴라 트랜지스터 Q31, Q32 및 자기 기록 / 재생 코일 (32) 로 흐르는 전류를 공급하는 NPN 바이폴라 트랜지스터 Q33, Q34 와 저항 R31, R32 에 의해 전류 미러 (mirror) 로 구성된 전류원과 자기 기록 / 재생헤드를 포함하여 구성된다. 이 종래 기술의 예로서 자기헤드 구동회로에서는 기록 / 재생 코일 (32) 로 출력되는 전류는 Q34 의 콜렉터 전류에 의해 결정되므로 기록 / 재생 코일 (32) 로 흐르는 전류의 방향에 관계없이 동일한 크기의 전류가 기록 / 재생 코일 (32) 로 출력된다.
이와 같은 종래 기술의 자기헤드 구동회로를 자기헤드 구동회로에 연결시켜 기록 또는 재생할 경우 리드 (read) 에러의 하나의 원인으로서 피크시프트 (peak shift) 가 발생한다.
피크 시프트는 재생파형의 피크의 위치가 여러가지 원인에 의해 이동하는 현상이다. 피크 시프트의 하나의 원인은 소거 자계의 누설에 의해 유발되는 비트 비대칭이다. 이 비트 비대칭은 제 4 도에서 설명한다. 여기에서 A1 과 B1 은 기록된 자화 패턴이며 A2 와 B2 는 재생시 기록 / 재생 헤드에 나타나는 전압파형이고 A3 와 B3 는 각기 A2 와 B2 로 부터 얻어지는 리드 데이터 펄스이다. 제 4a 도는 일정 주파수에 기록된 이상적 자화 패턴과 그 재생파형을 보여준다. 그러나 소거자계의 누설이 있는 경우에는 재생파형의 피크 위치가 제 4b 도에 나타낸 바와 같이 이동한다.
여기에서 누설된 소거자계의 방향이 좌에서 우로 향하면 제 4b 도의 B1과 같이 자화의 방향이 소거 자계와 동시에 좌에서 우로 향하는 경우에 자화패턴이 길어지고 자화의 방향이 소거자계와 방대로 우에서 좌로 향하는 경우에는 자화패턴이 짧아진다.
이 피크 시프트의 허용량은 데이터 윈도우에 의해 결정되며 피크 시프트가 허용량보다 커질 때 리드 에러가 발생한다. 이 비대칭에 의한 피크 시프트의 대책으로서 자화된 방향에 대응시켜 공급하는 자계의 크기를 변화 시키는 것은 라이트 전류의 크기를 변화시키는 것으로도 가능하지만 종래 기술의 자기헤드 구동회로에서 기록 / 재생 코일측으로 공급되는 기록 전류의 크기는 동일하다.
이런 이유 때문에 제 5 도에 나타낸 방법에서 라이트 (write) 전류의 크기는 평형을 벗어나기 위해 변화되고 세트된다. 제 5 도는 종래의 기술에서 자기헤드 구동회를 이용하는 경우 불평형 라이트전류의 공급방법을 나타낸다. 자기 기록 / 재생 헤드 (51), 기록 / 재생 코일 (52) 및 자기헤드 구동회로 (53) 는 제 3 도에 나타낸 자기헤드 구동회로를 대응시킨 도면으로서 나타내어진다.
제 5 도에 보인 방법에서 비평형 특성을 자기 기록 / 재생 헤드 (51) 와 자기헤드 구동회로 (53) 에 별도의 외부회를 연결하여 라이트 전류를 공급한다. 제 5 도에서 등가전류 I는 자기헤드 구동회로 (53) 에서 기록 / 재생 코일 (52) 로 흐르는 전류방향에 관계없이 공급된다.
하지만 전류 △I 는 저항 R51 을 통해 흐르기 때문에 기록 / 재생 코일 (52) 의 좌측으로 흐르는 전류는 I 이며 기록 / 재생 코일 (52) 의 우측으로 흐르는 전류는 (I - △I) 이고 기록 / 재생 코일 (52) 로 흐르는 라이트 전류는 불평형이다. 불평형 라이트전류의 변화분 △I 는 기록 / 재생 코일 (52) 의 우측부 저항을 R5L 이라하고, R51, R5L 의 저항값을 각각 r51, r5L 이라하면
△I / I = r5L / ( r5l + r51 ) …………………………… (1)
로 나타낼 수 있다.
상술한 종래 기술의 자기헤드 구동회로는 현재에는 기록 / 재생용 신호처리 회로의 집적화가 진전되었기 때문에 하나의 리드 / 라이트 IC로 구성되고 있다. 그럼에도 불구하고 라이트 전류에 불 평형성을 제공하기 위해 별도의 외부회를 필요로 하여 부품의 수를 증가 시키게 되므로 장치의 크기 축소를 방해하고 조립공정수를 증가시키는 문제점이 있었다.
이러한 사실을 감안한 본 발명의 첫번째 목적은 별도의 외부회로를 연결하지 않고 고정도 (high degree of accuracy) 의 불평형 라이트 전류를 결정하고 공급할 수 있는 자기헤드 구동회로를 실현하고 플로피 디스크 드리이브와 같은 장치의 자기 기록 / 재생 장치의 크기와 조립공정수를 줄이는 것을 가능하도록 하는데 있다.
이 목적은 중심 탭에 의해 분할되는 기록 / 재생 코일을 구비하는 자기 기록 / 재생 헤드의 기록 / 재생 코일에 불 평형 라이트 전류와 전류 미러회로를 구비하는 전류원에 의해 이 라이트 전류를 공급함으로써 고정도의 라이트 전류의 불 평형성을 설정하는 것을 허용한다.
본 발명의 제 2 목적은 평형 라이트 전류가 설정되고 공급되는 회로를 실현하고 이 회로가 별도의 외부 회로의 접속을 통해 불 평형 라이트 전류를 공급하는 종래 기술의 자기헤드 구동회로를 교체할 수 있도록 가능하게 한다.
이 목적에 따르면 불평형 라이트 전류를 공급하는 전류원을 턴 오프할 수 있는 전환 수단을 제공함으로써 라이트 전류가 평형성을 이룰 수 있다.
상기 목적을 실현하기 위해 본 발명의 자기 구동회를 중심 탭에 의해 제 1 코일과 제 2 코일로 분할되는 기록 / 재생 코일을 구비하는 자기 기록 / 재생 헤드, 상기 기록 / 재생 코일에 라이트 전류를 공급하는 제 1 전류원, 상기 제 1 전류원의 전류 출력 단자와 제 1 코일 및 제 2 코일 사이에 각각 연결되어 라이트 전류의 방향을 전환하는 상기 제 1, 2 전환 수단, 상기 제 1 코일에 전류를 공급하는 제 2 전류원, 상기 제 1 코일과 상기 제 2 전류원의 전류 출력 단자 사이에 연결되는 제 3 전환 수단, 상기 중심 탭에 연결되는 구동전압원의 전극과 제 2 전류원의 전류 출력단자 사이에 연결되는 제 4 전환수단을 포함하며, 상기 제 3 , 4 전환수단은 각각 제 1, 2 전환 수단과 동시에 온, 오프되는 것을 특징으로 한다.
상술한 본 발명의 자기헤드 구동회로는 기록 / 재생 코일의 중심 탭에 연결되는 구동 전압원의 전극과 제 2 전류원의 전류출력 단자 사이에 연결되는 제 5 전환 수단이 제공될 수 있으며 제 5 전환 수단이 오프된 경우 제 2, 4 전환 수단은 제 1, 2 전환 수단과 함께 각기 동시에 온, 오프 되며 제 5 전환 수단이 온 되었을때 제 3, 4 전환 수단이 오프된다. 더우기 본 발명의 상술한 자기헤드 구동회로에서는 제 1 내지 제 5 전환 수단이 모두 반도체 전환 부품으로 제공되며 제 1, 2 전류원은 전류 입력회로를 공유하는 각각의 제 1 전류 미러회로와 제 2 전류미러회로로써 제공될 수 있다.
여기에서 제 1 내지 제 5 전환 수단은 NPN 바이폴라 트랜지스터 또는 N-채널 MOS 트랜지스터로 제공될 수 있다.
이 경우 제 1, 3 전환 수단은 제 1 제어신호에 의해 온, 오프 제어 되며 제 3, 4 전환 수단은 제 2 제어신호에 의해 온, 오프되고 제 5 전환 수단은 제 3 제어신호에 의해 온, 오프 제어되며 제 3 제어신호의 하이레벨은 제 1, 2 제어 신호의 하이레벨 보다 높은 값에서 세트된다.
본 발명의 자기 기록 / 재생 장치는 본 발명의 자기 헤드 구동회로에 의해 구동되는 일반적으로 잘 알려진 자기 기록 / 재생 헤드 장치이다.
상술한 바와 같이 구성된 자기헤드 구동회로에서 제 1 전환 수단이 턴온되고 제 2 전환 수단이 턴 오프될때 제 3 전환 수단은 동시에 턴온되고 제 4 전환 수단은 동시에 턴 오프된다.
따라서 라이트 전류는 제 1 전류원에서 제 2 코일로 동시에 공급된다.
이러한 이유에 의해 불 평형 라이트 전류는 제 1, 2 코일로 흐른다. 이때 제 4 전환 수단은 제 2 전류원을 안정되게 작동시키기 위해 출력전류의 통로를 설정하는 역활을 한다. 더우기 제 5 전환 수단이 제공되어지면 제 5 전환 수단이 오프 되었을때 제 5 전환 수단이 연결되지 않은 경우와 같으며 결과적으로 이 회로는 상술한 자기헤드 구동회로와 동일하게 동작하고 불평형 라이트 전류는 제 1, 2 코일로 흐른다.
제 5 전환 수단이 온되었을때, 제 3, 4 전환 수단은 항상 오프이고 결과적으로 회로 동작은 제 3, 4 전환 수단이 없는 경우와 등가이며 따라서 평형 라이트 전류는 제 1, 2 코일로 흐른다. 즉 제 5 전한 수단은 평형과 불평형 라이트 전류로 전환하는 역활을 한다.
제 1 내지 제 5 전환 수단이 NPN 바이폴라 트랜지스터이며 제 3 내지 제 5 전환 수단은 제 2 전류 미러 회로를 전류원으로 하는 에미터 결합회로를 구성한다.
결과적으로, 제 5 전환 수단의 베이스 전압의 하이 레벨이 제 3, 4 전환 수단의 베이스 전압의 하이 레벨 보다 높은 값에서 세트되면 제 5 전환 수단이 온될때 제 3, 4 전환 수단은 그들의 베이스 전압의 레벨에 관계없이 턴 오프된다.
따라서, 라이트 전류는 제 1, 2 전환 수단에 의해 제 1 전류원으로 부터 공급되고 평형 라이트 전류가 얻어질 수 있다.
전환 수단이 N - 채널 MOS 트랜지스터 일지라도 동작은 동일하다. 본 발명의 다른 목적, 특징 및 장점은 본 발명의 바람직한 실시예를 나타낸 첨부된 도면에 의거한 다음의 설명으로부터 명백해 질것이다.
본 발명의 자기 헤드 구동 회로의 제 1 실시예의 구성은 제 1 도를 참조하여 설명한다.
제 1 도는 본 발명의 제 1 실시예에서 자기 헤드 구동 회로의 회로도이다.
제 1 도의 회로는 자기 기록 / 재생 헤드 (11) 와,
자기 기록 / 재생 헤드 (11) 로 흐르는 전류의 방향을 결정하기 위한 NPN 바이폴라 트랜지스터 Q11, Q12와,
기록 / 재생 코일 (12) 에 흐르는 전류를 공급하기 위한 NPN 바이폴라 트랜지스터 Q13, Q14, Q17과 저항 R11, R12, R13을 구비하는 전류 미러 회로로 구성되는 전류원을 포함하여 구성된다.
Q14, Q12를 포함하는 전류원은 Q11과 Q12을 통해 기록 / 재생 코일 (12) 에 연결된다.
Q14, Q12를 포함하는 전류원은 콜렉터 전류 I11을 공급한다. 또한 Q17과 R13을 포함하는 전류원은 NPN 바이폴라 트랜지스터 Q15를 통해 구동 전압원 Vcc 에 연결되며, NPN 바이폴라 트랜지스터 Q16을 통해 기록 / 재생 코일 (12) 에 연결된다. Q17과 R13을 포함하는 전류원은 콜렉터 전류 I12를 공급하며 Q15와 Q16도 동일한 특성을 갖는다.
Q11과 Q15의 베이스는 제어신호 입력 단자 IN1 에 연결되며 Q12와 Q16의 베이스는 제어 신호 입력 단자 IN2 에 연결된다. 이와 같은 구성에 의해 상술한 회로는 기록 / 재생 코일 (12) 에 불평형 라이트 전류를 공급할 수 있다. 더우기, 상술한 회로가 기록 / 재생 코일 (12)에 평형 라이트 전류를 공급할 수 있도록 하기 위해 NPN 바이폴라 트랜지스터 Q18은 Vcc 와 Q17, R13을 포함하는 전류원 사이에 연결된다.
이 Q18은 제어 신호 입력 단자 IN3 에 공급되는 전압 레벨에 의해 온 / 오프 제어되어 평형과 불평형 라이트 전류로 전환을 가능하게 한다.
IN3 에 공급되는 하이 레벨 전압은 IN1 과 IN2 에 공급되는 하이레벨 전압 보다 높을 때 세트된다.
IN1 과 IN2 는 기록 / 재생 코일 (12) 로 흐르는 전류의 방향을 결정하는 단자이며, 하이레벨은 일측 단자로 입력되고 로우레벨은 타측 단자로 입력된다.
다음은 본 발명의 제 1 실시예에 대한 자기 헤드 구동회로의 동작을 제 1 도를 참조하여 기록 / 재생 코일 (12) 에 불평형 기록 전류를 공급하는 경우와 평형 기록 전류를 기록 / 재생 코일 (12) 에 공급하는 경우에 대해 설명한다.
기록 / 재생 코일 (12) 에 불평형 기록 전류를 공급하기 위한 경우에는 로우 레벨을 IN3 에 입력되는 것으로 간주한다. 이 상태에서, 하이 레벨이 IN1 에 입력되고 로울 레벨이 IN2 에 입력될 때 Q11과 Q15는 턴 온 되고 Q12, Q16, Q18은 턴 오프된다. 따라서, 이 상태에서 I11은 기록 / 재생 코일 (12) 의 좌측부로 Q11을 통해 공급되고 I12는 Q15를 통해 Vcc 로 흐른다.
결과적으로 I11은 기록 / 재생 코일 (12) 의 좌측부에 공급된다. 그 다음, 로우 레벨이 IN3 로 변환되지 않고 입력되는 상태에서 로우 레벨은 IN1 에 입력되고 하이레벨은 IN2 로 입력될때 Q12, Q16은 턴 온되고 Q11, Q15, Q18은 턴 오프된다.
따라서, 이 상태에서 I11은 Q12를 통해 기록 / 재생 코일 (12) 의 우측부에 공급되고 I12는 Q16을 통해 기록 / 재생 코일 (12) 의 우측부에 공급된다.
결과적으로, (I11+ I12) 는 기록 / 재생 코일 (12) 의 우측부로 공급된다. 상술한 동작의 결과로서, 로울레벨이 IN3 에 입력되고, I11이 기록 / 재생 코일 (12) 의 좌측부로 흐르며, (I11+ I12) 가 기록 / 재생 코일 (12) 의 우측부로 흐를때, 결과적으로 불평형 라이트 전류가 공급된다. 불평형 라이트 전류에서 변화분 △I 는 다음과 같이 나타낼 수 있다.
△I / I = r12/r13····· (2)
식 2 에서 r12와 r13는 저항 R12와 R13의 저항값이다. 식 2로 부터 알 수 있는바, 본 실시예의 구성에서는 라이트 전류의 증가량이 제 5 도의 종래 기술의 예와 표시된 식 1 을 비교함으로써 고정도로 설정될 수 있다.
또한, 식 2 는 기록 / 재생 코일 (12) 의 저항값을 포함하지 않으므로 불평형성은 기록 / 재생 코일 (12) 에 연결된 저항값에 관계없이 리드 / 라이트 IC 의 내부 회로로서만 설정될 수 있다.
기록 / 재생 코일 (12) 에 평형 라이트 전류를 공급하기 위한 경우에는 하이 레벨이 IN3 로 입력되는 것으로 간주한다. 이 상태에서 하이 레벨이 IN1 으로 입력되고 로우 레벨이 IN2 에 입력될때 IN3 에서 전기 포텐셜이 IN1 에서의 전기 포텐션 보다 높기 때문에 Q18의 베이스 전압은 Q15의 베이스 전압 보다 높게 되고 Q15는 턴 오프되며 Q18은 턴온된다.
따라서, 이 상태에서 Q11과 Q18은 온되고 Q12, Q15, Q16은 오프되므로 I11은 Q11을 통해 기록 / 재생 코일 (12) 의 좌측부에 공급되고, I12는 Q18을 통해 Vcc 에 공급된다.
따라서, I11은 기록 / 재생 코일 (12) 의 좌측부에 공급된다. IN3 에서 전기 포텐셜은 IN2 에서의 전기 포텐셜 보다 높으므로 Q18의 베이스 전압은 Q16의 베이스 전압 보다 높게 되며 Q16은 턴 오프되고 Q18은 턴 온 된다.
따라서, 이 상태에서 Q12, Q18은 온 되고 Q11, Q15, Q16은 오프되므로 I11은 기록 / 재생 코일 (12) 의 우측부로 Q12을 통해 공급되며 I12는 Q18을 통해 Vcc 로 흐른다.
즉, I11은 기록 / 재생 코일 (12) 의 우측부에 공급된다. 상술한 동작의 결과로서, 하이레벨이 IN3 에 입력될때, I11은 기록 / 재생 코일 (12) 의 좌측부로 흐르며 I11는 기록 / 재생 코일 (12) 의 우측부로 흘러 결과적으로 평형 기록 전류가 공급된다.
제 2 도는 본 발명의 다른 실시예에서의 자기 헤드 구동회로도이다.
여기에서, 자기 기록 / 재생 헤드 (21) 는 제 1 도의 자기 기록 / 재생 헤드 (11) 에 대응된다.
N - 채널 MOS 트랜지스터 Q21, Q22, Q25, Q26, Q28은 각기 제 1 도의 NPN 바이폴라 트랜지스터 Q11, Q12, Q15, Q16, Q18에 대응한다.
N - 채널 MOS 트랜지스터 Q23, Q24, Q27은 전류 미러 회로로 구성되는 전류원과 각기 제 1 도의 Q13, R11과 Q14, R12와 Q17, R13과 대응되어 구성된다.
제 1 도에 등가인 동작 원리는 기록 / 재생 코일 (12) 에 공급되는 라이트 전류로 Q18에 대응하는 Q28의 온 / 오프 전환에 의해 평형과 불평형 사이로 전환될 수 있다.
본 발명의 특성과 장점이 상기에서 설명되었다 할지라도, 설명만으로 한정되지 않으며 첨부된 청구범위 내에서 부품의 배열과 모양, 크기가 변화될 수 있음을 이해할 수 있다.
Claims (7)
- 자기헤드 구동 회로에 있어서,중심 탭에 의해 제 1, 2 코일로 분할되는 기록 / 재생 코일을 구비하는 자기 기록 / 재생 헤드,상기 기록 / 재생 코일에 라이트 전류를 공급하는 제 1 전류원,상기 제 1 전류원의 전류 출력 단자와 상기 제 1 코일 및 제 2 코일 사이에 각각 연결되어 라이트 전류의 방향을 전환하는 제 1, 2 전환 수단,상기 제 1 코일에 전류를 공급하기 위한 제 2 전류원,상기 제 1 코일과 상기 제 2 전류원의 전류 출력 단자 사이에 연결되는 제 3 전환 수단 및상기 중심탭에 연결되는 구동 전압원의 전극과 상기 제 2 전류원의 전류 출력단자 사이에 연결되는 제 4 전환 수단을 포함하며,상기 제 3, 4 전환 수단은 각각 제 1, 2 전환 수단과 동시에 온, 오프 되는 것을 특징으로 하는 자기헤드 구동회로.
- 제 1 항에 있어서,상기 기록 / 재생 코일의 중심탭에 연결되는 구동 전압원의 전극과 상기 제 2 전류원의 전류 출력단자 사이에 연결되는 제 5 전환 수단을 더 포함하여,상기 제 5 전환 수단이 오프되었을 때 상기 제 3, 4 전환 수단은 각각 상기 제 1, 2 전환 수단과 동시에 온, 오프되고, 상기 제 5 전환 수단이 온되었을때, 제 3, 4 전환 수단은 오프되는 것을 특징으로 하는 자기 헤드 구동 회로.
- 제 1 항에 있어서,상기 제 2 전류원으로부터 상기 제 1 코일로 공급되는 전류의 세기는 누설 소거 자속을 보상하도록 설정되는 것을 특징으로 하는 자기 헤드 구동회로.
- 제 2 항에 있어서,상기 제 1 내지 5 전환 수단은 모두 반도체 전환 소자이며, 제 1, 2 전류원은, 전류 입력 회로를 공유하는, 각각의 제 1 전류 미러 회로와 제 2 전류 미러 회로인 것을 특징으로 하는 자기 헤드 구동회로.
- 제 4 항에 있어서,상기 제 1 내재 제 5 전환 수단은 모드 NPN 바이폴라 트랜지스터이며, 상기 제 1, 3 전환 수단은 제 1 제어신호에 의해 온 / 오프 제어되고, 제 2, 4 전환 수단은 제 2 제어수단에 의해 온 / 오프 제어되며, 상기 제 5 전환 수단은 제 3 제어신호에 의해 온 / 오프 제어되고, 상기 제 3 제어신호의 하이 레벨은 상기 제 1, 2 제어신호의 하이 레벨 보다 더 높은 레벨 값에 설정되는 것을 특징으로 하는 자기 헤드 구동회로.
- 제 4 항에 있어서,상기 제 1 내지 제 5 전환 수단은 모두 N - 채널 MOS 트랜지스터이며, 상기 제 1, 3 전환 수단은 제 1 제어 신호에 의해 온 / 오프 제어되고, 상기 제 2, 4 전환 수단은 제 2 제어신호에 의해 온 / 오프 제어되며, 상기 제 5 전환 수단은 제 3 제어 신호에 의해 제어되고, 상기 제 3 제어 신호의 하이레벨은 상기 제 1, 2 제어신호의 하이레벨에서 보다 높은 값에서 설정되는 것을 특징으로 하는 자기헤드 구동회로.
- 중심탭에 의해 제 1, 2 코일로 분할되는 기록 / 재생 코일을 구비하는 자기 기록 / 재생 헤드,상기 기록 / 재생 코일에 라이트 전류를 공급하는 제 1 전류원,상기 제 1 전류원의 전류 출력 단자와 제 1 및 제 2 코일 사이에 각각 연결되어 라이트 전류의 방향을 전환하는 제 1, 2 전환 수단,상기 제 1 코일에 전류를 공급하는 제 2 전류원,상기 제 1 코일과 상기 제 2 전류원의 전류 출력 단자 사이에 연결되는 제 3 전환 수단,상기 중심탭에 연결되는 구동 전압원의 전극과 상기 제 2 전류원의 전류 출력 단자 사이에 연결되는 제 4 전환 수단을 구비하며,상기 제 3, 4 전환 수단은 각각 상기 제 1, 2 전환 수단과 동시에 온, 오프되는 자기헤드 구동회로를 포함하는 자기 기록 / 재생 장치.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP93-254104 | 1993-10-12 | ||
JP5254104A JP2586802B2 (ja) | 1993-10-12 | 1993-10-12 | 磁気記録・再生装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR950012322A KR950012322A (ko) | 1995-05-16 |
KR0138485B1 true KR0138485B1 (ko) | 1998-06-01 |
Family
ID=17260284
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019940026155A KR0138485B1 (ko) | 1993-10-12 | 1994-10-12 | 자기헤드 구동회로 및 이를 포함하는 자기 기록 / 재생 장치 |
Country Status (3)
Country | Link |
---|---|
US (1) | US5680268A (ko) |
JP (1) | JP2586802B2 (ko) |
KR (1) | KR0138485B1 (ko) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6222695B1 (en) * | 1998-08-10 | 2001-04-24 | Siemens Microelectronics, Inc. | System and method for a preamplifier write circuit with reduced rise/fall time |
US8749912B2 (en) | 2010-07-20 | 2014-06-10 | International Business Machines Corporation | Method and apparatus for bipolar servo marks writing with self DC-erase |
CN102737482A (zh) * | 2012-07-10 | 2012-10-17 | 江苏省电力公司泗洪县供电公司 | 一种消防报警装置整体检验器 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5246807A (en) * | 1975-10-11 | 1977-04-14 | Hitachi Ltd | Write driving circuit for magnetic head |
US4110804A (en) * | 1977-07-21 | 1978-08-29 | International Business Machines Corporation | Read/write and tunnel erase magnetic head assembly |
EP0163862B1 (en) * | 1984-04-12 | 1990-12-27 | Mitsubishi Denki Kabushiki Kaisha | Magnetic head with stray flux compensation |
JP2606195B2 (ja) * | 1986-08-09 | 1997-04-30 | ソニー株式会社 | 磁気ヘツド |
US4845573A (en) * | 1986-10-06 | 1989-07-04 | Tandberg Data A/S | System with filter system for improved reliability for recording data on a magnetic recording medium |
JPH01263904A (ja) * | 1988-04-13 | 1989-10-20 | Seiko Epson Corp | 磁気ヘッド装置 |
JP2701652B2 (ja) * | 1992-04-08 | 1998-01-21 | 日本電気株式会社 | 磁気ヘッド駆動回路 |
US5287231A (en) * | 1992-10-06 | 1994-02-15 | Vtc Inc. | Write circuit having current mirrors between predriver and write driver circuits for maximum head voltage swing |
-
1993
- 1993-10-12 JP JP5254104A patent/JP2586802B2/ja not_active Expired - Lifetime
-
1994
- 1994-10-12 KR KR1019940026155A patent/KR0138485B1/ko not_active IP Right Cessation
-
1996
- 1996-03-21 US US08/619,150 patent/US5680268A/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2586802B2 (ja) | 1997-03-05 |
US5680268A (en) | 1997-10-21 |
JPH07110905A (ja) | 1995-04-25 |
KR950012322A (ko) | 1995-05-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6052017A (en) | Method and circuit for enabling rapid flux reversal in the coil of a write head associated with a computer disk drive, or the like | |
KR960014972A (ko) | 기록 드라이버 회로 | |
KR950704695A (ko) | 자기 기록 캐리어로부터 정보 신호를 판독하는 장치(Arrangement for reading information from a track on a record carrier comprising a fast settling read amplifier for magneto-resistive heads) | |
US5280196A (en) | Magnetic head drive circuit | |
US4631419A (en) | Transistor switch and driver circuit | |
JP3281093B2 (ja) | ダンピング回路 | |
JPS6131521B2 (ko) | ||
KR0138485B1 (ko) | 자기헤드 구동회로 및 이를 포함하는 자기 기록 / 재생 장치 | |
US7006314B2 (en) | Magnetic head driver circuit and magnetic storage device | |
US20070206306A1 (en) | Magnetic head drive circuit | |
US5546030A (en) | Differential high speed inductive driver with a bidirectional current limiting output stage | |
US6133768A (en) | Breakdown voltage compensation circuit for write driver transistors | |
EP0117508B1 (en) | Current driving circuit | |
US4792868A (en) | Recording/reproducing device with means for switching inductance of such device for use in a floppy disk apparatus | |
US6078446A (en) | Semiconductor integrated circuit device for reading and writing | |
KR0165324B1 (ko) | 하드디스크 드라이버 시스템의 기록헤드 구동장치 | |
JP2834739B2 (ja) | 双方向スイッチング回路 | |
JP2552151B2 (ja) | 磁気記録装置 | |
US6954105B2 (en) | Disk drive and error amplifier therefor and related methods | |
KR100190114B1 (ko) | 하드 디스크 구동시스템의 기록 헤드 구동장치 | |
JPH03185605A (ja) | 記録電流駆動回路のヘッド端子電位制御方法およびその回路 | |
JPH0755681Y2 (ja) | 磁気記録装置のコモン電源回路 | |
JPS61170909A (ja) | 半導体集積回路 | |
JPH01166361A (ja) | 磁気デイスク装置 | |
JPH052706A (ja) | 磁気デイスク装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20020214 Year of fee payment: 5 |
|
LAPS | Lapse due to unpaid annual fee |