KR0137994B1 - 반도체 소자의 캐패시터 제조방법 - Google Patents

반도체 소자의 캐패시터 제조방법

Info

Publication number
KR0137994B1
KR0137994B1 KR1019940037496A KR19940037496A KR0137994B1 KR 0137994 B1 KR0137994 B1 KR 0137994B1 KR 1019940037496 A KR1019940037496 A KR 1019940037496A KR 19940037496 A KR19940037496 A KR 19940037496A KR 0137994 B1 KR0137994 B1 KR 0137994B1
Authority
KR
South Korea
Prior art keywords
conductive layer
semiconductor device
forming
capacitor
impurity
Prior art date
Application number
KR1019940037496A
Other languages
English (en)
Other versions
KR960026666A (ko
Inventor
김석수
Original Assignee
김주용
현대전자산업주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김주용, 현대전자산업주식회사 filed Critical 김주용
Priority to KR1019940037496A priority Critical patent/KR0137994B1/ko
Publication of KR960026666A publication Critical patent/KR960026666A/ko
Application granted granted Critical
Publication of KR0137994B1 publication Critical patent/KR0137994B1/ko

Links

Abstract

본 발명은 반도체소자의 캐패시터 제조방법에 관한 것으로, 반도체기판 상부에 하부절연층을 형성하고 상기 반도체기판의 예정된 부분을 노출시키는 콘택홀을 형성한 다음, 상기 예정된 부분에 접속되는 도전층을 형성하고 그 상부에 핀홀이 형성된 절연막을 형성한 다음, 상기 핀홀을 통하여 상기 도전층에 불순물을 이온주입하고 상기절연막을 제거한 다음, 저장전극마스크를 이용하여 상기 도전층을 식각함으로써 표면적이 증가된 저장전극을 형성하고 후공정에서 반도체소자의 고집적화에 충분한 정전용량을 갖는 캐패시터를 형성하여 반도체소자의 고집적화를 가능하게 하고 이에따른 반도체소자의 신뢰성을 향상시키는 기술이다.

Description

반도체소자의 캐피시터 제조방법
제1a도 내지 제1c도는 본 발명의 실시예에 따른 반도체소자의 캐패시터 제조공정을 도시한 단면도.
* 도면의 주요부분에 대한 부호의 명칭
11:반도체기판13:하부절연층
14:콘택홀15:제1다결정실리콘막
17:실리콘질화막19:불순물
21:핀홀23:홈
25:감광막패턴27:저장전극
본 발명은 반도체소자의 캐피시터 제조방법에 관한 것으로, 특히 고직접화된 반도체소자에서 캐패시터의 정전용량을 확보하기위하여 핀홀이 형성된 실리콘질화막을 이용한 이온주입공정으로 표면적이 증가된 저장전극을 형성함으로써 반도체소자의 고집적화를 가능하게 하는 기술에 관한 것이다.
반도체소자가 고직접화되어 셀 크기가 감소되므로, 저장전극의 표면적에 비례하는 정전용량을 충분히 확보하기가 어려워지고 있다.
특히, 단위셀이 하나의 모스 트랜지스터와 캐패시터로 구성되는 디램소자는 칩에서 많은 면적을 차지하는 캐패시터의 정전용량을 크게하면서, 면적을 줄이는 것이 디램 소자의 고집적화에 중요한 요인이 된다.
그래서, 캐피시터의 정전용량을 증가시키기 위하여 유전상수가 높은 물질을 유전체막으로 사용하거나, 유전체막을 얇게 형성하거나 또는 캐패시터의 표면적을 증가시키는 등의 방법을 사용하였다.
그러나, 높은 유전상수를 갖는 유전물질, 예들들어 Ta2O5, TiO2또는 SrTiO3등은 신뢰도 및 박막특성등이 확실하게 확인되어 있지 않다. 그래서, 실제소자에 적용하기가 어렵다. 그리고, 유전막 두께를 감소시키는 것은 소자 동작시 유전막이 파괴되어 캐패시터의 신뢰도를 저하시켜 반도체소자의 고집적화를 어렵게 한다.
그리고, 스택(stack)형 또는 실린더형으로 저자전극을 형성하고 유전체막과 플레이트전극을 형성하여 캐패시터를 형성하였다. 그러나, 반도체소자가 고집적됨에따라 충분한 정전용량을 가질 수 없어 반도체소자의 고집적화를 어렵게 하고 이에 따른 반도체소자의 신뢰성을 저하시키는 문제점이 있다.
따라서, 본 발명은 종래기술의 문제점을 해결하기위하여, 자체에 핀홀이 형성된 절연막을 도전층 상부에 형성하고 이를 마스크로하여 저장전극의 표면적을 증가시키고 후공정으로 반도체소자의 고집적화에 충분한 캐패시터를 형성하는 반도체소자의 캐패시터 제조방버블 제공하는데 그 목적이 있다.
이상의 목적을 달성하기위한 본 발명의 특징은, 반도체기판 상부에 하부절연층을 형성하는 공정과, 콘택마스크를 이용한 식각공정으로 콘택홀을 형성하는 공정과, 상기 반도체기판에 접속되는 도전층을 형성하는 공정과, 상기 도전층 상부에 핀홀이 형성된 절연막을 형성하는 공정과, 상기 절연막을 마스크로하여 상기 도전층에 불순물을 이온주입하는 공정과, 상기 절연막을 제거하는 공정과, 상기 불순물이 이온주입된 부분의 도전층을 식각하는 공정과, 저장전극마스크를 이용하여 상기 도전층을 식각함으로써 표면적이 증가된 저장전극을 형성하는 반도체소자의 캐피시터 제조방법에 있어서, 상기 도전층은 다결정실리콘막으로 형성되는 것과, 상기 절연막은 실리콘질화막으로 형성되는 것과, 상기 불순물은 As, B 또는 P가 사용되는 것과, 상기 불순물이 주입된 도전층 식각공정은 상기 불순물이 주입되지않은 부분과의 식각선택비 차이를 이용한 습식방법으로 실시되는 것과, 상기 저장전극은 열공정으로 상기 절연막에 형성된 핀홀의 수를 증가시킴으로써 표면적이 증가되는 것이다.
이하, 첨부된 도면을 참고로 하여 본 발명을 상세히 설명하기로 한다.
제1a도 내지 제1c도는 본 발명의 실시예에 따른 반도체소자의 캐패시터 제조공정을 도시한 단면도이다.
제1a도를 참조하면, 반도체기판(11) 상부에 하부절연층(13)을 형성한다. 이때, 상기 하부절연층(13)은 소자분리절연막(도시안됨), 게이트전극(도시안됨) 및 불순물 확산영역(도시안됨)이 형성된 것이다. 그 다음에, 콘택마스크(도시안됨)를 이용한 식각공정으로 상기 하부절연층(13)을 식각하여 콘택홀(14)을 형성한다. 이때, 상기 콘택홀(14)은 상기 반도체기판(11)의 예정된 부분을 노출시킨다. 그 후에, 상기 콘택홀(14)을 통하여 상기 반도체기판(11)에 접속되는 제1다결정실리콘막(15)을 형성한다. 이때, 상기 다결정실리콘막(15)은 도전층으로서, 폴리사이드 또는 이와 유사한 전도물질로 형성한다. 그리고, 상기 제1다결정실리콘막(15) 상부에 실리콘질화막(17)을 형성한다. 여기서, 상기 실리콘질화막(17)은 핀홀(21)이 형성된 것이다. 그 다음에, 상기 핀홀(21)을 통하여 상기 제1다결정실리콘막(15)에 불순물(19)을 주입한다. 이때, 상기 불순물(19)은 As, B 또는 P가 사용된다. 그리고, 상기 실리콘질화막(17)이 마스크로 사용된 것이다.
여기서, 상기 핀홀(21)은 열공정으로 수를 증가시킬 수 있다.
제1B도를 참조하면, 상기 실리콘질화막(17)을 제거한다. 그리고 습식방법으로 상기 불순물(19)이 주입된 부분의 제다결정실리콘막(15)을 식각함으로써 다수의 홈(23)을 형성한다. 이때, 상기 불순물(19)이 주입된 부분은 결합구조에 결함이 발생되어 불순물(19)이 주입되지않은 부분보다 결합력이 약하기 때문에 제거된 것이다. 그 다음에, 상기 홈(23)이 형성된 제1다결정실리콘막(15) 상부에 감광막패턴(25)을 형성한다. 이때, 상기 감광막패턴(25)은 저장전극마스크(도시안됨)를 이용한 식각공정으로 형성된 것이다.
제1C도를 참ㅈ하면, 상기 감광막패턴(25)을 마스크로하여 상기 제다결정실리콘막(15)을 식각한다. 그리고, 상기 감광막패턴(25)을 제거함으로써 표면적이 증가된 저장전극(27)을 형성한다.
여기서, 상기 저장전극(27)은 800 내지 950℃의 열공정으로 상기핀홀(21)의 수를 증가시켜 표면적을 증가시킬 수 있다.
후공정에서, 상기 저장전극(27) 표면에 유전체막(도시안됨)과 제2다결정실리콘막(도시안됨)을 순차으로 형성함으로써 반도체소자의 고집적화에 충분한 정전용량을 확보할 수 있는 캐패시터를 형성한다. 이때, 상기 유전체막은 유전특성이 우수한 물질로 형성한다. 여기서, 상기 유전체막은 NO 또는ONO 복합구조로 형성된 것이다. 그리고, 상기 제2다결정실리콘막은 도전층으로서 플레이트전극으로 사용된 것이다. 여기서, 상기 플레이트전극은 다결정실리콘, 폴리사이드 또는 이와 유사한 전도물질로 형성할 수 있다.
이상에서 설명한 바와같이 본 발명에 따른 반도체소자의 캐패시터 제조방법은, 하부절연층 상부에 하나의 도전층만으로 표면적이 증가된 저장전극을 형성함으로써 단차를 낮추어 후속공정을 용이하게 하고 후공정에서 유전체막과 플레이트전극을 순차적으로 형성함으로써 고집적화에 충분한 정전용량을 가지는 캐패시터를 형성하여 반도체소자의 고집적화를 가능하게 하고 이에 따른 반도체소자의 신뢰서을 향상시키는 잇점이 있다.

Claims (8)

  1. 반도체기판 상부에 하부절연층을 형성하는 공정과, 콘택마스크를 이용한 식각공정으로 콘택홀을 형성하는 공정과, 상기 반도체기판에 접속되는 도전층을 형성하는 공정과, 상기 도전층 상부에 핀홀이 형성된 절연막을 형성하는 공정과, 상기 절연막을 마스크로하여 상기 도전층에 불순물을 이온주입하는 공정과, 상기 절연막을 제거하는 공정과, 상기 불순물이 이온주입된 부분의 도전층을 식각하는 공정과, 저장전극마스크를 이용하여 상기 도전층을 식각함으로써 표면적이 증가된 저장전극을 형성하는 반도체소자의 캐패시터 제조방법.
  2. 제1항에 있어서 상기 도전층은 다결정실리콘막으로 형성되는 것을 특징으로하는 반도체소자의 캐패시터 제조방법.
  3. 제1항에 있어서, 상기 절연막은 실리콘질화막으로 형성되는 것을 특징으로하는 반도체소자의 캐패시터 제조방법.
  4. 제1항에 있어서, 상기 불순물은 As가 사용디는 것을 특징으로하는 반도체소자의 캐패시터 제조방법.
  5. 제1항에 있어서, 상기 불순물은 B가 사용되는 것을 특징으로하는 반도체소자의 캐패시터 제조방법.
  6. 제1항에 있어서, 상기 불순물은 P가 사용되는 것을 특징으로 하는 반도체소자의 캐피시터 제조방법.
  7. 제1항에 있어서, 상기 불순물이 주입된 도전층 식각공정은 상기 불수물이 주입되지 않은 부분과의 식각선택비 차이를 이용한 습식방법으로 실시되는 것을 특징으로하는 반도체소자의 캐패시터 제조방법.
  8. 제1항에 있어서, 상기 저장전극은 열공정으로 상기 절연막에 형성된 핀홀의 수를 증가시킴으로써 표면적이 증가되는 것을 특징으로하는 반도체소자의 캐패시터 제조방법.
KR1019940037496A 1994-12-27 1994-12-27 반도체 소자의 캐패시터 제조방법 KR0137994B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940037496A KR0137994B1 (ko) 1994-12-27 1994-12-27 반도체 소자의 캐패시터 제조방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940037496A KR0137994B1 (ko) 1994-12-27 1994-12-27 반도체 소자의 캐패시터 제조방법

Publications (2)

Publication Number Publication Date
KR960026666A KR960026666A (ko) 1996-07-22
KR0137994B1 true KR0137994B1 (ko) 1998-06-15

Family

ID=19403993

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940037496A KR0137994B1 (ko) 1994-12-27 1994-12-27 반도체 소자의 캐패시터 제조방법

Country Status (1)

Country Link
KR (1) KR0137994B1 (ko)

Also Published As

Publication number Publication date
KR960026666A (ko) 1996-07-22

Similar Documents

Publication Publication Date Title
JPH07326717A (ja) 半導体記憶装置及び製造方法
KR0137994B1 (ko) 반도체 소자의 캐패시터 제조방법
KR19990015384A (ko) 복합 반도체 장치의 커패시터 제조 방법
KR0166032B1 (ko) 반도체 소자의 캐패시터 제조방법
KR0166034B1 (ko) 반도체 소자의 캐패시터 및 그 제조방법
KR0146256B1 (ko) 반도체 소자의 캐패시터 제조방법
KR0166491B1 (ko) 반도체 소자의 캐패시터 제조방법
KR0166040B1 (ko) 반도체소자의 캐패시터 제조방법
KR0166030B1 (ko) 반도체 소자의 캐패시터 제조방법
KR0166035B1 (ko) 반도체 소자의 캐패시터 제조방법
KR0170570B1 (ko) 반도체 소자의 캐패시터 제조 방법
KR0166031B1 (ko) 반도체 소자의 캐패시터 제조방법
KR0185636B1 (ko) 단차특성이 개선된 반도체 메모리 장치의 커패시터 제조방법
KR100591170B1 (ko) 산화막/질화막/산화막 구조 및 고전압 소자를 갖는 반도체소자의 제조 방법
KR0166490B1 (ko) 반도체 소자의 캐패시터 제조방법
KR0159019B1 (ko) 반도체 소자의 캐패시터 형성방법
KR950008248B1 (ko) 반도체 소자의 캐패시터 제조방법
KR0166036B1 (ko) 반도체 소자의 캐패시터 제조방법
KR0140476B1 (ko) 반도체 소자의 저장전극 제조방법
KR0169597B1 (ko) 반도체 소자의 캐패시터 제조방법
KR100365938B1 (ko) 반도체소자의저장전극형성방법
KR100227632B1 (ko) 캐패시터 구조 및 그 제조방법
KR970011758B1 (ko) 반도체 집적회로의 전도막 형성방법
KR100454631B1 (ko) 반도체소자의저장전극제조방법
KR0137995B1 (ko) 반도체 소자의 캐패시터 제조방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090121

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee