KR0127685B1 - 타이머회로 및 그것을 포함하는 데이타처리장치 - Google Patents

타이머회로 및 그것을 포함하는 데이타처리장치

Info

Publication number
KR0127685B1
KR0127685B1 KR1019890010281A KR890010281A KR0127685B1 KR 0127685 B1 KR0127685 B1 KR 0127685B1 KR 1019890010281 A KR1019890010281 A KR 1019890010281A KR 890010281 A KR890010281 A KR 890010281A KR 0127685 B1 KR0127685 B1 KR 0127685B1
Authority
KR
South Korea
Prior art keywords
register
signal
data
event
capture
Prior art date
Application number
KR1019890010281A
Other languages
English (en)
Other versions
KR900002160A (ko
Inventor
기요시 오기따
Original Assignee
미다 가쓰시게
가부시끼가이샤 히다찌세이사꾸쇼
가모시따 겐이찌
히다찌마이크로컴퓨터엔지니어링 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 미다 가쓰시게, 가부시끼가이샤 히다찌세이사꾸쇼, 가모시따 겐이찌, 히다찌마이크로컴퓨터엔지니어링 가부시끼가이샤 filed Critical 미다 가쓰시게
Publication of KR900002160A publication Critical patent/KR900002160A/ko
Priority to KR1019940015157A priority Critical patent/KR0127687B1/ko
Application granted granted Critical
Publication of KR0127685B1 publication Critical patent/KR0127685B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/14Time supervision arrangements, e.g. real time clock
    • GPHYSICS
    • G04HOROLOGY
    • G04FTIME-INTERVAL MEASURING
    • G04F10/00Apparatus for measuring unknown time intervals by electric means

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Microcomputers (AREA)
  • Debugging And Monitoring (AREA)
  • Measurement Of Unknown Time Intervals (AREA)

Abstract

내용 없음.

Description

타이머회로 및 그것을 포함하는 데이타처리장치
제 1 도는 본 발명에 관한 타이머회로의 1실시예를 도시한 블록도.
제 2a~g 도는 제 1 도에 도시된 타이머회로의 동작의 1예를 도시한 타이밍도.
제 3 도는 본 발명에 관한 타이머회로를 적용한 마이크로컴퓨터의 블록도.
제 4 도는 본 발명에 관한 타이머회로의 다른 실시예를 도시한 블록도.
제 5 도 (a),(b)는 제어레지스터의 예를 도시한 도면.
본 발명은 필요한 사상(이벤트)의 발생이나 사상의 변화 등을 감시하기 위한 시간데이타 취득기술에 관한 것으로써, 특히 타이머회로를 포함하는 데이터처리장치, 예를 들면 마이크로컴퓨터에 적용해서 유효한 기술에 관한 것이다.
이벤트의 발생이나 변화 등을 감시하기 위한 시간데이타를 취득가능하게 하기 위해 종래의 마이크로컴퓨터에 포함되는 타이머회로에서는 예를들면 일정주파수의 기본 클릭신호를 계수하는 프리런닝 카운터나 외부에서 공급되는 이벤트펄스 상승 또는 하강변화에 동기해서 상기 프리런닝 카운터의 그때의 계속데이타를 래치하는 캡처레지스터등이 마련되어 있다. 이 캡쳐 레지스터에 계수데이타가 래치되면 타이머회로는 중앙처리장치 (Centra1 Processing Unit, 이하 CPU라 한다)에 인터럽트 등으로 필요한 사상의 발생이나 변화를 알리고, 이것을 받는 CPU는 그 캡처레지스터에 래치된 계수데이타를 리드해서 상기 사상의 발생이나 변화레 관한 시간정보를 얻는다.
예를들면 연속적으로 필요한 2개의 이벤트의 발생에 호응해서 그 이벤트간의 시간을 계측하는 경우 CPU는 앞서 발생하는 이벤트의 발생에 따라서 캡처레지스터에 래치된 계수데이타를 원하는 메모리로 전송해서 세이브시키고, 다음의 이벤트의 발생에 호응해서 갱신되는 캡처레지스터의 래치 데이터와 상기 세이브시킨 데이터의 차를 연산해서 이벤트간의 시간을 얻는다. .
또, 타이머회로를 내장한 데이터처리장치에 대해서 기재된 문헌의 예로써는 일본국 특허공개공보 소화61-3223호가 있다.
그러나, 상기 종래기술에서는 착안해야할 필요한 사상의 발생에 계속해서 다음에 착안해야할 사상이 발생하는 경우 앞서의 사상발생에 호응해서 캡처레지스터에 래치된 계수데이타를 다음에 착안해야할 앞사상이 발생해서 캡처레지스터가 갱신될때까지의 동안에 세이브시켜 주는 것이 필요하게 된다. 착안해야할 2이상의 이벤트가 짧은 간격으로 발생하면 캡처레지스터의 래치데이타가 갱신되기 전에 그 래치데이타실 CPU에 의해 메모리등으로 세이브하는 처리가 시간에 맞지 않게될 염려가 있다. 이것에 의해 듀티가 비교적 작은 펄스의 펄스폭의 측정이나 비교적 좁은 간격으로 발생하는 입력의 펄스형상의 변화측정시 등에 필요한 이벤트의 발생이나 변화에 대한 계측가능한 시간적 측정정밀도나 연속해서 발생하는 이벤트의 계측가능한 간격시간의 최소값이 CPU등이 캡처 레지스터를 엑세스해서 그 래치데이터를 세이브시킬때까지 필요한 소요시간에 제한을 받아 타이머회로에 의한 시간의 측정한계 또는 정밀도가 프리런닝 카운터의 기본 클럭신호주기에 대해서 매우 거친 것으로 되고 만다.
본 발명의 목적은 시간정보의 측정정밀도나 최소시간의 측정한계를 개선할 수 있는 타이머회로를 제공하는 것이다.
본 발명의 다른 목적은 시간측정의 과정밀도화를 도모한 데치타처리장치를 제공하는 것이다.
본 발명의 또 다른 목적은 레지스터간의 데이터전송이 용이한 데이터처리장치를 제공하는 것이다.
본 발명의 상기 및 그외의 목적과 새로운 특징은 본 명세서의 기술 및 첨부도면에서 명확하게 될 것이다.
본원에서 개시되는 발명중 대표적인 것의 개요를 간단히 설명하면 다음과 같다.
즉, 개시수단에서 출력되는 개시데이타를 이번트펄스의 변화에 따라 래지하는 캡처레지스터를 갖고, 래치된 개시데이타를 임의르 리드할 수 있게 되어 이루어지는 타이머회로에 있어서, 캡쳐레지스터에 래치된 개시데이타를 반아서 이것을 임의로 리드할 수 있게 래치하는 세이브레지스터를 마연하고, 이 세이브 레지스터의 데이터 래치타이밍을 상기 이벤트 펄스변화에 연동해서 제어하도록 한 것이다.
또, 계열이 다른 이벤트펄스에 대응해서 할당되는 여러개의 캡처레지스터에 개시수단에서 출력되는 개시데이타를 각각의 이벤트펄스의 변화에 따라 개별적으로 래치하고, 이들 래치된 개시 데이터를 임의로 리드할 수 있게 되어 이루어지는 타이머회로에 있어서, 소정의 캡처레지스터를 상기 세이브레지스터로써 겸용할 수 있게 하기 위해서 제 1 의 캡처레지스터에 래치된 개시데이타 또는 개시수단에서 출력되는 개시데이타중 어느 한쪽을 선택적으로 제 2의 캡처레지스터에 부여하기 위한 제 1 선택수단을 마련하고, 이 제 1 선택수단이 제 1의 캡처레지스터에 래치된 개시데이타를 선택하는 상태에 호응해서 제 1 및 제 2의 캡처레지스터의 데이타 래치타이밍을 동일한 이벤트펄스에 따라서 제어하도록 2계통의 이벤트펄스를 전환제어할 수 있게 한 것이다.
상기한 수단에 의하면 착안해야할 필요한 사상의 발생에 계속해서 다음에 착안해야할 사상이 발생하는 경우 앞서의 사상발생에 호응하는 이벤트펄스의 변화에 따라 캡처레지스터에 래치된 계수데이타는 다음에 착안해야할 사상이 발생해서 그 캡처레지스터가 갱신될때까지의 동안에 타이머회로 그 자체의 하드웨어구성에 의존해서 이러한 이벤트펄스의 변화에 연동하는 타이밍에서 세이브레지스터에 적측된다. 즉, 착안해야할 2개 이상의 이벤트가 짧은 간격으로 발생할 때 캡처레지스터의 래치데이타가 갱신되기 전에 그 래치데이타를 CPU와 같은 외부모듈이 엑세스해서 세이브시키는 처리를 필요로 하지 않고, 캡처레지스터나 세이브레지에 축전된 데이터를 뒤부터 임의로 리드해서 펄스폭이나 이벤트발생의 간격시간을 확실하게 얻을 수 있게한다. 이것이 듀티가 비교적 작은 펄스폭의 측정이나 비교적 좁은 간격으로 발생하는 입력의 펄스형상 변화의 측정시 등에 필요한 이벤트의 발생이나 변화에 대해 계측가능한 시간적 측정정밀도나 연속해서 발생하는 이벤트의 계측가능한 간격시간의 최소값을 CPU등이 캡처레지스터를 엑세스해서 그 래치데이타를 세이브시킬때까지의 소요시간이 제한되지 않도록 작용한다. 또, 타이머회로에 의한 시간의 측정한계 또는 정밀도가 개시수단의 기본클럭 신호의 주기에 대해서 매우 거칠은 것으로 되는 사태를 방지해서 타이머회로의 신회성 향상을 달성한다.
이하, 본 발명의 구성에 대해서 실시예와 함께 설명한다.
또, 실시예를 설명하기 위한 모든 도면에서 동일한 기능을 갖는 것은 동일한 부호를 붙이고 그 반복적인 설명은 생략한다.
제 3 도에는 본 발명의 관한 타이머회로를 적용한 마이크로컴퓨터가 도시되어 있다. 동일 도면에 도시된 마이크로컴퓨터는 특히 제한되지 않지만 반도체집적회로 제조기술에 의해 실리콘기판과 감은 1개의 반도체기판에 형성된다.
이 마이크로컴퓨터(1)은 특히 제한되지 않지만 프로그램에 따라서 그 내부의 실행유닛 등을 제어하는 CPU(2), 이 CPU(2)의 동작프로그램등이 저장된 ROM(Read On1y Memory)(3), 주로 CPU(2)의 작업영역을 제공하는 RAM(Random Access Memory)(4), 직렬 입출력회로(5), 병렬입출력회로(6) 및 타이머회로(7) 등을 포함하고, 이들은 내부버스(8)을 거쳐서 서로 접속되어 있다. 동일 도면에서는 도면을 간단히 하기 위해 내부어드레스 버스, 내부데이타버스 및 내부제어신호버스를 합쳐서 상기 내부버스(8)로써 나타내고 있다.
상기 CPU(2)는 특히 도시하고 있지 않지만, 예를들면 ROM(3)에서 페치해야할 명령의 어드레스 등을 나타내는 프로그램카운터, 프로그램의 명령이 순차로 페치되는 명령레지스처, 마이크로프로그램이 저장된 마이크로ROM, 명령레지스터에 페치된 명령의 어드레스부나 마이크로명령의 넥스트 어드레스필드의 정보에 따라서 상기 마이크로ROM을 어드레싱하기 위한 어드레스정보 등을 생성하는 마이크로 어드레스 킨트롤러, 상기 마이크로ROM에서 리드되는 마이크로명령을 디코드해서 제어신호를 생성하는 마이크로명령디코더, 이 마이크로명령 디코더에서 출력되는 제어신호 등에 따라서 그 동작이 제어되는 논리 연산유닛이나 어큐뮬레이터 등의 각종 레지스터로 구성되어 있다.
마이크로컴퓨터(1)에는 특히 제한되지 않지만 외부에서 클럭신호 C1K가 공급되고, 이 클럭신호 C1K는 분주회로(9)에서 분주되어 클럭신호 Φ0,Φ1,Φ2가 형성된다. 상기 클럭신호 Φ0,Φ1은 특히 제한되지 않지만 동작클럭신호로써 CPU(2) 등에 공급되어 이들의 동작이 이 동작클럭신호 Φ0,Φ1에 동기된다.
상기 타이머회로(7)에는 특히 제한되지 않지만 동작클럭신호 Φ0,Φ1보다 주파수가 높은 클럭신호 Φ2가 공급되고, 타이머회로(7)은 이 클럭신호 Φ2에 동기해서 개시동작을 한다. 이 타이머회로(7)에 대해서는 다음에 상세히 설명하지만 예를들면 클럭신호Φ2에 동기한 개시동작으로 얻어지는 개시데이타와 미리 CPU(2)에서 부여된 시간데이타를 비교해서 일치했을 때 타이머신호를 출력하는 비교기능과 외부에서 공급되는 이벤트펄스EP0이나 EP1과 같은 신호의 상승 또는 하강에 동기해서 그때의 개시데이타를 래치하고, 이것을 CPU(2)에 부여해서 필요한 이벤트의 발생이나 변화를 감시할 수 있게 하는 시간데이타 취득기능(캡처기능)을 실현하는 것이다.
동일 도면에서 0는 마이크로컴퓨터(1)에 마련된 외부단자를 도시하고 있으며, 도시되어 있지 않은 외부발진회로에 의해 형성된 상기 클럭신호C1K는 외부단자를 거쳐서 상기 분주회로(9)에 공급되고, 상기 이벤트펄스EP0, EP1도 외부단자를 거쳐서 상기 타이머회로(7)에 공급된다. 또, 상기 직렬 입출력회로(5)의 입출력도 외부단자를 거쳐서 입력 또는 출력되며, 상기 병렬 입출력회로(6)의 입출력도 외부단자를 거쳐서 입력 또는 출력된다.
제 1 도에는 상기 타이머회로(7)의 1실시예가 도시되어 있다. 도면을 간단히 하기 위해서 동일 도면에는 특히 캡처기능을 실현하기 위한 구성이 대표적으로 도시되어 있다.
제 1 도에 도시된 타이머회로(7)은 특히 제한되지 않지만 클럭신호Φ2에 동기해서 개시동작을 하기 위한 프리런닝카운터(10)을 마련하고, 이 프리런닝카운터(10)의 개시데이타를 래치할 수 있는 2개의 입력캡쳐 레지스터(11),(12)를 갖는다.
입력캡쳐레지스터(11),(12)의 각각은 특히 제한되지 않지만 에지트리거형의 D형 플립플롭회로가 소정 개수 병렬로 마련된 패러렐인 및 패러렐아우트형식의 래치회로에 의해서 구성되어 있다. 이들 캡처레지스터(11),(12)는 CPU(2)에 의해서 상기 내부버스(8)을 거쳐서 입으로 리드액세스할 수 있게 되어있다. 즉, 상기 캡처 레지스터(11),(12) 및 다음에 기술하는 제어레지스터(15)의 각각은 서로 다른 어드레스에 할당되어 있고, CPU(2)가 레지스터에 할당된 어드레스를 나타내는 내부어드레스신호를 형성하는 것에 의해 그 레지스터를 선택해서 리드할 수 있게 되도록 되어 있다. 이 때문에 상기 타이머회로(7)에는 내부어드레스버스를 거쳐서 CPU(2)로부터의 내부어드레스신호가 공급되고, 내부제어신호버스를 거쳐서 CPU(2)로부터의 제어신호가 공급되는 레지스터선택회로(20)이 마련되어 있다. 레지스터선택회로(20)은 내부어드레스신호를 디코드해서 캡처레지스터(11),(12) 또는 제어레지스터(15)를 선택하는 선택신호를 형성한다. 이것에 의해 CPU(2)가 예를 들면 캡처 레지스터(11)에 할당된 어드레스를 나타내는 내부어드레스신호를 출력한 경우 상기 선택회로(20)에서 상기 캡처레지스터(11)에 대해 레지스터선택신호가 출력 된다. 마찬가지로 CPU(2)에서 캡 처 레지스터(12)를 나타내는 내부어드레스신호가 출력된 경우에는 캡처레지스터(12)에 대해서 레지스터선택신호가 출력되고, 제어레지스터(15)를 나타내는 내부어드레스신호가 출력된 경우에는 제어레지스터(15)에 대해서 레지스터 선택신호가 출력된다. 또, 상기 제어신호버스를 거쳐서 상기 선택회로(20)에 공급되는 제어신호로써는 CPU(2)에서 출력되고있는 내부어드레스신호가 유효한 것인지 아닌지를 나타내는 스트로브신호등이다. 또한, 동일도면에는 도시되어 있지 않지만 캡처 레지스처(11),(12) 및 제어레지스터(15)에는 CPU(2)에서 리드/라이트신호가 공급되고 있다. 특히 제한되지 않지만 상기 캡처레지스처(11),(12)는 내부데이타버스에 대해서 리드전용으로 되고, 상기 제어레지스터(15)는 내부데이타버스에 대해서 리드/라이트가능하게 되어 있다.
상기 캡처레지스터(11)의 입력 노드(병렬입력)는 상기 프리런닝카운터(10)의 출력하는 멀티플렉서(17)의 한쪽의 입력노드에 결합됨과 동시에 상술한 선택회로(20)으로 부터의 선택신호와 상기 리드/라이트신호에 의해서 제어되는 게이트회로(도시하지 않음)를 거쳐서 내부데이타버스에 결합되어 있다. 이 도시하지 않은 게이트회로는 상기 리드/라이트신호가 리드상태를 나타내고 있을 때 상기 선택신호에 응답해서 캡처레지스터(11)에 유지되어 있는 데이터를 상기 내부데이타버스에 전달한다. 또한, 상기 멀티플렉서(17)의 다른쪽의 입력노드에는 상기 프리런닝카운터(10)의 출력노드가 결합되어 있다. 또, 상기 캡처레지스터(12)는 그 입력노드(병렬입력)가 상기 멀티플렉서(17)의 출력노드에 결합되고, 상기 선택회로(20)으로 부터의 선택신호와 상기 리드/라이트신호에 의해 제어되는 게이트회로(도시하지 않음)를 거쳐서 그 출력노느(병렬출력)가 상기 내부데이타버스에 결합되고 있다. 이 게이트회로는 상기 리드/라이트신호가 리드상태일 때 상기 선택신호에 응답해서 상기 캡처레지스터(12)의 유지데이타를 상기 내부데이타버스에 전달한다.
상기 제어레지스터(15)는 상기 리드/라이트신호가 라이트상태로 되어 있을 때 상기 선택회로(2)으로부터의 선택신호에 응답해서 내부데이타버스에 있어서의 데이터를 페치하여 유지한다. 또, 상기 리드/라이트신호가 리드상태로 되어 있을때에는 상기 선택신호에 응답해서 유지하고 있는 데이터를 상기 내부데이타버스에 전달한다.
여기에서, 타이머회로(7)에 공급할 수 있게 되는 계열이 다른 2종류의 이벤트펄스EP0이나 EP1은 특히 제한되지 않지만 소정사상의 발생이나 변화에 따라서 상승변화 또는 하강변화하는 신호로 되고, 예를들면 본 실시예의 마이크로컴퓨터(1) 등에 의해서 제어되는 외부기기에 마련된 센서에서 출력되고, 각각의 센서는 소정 사상을 검출하는 것에 의해 그 고유의 이벤트펄스EP0이나 EP1을 레벨변화시킨다. 예를들면 제 1 의 센서는 외부기기가 제 1의 상태로 되는 것에 의해 이벤트펄스EP0을 저레벨에서 고레벨로 변화시키고, 외부기기가 다른 상태로 변화하는 것에 의해 상기 이벤트펄스EP0을 고레벨에서 저레벨로 변화시킨다. 또, 제 2 의 센서는 외부기기가 제 2 의 상태로 되는 것에 의해 이벤트펄스EP1을 고레벨에서 저레벨로 변화시키고, 다른 상태로 변화하는 것에 의해 이벤트펄스EP1을 저레벨에서 고레벨로 변화시킨다.
본래 상기 2개의 캡처레지스터(11),(12)는 계열이 다른 2종류의 이벤트펄스EP0이나 EP1에 대응되고, 프리런닝카운터(10)에서 출력되는 개시데이타, 즉 계수데이타를 각각의 이벤트펄스EP0이나 EP1의 상승변화 또는 하강변화에 따라서 개별적으로 래치한다. 각각의 캡처레지스터(11),(12)에 대한 데이터래치의 타이밍은 각각에 공급되는 이벤트펄스EP0, EP1의 변화에 따라서 캡처레지스터용의 래치타이밍제어회로(13),(14)에 의해 제어된다.
래치타이밍제어회로(13),(14)는 개별적으로 공급되는 이벤트펄스EP0, EP1의 에지를 검출하는 기능을 갖고, 필요한 에지를 검출하면 캡처레지스터(11),(12)의 제어단자, 즉 각 D형 플립플롭의 클럭입력단자에 상승에지를 갖는 트리거신호Tg0, Tg1을 부여한다. 캡처레지스터(11),(12)는 트리거신호 Tg0, Tg1의 상승에지에 응답해서 입력노드에 공급되어 있는 데이터를 래치한다. 상기 래치타이밍제어회로(13),(14)에 있어서 검출해야할 이벤트펄스EP0,EP1의 에지의 종류는 제어레지스터(15)의 내용에 따라서 프로그램가능하게 설정할 수 있게 되어 있다. 이것에 의해 이벤트펄스EP0,EP1의 상승변화, 하강변화 또는 쌍방의 변화에 동기해서 상승에지를 갖는 트리거신호Tg0,Tg1이 캡처레지스터(11),(12)에 부여된다. 또한, 제어레지스터(15)는 상술한 바와 같이 내부버스(8)을 거쳐서 CPU(2)에 의해 리드/라이트의 액세스가 가능하게 되어 있다.
타이머회로(7)에 관한 자금까지의 설명, 즉 1개 이벤트펄스에 대해서 1개의 캡처레지스터를 할당한다는 내용은 통상적인 타이머회로에 있어서의 캡쳐기능과 기본적으로 다른 것은 아니지만 본 실시예의 타이머회로(7)은 또 그 기능에 부가하여 시간정보의 측정정밀도나 최소시간의 측정한계를 개선하기 위해서 상기 캡처레지스터(12)를 캡처레지스터(11)에 있어서의 래치데이타를 위한 세이브레지스터로써 이용할 수 있는 기능을 선택할 수 있게 되어 있다.
이 기능을 실현하기 위해서 상기 캡처레지스터(11)에 래치된 계수데이타 또는 프리런닝카운터(10)에서 출력되는 계수데이타중 어느 한쪽을 선택적으로 다른쪽의 캡처레지스터(12)에 부여하기 위한 멀티플렉서(17)가 마련되고, 또 상기 래치타이밍제어회로(14)에 부여되는 이벤트펄스를 상기 이벤트펄스EP0,EP1중 어느 한쪽으로 전환제어하는 이벤트펄스전환회로(18)이 마련되어 있다. 상기 멀티플렉서(17)과 이벤트펄스전환회로(18)은 제어레지스터(15)에서 출력되는 선택신호Se1에 의해서 그 동작이 제어되고, 멀티플렉서(17)이 한쪽의 캡처레지스터(11)에 래치된 계수데이타를 선택하는 상태로되면 이것에 따라서 이벤트펄스전환회로(18)은 이벤트펄스EP0을 선택하는 상태로 제어된다.
이것에 의해 타이머회로(7)은 캡처레지스터(11)에 대한 데이터래치타이밍을 이벤트펄스EP1의 변화에 동기시키고, 동싱 캡처레지스터(12)에 대한 데이터래치타이밍을 이벤트펄스EP1의 변화에 동기시키는 제 1 모드와 실질적으로 직렬 접속상태로 된 캡처레지스터(11),(12)에 대한 데이터래치타이밍응 이벤트펄스EP0의 변화에 동기시키는 제2모드를 선택가능하게 한다.
제 1 도에 도시된 인터럽트제어회로(19)에는 상기 래치타이밍제어 회로(13),(14)에서 출력되는 트리거신호Tg0,Tg1이 공급된다. 이 인터럽트제어회로(19)는 특히 제한되지 않지만 제어레지스터(15)의 설정상태에 따라서 타이머회로(7)에 제 1 모드가 설정되어 있는 경우에는 트리거신호Tg0, Tg1의 상태와 미리 제어레지스터(15)에 설정된 조건을 비교하여 그것이 일치했을 때 CPU(2)에 인터럽트신호 IRQi, IRQj를 부여한다. 이 인터럽트신호IRQ1,1RQj는 이벤트펄스EP0,EP1에 할당되어 있는 사상의 발생을 각각 개별적으로 CPU(2)에 알리는 의미를 갖는다. 또, 인터럽트제어회로(19)는 특히 제한되지 않지만 제어레지스터(15)의 설정상태에 따라서 타이머회로(7)에 제 2 모드가 설정되어 있는 경우에는 트리거신호Tg0,Tg1의 상태와 미리 제어레지스터(15)에 설정된 조건을 비교하여 그것이 일치했을 때 CPU(2)에 인터럽트신호IRQk를 부여한다. 이 인터럽트신호IRQk는 이벤트펄스EP0에 할당되어 있는 사상의 발생을 CPU(2)에 알리는 의미를 갖는다.
제 5b 도에는 상기 제어레지스터(15)의 1실시예가 도시되어 있다. 베어레지스터(15)는 8비트의 레지스터로 구성되어 있고, 각 비트가 각각 소정의 의미를 갖도록 되어 있다.
즉, 비트BUFE는 버러인에이블비트로써, 이 비트에 예를 들면 1이 라이트되는 것에 의해 상기 선택신오Se1은 상기 멀티플렉서(17)에 대해서 상기 캡처레지스터(11)의 유지데이타를 상기 캡처레지스터(12)의 입력노드에 전달하도록 지시함과 동시에 이벤트펄스전환회로(18)에 대해서 상기 이벤트펄스EP0을 상기 래치타이밍제어회로(14)에 전달하도륵 지시하는 전위로 된다. 즉, 이 버퍼인에이블비트BUFE에 1을 라이트하는 것에 의해서 상기 제 2 모드가 설정되고, 1을 라이트하는 것에 의해서 상기 제 2 모드가 설정되고, 0을 라이트하는 것에 의해서 상기 제 1 모드가 설정된다. 비트IEGA1,IEGA2는 상기래치타이밍제어회로(13)의 동작을 제어하기 위한 입력에지비트로써, 이들 비트의 내용에 따라 상기 래치타이밍제어회로(13)은 공급되어 있는 이벤트펄스의 어떤 에지(상승, 하강 또는 쌍방의 에지)에 응답하는가가 정해진다. 예를들면 입력에지IEGA1,IEGA2에 0, 0이 설정되어 있던 경우 상기 래치타이밍제어회로(13)은 이벤트펄스의 상승변화에 응답해서 상승에지를 갖는 트리거신호를 형성하고, 0,1이 설정되어 있던 경우에는 이벤트펄스의 하강변화에 응답해서 상기 트리거신호를 형성하고, 1,0이 설정되어 있던 경우에는 이벤트펄스의 상승변화 및 하강변화에 각각 응답해서 상기 트리거신호를 형성한다. 비트IEGB1,IEGB2는 상기 입력에지비트IEGA1,IEGA2와 같은 입력에지비트이다. 단, 이 입력에지비트IEGB1,IEGB2는 상기 래치타이밍 제어회로(14)의 동작을 제어하는 것이다. 따라서, 상술한 설명에 있어서 래치타이밍제어회로(13)을 래치타이밍제어회로(14)와 대체하는 것에 의해 그 작용을 용이하게 이해할 수 있을 것이다.
비트EICA,EICB 및 EICC의 각각은 캡처인터럽트인에이블비트로써, 이들 비트로부터의 신호는 상기인터럽트제어회로(19)에 공급되어 있다. 캡처인터럽트인에이블비트EICA는 상기 트리거신호Tg1 형성되었을 때 인터럽트신호IRGi를 형성하는지 하지 않는지를 결정하는 비트이고, 캡처인터럽트인에이블비트BICB는 상기 트리거신호Tg1이 형성되었을 때 인터럽트신호IRGj를 형성하는지 하지않는지를 결정하는 비트이다. 상기 인터럽트제어회로(19)는 캡처인터럽트인에이블비트EICA(EICB)에 예를들면 1의 인터럽트허가플래그가 미리 라이트되어 있으면 상기 트리거신호T0(Tg1)의 발생에 응답해서 인터럽트신호IRQi(IRQj)를 형성한다. 또, 상기 캡처인터럽트인에이블비트EICC는 상술한 제 2 모드가 설정되어 있을 때 상기 트리거신Tg0, Tg1에 응답해서 상기 인터럽트신호IRQk를 형성하는지 하지않는지를 결정하는 비트이다. 이 캡처인터럽트인에이블비트EICC에 인터럽트허가플래그가 미리 라이트 되어 있던 경우 상기 인터럽트제어회로(19)는 예를들면 다움에 제 2 도에 따라 기술하는 바와 같이 상승에지를 갖는 트리거신호가 3회발생되면 인터럽트신호IRQk를 발생한다. 또한, 특히 제한되지않지만 상기 인터럽트제어회로(19)에는 설정되어 있는 모드를 식별할 수 있도록 상기 버러인에이블비트BUFE로부터의 제어신호도 공급되어 있다. 상술한 설명에서 이해할 수 있는 바와 같이 이들 각 비트에는 CPU(2)에 의해 바라는 조건을 나타내는 데이터가 미리 라이트된다. 또, 미리 설정되어 있는 조건을 CPU(2)에 의해서 리드할수도 있다.
다음에 상기 실시예의 동작의 1예를 제 2a~g 도에 따라 설명한다.
다음의 동작설명에서는 첫 번째의 이벤트의 발생에 의해 상승하고, 두 번째의 이벤트의 발생에 의해 하강하는 이벤트펄스EP0의 폭을 상기 제 2 모드에 설정한 타이머회로에 의해서 측정하는 경우를 예로한다.
제어레지스터(15)가 CPU(2)에 의해 미리 상기 제 2 모드로 설정되는 것에 의해 멀티플렉서(17)은 캡처레지스터(11)의 래티데이타를 선택해서 캡처레지스터(12)로 출력하는 상태로 제어됨과 동시에 이벤트펄스 전환회로(18)은 이벤트펄스EP0을 래치타이밍제어회로(14)에 공급가능하게 하는 상태로 제어된다.
이러한 이벤트펄스EP0의 폭을 측정하는 경우 래치타이밍제어회로(13)은 이벤트펄스EP0의 상승 및 하강 양쪽의 변화를 검출하는 것에 의해 상승에지를 갖는 트리거신호Tg0을 캡처레지스터(11)에 부여하도록 제어레지스터(15)를 거쳐서 그 동작이 초기설정된다. 또, 래치타이밍제어회로(14)는 이벤트펄스EP0의 하강변화를 검출하는 것에 의해 상승에지를 갖는 트리거신호Tg1을 캡처레지스터(12)에 부여하도록 초기설정된다. 인터럽트제어회로(19)는 양쪽의 트리거신호Tg0,Tg1이 합계 3회의 상승에지변화될때마다 인터럽트신호IRQk를 어서트하도록 초기설정된다.
이와 같이 해서 타이머회로(7)에 제 2 모드가 설정된후 시각t0에서 이번테플스EP0(제 2b 도)이 상승변화되면 래치타이밍제어회로(13)이 이것을 검출하는 것에 의해 시각t1에서 트리거신호Tg0(제 2c 도)을 상승에지변화시킨다. 이것에 의해 캡처레지스터(11)은 그때의 프리런닝카운터(10)의 계수데이타Dn을 래치한다.
계속해서 시각t2에서 이벤트펄스EP0이 하강에지변화되면 래치타이밍제어회로(13),(14)가 이것을 검출하는 것에 의해 시각t3에서 트리거신호Tg1을 상승에지변화시킨다. 이것에 의해, 캡처레지스터(11)은 그때의 프리런닝카운터(10)의 계수데이타Dr을 래치한다. 캡처레지스터(11)이 그 계수데이타Dr을 래치할 때 그 전의 이벤트발생시간에 대응하는 계수데이타Dn은 이미 멀티플렉서(17)을 거쳐서 캡처레지스터(11)에서 캡처레지스터(12)로 세이브되어 있다.
이와 같이 해서 캡처레지스터(11),(12)에 필요한 계수데이타Dr, Dn이 래치되면 인터럽트신호IRQk가 어서트되는 것에 의해 CPU(2)는 그들 캡처레지스터(11),(12)의 래치데이타를 리드, 액세스하고, 리드한 계수데이타Dr과 계수데이타Dn의 차를 산출해서 그 이벤트펄스EP의 폭에 따른 정보를 얻는다.
특히 제한되지 않지만 상기 캡처레지스터(12)는 트리거신호Tg1의 상승에지에 응답해서 그 입력노드에 전달되어 있는 계수데이타Dn을 래치한다. 이 경우 멀티플렉서(17)을 거쳐서 캡처레지스터(11)의 유지데이타Dn이 미리 캡처레지스터(12)의 입력노드에 전달되어 있으므로 상기 캡처레지스터(11)이 새로운 계수데이타Dr을 래치해도 캡처레지스터(12)의 입력노드에 있어서의 데이터는 계수데이타Dn에서 데이터Dr로 즉시 변화하지 않는다. 그 때문에 캡처레지스터(12)에 계수데이타Dn대신에 계수데이타Dr이 래치되고 마는 것을 방지할 수 있다.
이와 같은 이벤트펄스EP0의 폭을 측정하는 동작을 상술한 제 1 모드에서 처리하는 경우 이벤트펄스EP0의 상승변화에 동기해서 캡처레지스터(11)에 계수데이타Dn이 레치되면 CPU(2)는 다음의 이벤트발생에 호응해서 이뗀트펄스EP0이 하강변화되어 캡처레지스터(11)의 래치데이타Dn이 데이터Dr로 갱신될때까지 이 계수 데이터Dn을 RAM(4)의 소정의 영역등으로 세이브시키지 않으면 안된다.
제 4 도에는 본 발명에 관한 타이머회로의 다른 실시예가 도시되어 있다.
제 4 도에 도시된 타이머회로(22)도 제 3 도에 도시된 마이크로컴퓨터(1)에 내장되지만 제 1 도에 도시된 타이머회로(7)과는 캡처 기능이 다르다. 즉, 캡처레지스터(11)에 래치된 계수데이타를 세이브시키는 레지스터로써 전용의 세이브레지스터(21)을 갖고, 쌍방의 레지스터(11),(21)에 의해 이벤트펄스EP0에 대한 캡처기능을 실현하는 전용 구조로 되어 있다. 또, 제 4 도에서 제 1 도와 같은 회로블럭에는 같은 부호를 붙이고 그 상세한 설명은 생략한다.
제 4 도에 도시된 구성의 타이머회로(22)에 있어서도 예를들면 상술한 제 1 도의 실시예의 경우와 마찬가지로 첫 번째의 이벤트의 발생에 의해 상승하고, 두 번째의 이벤트의 발생에 의해 하강하는 이벤트펄스EP0의 폭을 측정하는 경우 래치타이밍제어회로(13)은 이벤트펄스EP0의 상승변화와 하강변화의 양쪽을 검출하는 것에 의해 상승에지를 갖는 트리거신호Tg0을 캡처레지스터(11)에 부여하도록 제어레지스터(15)를 거쳐서 그 동작이 초기설정된다. 또, 래치타이밍제어회로(14)는 이벤트펄스EP0의 하강변화를 검출하는것에 의해 상승에지를 갖는 트리거신호Tg1을 세이브레지스터(21)에 부여하도록 초기설정된다. 인터럽트제어회로(19)는 양쪽의 트리거신호Tg0,Tg1이 합계3회의 상승에지 변화될때마다 인터럽트신호IRQk를 어서트하도록 초기설정된다. 이 상태에서 이벤트펄스EP0이 상승변화되면 래치타이밍제어회로(13)에서 출력되는 트리거신호Tg0이 상승에지 변화되는 것에 의해 캡처레지스터(11)은 그 때의 프리런닝카운터(10)의 계수데이타를 래치한다.
계속해서 이벤트펄스EP0이 하강변화되면 래치타이밍제어회로(13),(14)가 이것을 검출하는 것에 의해 트리거신호Tg0,Tg1을 상승에지 변화시킨다. 이것에 의해 캡처레지스터(11)은 그때의 프리런닝카운터(10)의 계수데이타를 래치한다. 캡처레지스터(11)의 래치데이타가 그 계수데이타에 의해 갱신될 때 그전의 이벤트발생시간에 대응하는 계수데이타는 이미 세이브레지스터(21)에 세이브되어 있다.
이 실시예에 있어서도 세이브레지스터(21)은 트리거신호Tg1의 상승에지에 응답해서 세이브레지스터(21)의 입력노드에 미리 전달되어 있는 개시 데이터를 래지한다. 미리 캡처레지스터(11)에서 세이브레지스터(21)의 입력노드에 개시데이타가 전달되어 있으므로, 캡처레지스터(11)이 프리런닝카운터(10)에서 새로운 개시데이타를 래치하는 것에 의해 그 레지스터(11)의 출력노드에 있어서의 데이터가 변화하기 전에 세이브레지스터(21)은 입력노드에 전달되어 있는 앞의 개시데이타를 래치할 수 있다. 그러나, 세이브레지스터(21)이 확실하게 앞의 개시데이타를 래치할 수 있게 하기 위해서 레지스터(11)과 레즈스터(21)사이에 자연회로를 마련하도록 해도 된다.
본 실시예에 있어서도 제 1 도의 실시예와 마찬가지로 듀티가 비교적 작은 펄스폭의 측정이나 비교적 좁은 간격으로 발생하는 입력의 펄스형상변화의 측정시에 필요한 이벤트폭의 발생이나 변화에 대한 계측가능한 시간적 측정 정밀도나 연속해서 발생하는 이벤트의 계측 가능한 간격시간의 최소값을 CPU(2)가 캡처레지스터(11)을 액세스해서 그 래치데이타를 세이브시킬때까지 필요한 소요시간에 제한받지않도록 할 수 있어 타이머회로의 신뢰성을 향상시킬 수 있다.
또, 본 실시예에 있어서는 제 1 도의 실시예에서 설명한 바와 같은 멀티플렉서 및 이벤트펄스 전환회로가 마련되어 있지 않다. 그 때문에 제어레지스터에는 상술한 바와 같은 비트BUFE는 특별히 필요하게 되지 않는다. 또한, 비트EICA,EICB도 특별히 필요하게 되지 않는다.
이상 본 발명자에 의해서 이루어진 발명을 상기 실시예에 따라 구체적으로 설명했지만 본 발명은 상기 실시예에 한정되는 것은 아니고, 그 요지를 이탈하지 않는 범위에서 여러 가지로 변경가능한 것은 물론이다.
예를들면 제 1 도의 실시예에서는 멀티플렉서(17)이나 이벤트펄스 전환회로(18)에 의해 캡처레지스터를 2단 직렬로 접속해서 그 후단을 세이브레지스터로 이용하는 구성으로 했지만 또 캡처레지스터의 직렬단수를 증가시킬 수 있도록 멀티플렉서나 이벤트펄스전환회로를 증설해도 좋다. 제 4 도의 실시예에서 설명한 구성에서도 세이브레지스터를 여러단 직렬접속해도 좋다. 또한, 세이브레지스터를 직렬접속하는경우(제 4 도의 실시예), 더나아가서는 직렬접속상태가 선택된 캡처레지스터를 세이브레지스터로써 이용하는 경우(제 1 도의 실시예), 상술한 바와 같이 각각의 레지스터는 임의로 CPU에 의해 액세스가능하게 되고, 또 동일 계열의 이벤트펄스 (예를들면 이벤트펄스EP0)에 할당되는 것이 필요하게 된다. 이것에 의해 CPU는 원하는 레지스터를 랜덤하게 액세스해서 필요한 연산데이타를 자유롭게 리드해서 필요한 이벤트의 발생이나 변화를 감시할 수 있다.
또, 상기 실시예에서는 캡처레지스터나 세이브레지스터의 래치데이타가 갱신된 것을 CPU에 인터럽트신호를 부여하는 것에 의해 알리도록 하고 있었지만 그 이외의 적절한 수단으로 변경할 수 있다.
예를들면 제 1 도에 있어서, 제어레지스터(15)의 비트구성을 제 5a 도와 같이 변경하여 제 1 도에 점선으로 표시되어 있는 바와 같이 트리거신호Tg0,Tg1이 제어레지스터(15)에도 공급되도록 변경한다.
제 5a 도에 도시되어 있는 제어레지스터(15)에 있어서, 비트BUFE는 제 5b 도에 도시되어 있는 버퍼인에이블비트BUFE와 같은 버퍼인에이블비트이고, 비트IEGA(IEGB)는 래치타이밍제어회로(13),(14)의 동작을 제어하기 위한 입력에지비트이고, 비트ICFA(ICFB)는 트리거신호Tg0(Tg1)의 상승에지에 응답해서 1의 플래그가 설정되는 입력캡처비트이고, 비트EICA,EICB,EICC는 제 5b 도에 있어서의 캡처인터 럽트인에이블비트EICA,EICB,EICC와 같은 캡처인터럽트인에이블비트이다.
제 5a 도의 실시예에 있어서는 각 래치타이밍제어회로(13),(14)에 대한 입력에지비트가 1비트이므로 입력에지비트IEGA(1EGB)에 예를들면 1이 설정되어 있던 경우 래치타이밍제어회로(13),(14)는 이벤트펄스EP0(EP1)의 상승에지를 검출해서 트리거신호Tg0(Tg1)을 상승하고, 입력에지비트IEGA(IEGB)에 0이 설정되어 있던 경우 래치타이밍제어회로(13),(14)는 이벤트펄스EP0(EP1)의 하강에지를 검출해서 트리거신호Tg0(Tg1)을 하강하도록 구성된다. 상기 트리거신호Tg0(Tg1)이 상승하는 것에 의해 상기 입력캡쳐비트ICFA(ICFB)에는 플래그 ''1이 설정된다. 그 때문에 CPU(2)에 의해 상기 제어레지스터(15)를 리드액세스해서 상기 입력캡처비트ICFA,ICFB의 값을 검사하는 것에 의해 입력캡처레지스터(11),(12)에 개시데이타가 유지되었는지 아닌지를 식별할 수 있다. 즉, 소위 폴링에 의해서 캡처레지스터(11),(12)의 상태를 알 수 있다. 이 실시예의 경우 특히 제한되지 않지만 상기 입력캡처비트ICFA,ICFB의 값, 버퍼인에이블비트BUFE의 값 및 캡처인터럽트인에이블비트EICC의 값은 인터 럽트제어회로(19)에 공급된다. 이것에 의해 타이머회로(7)이 상기 제 2 모드로 설정되어 있는지 아닌지를 상기 버퍼인에이블비트BUFE로 식별해서 인터럽트허가 플래그가 캡처인터럽트인에이블비트EICC에 설정되고,제 2 모드가 설정되어 있던 경우 상기 입력캡처비트ICFA 및 ICFB의 각각에 플래그 1이 설정되면 상기 인터럽트제어회로(19)가 인터럽트신호1RQk를 형성하도록 구성되어 있다. 이 인터럽트신호1RQk에 응답해서 제 1 도의 실시예와 마찬가지로 CPU(2)는 2개의 캡처레지스터(11),(12)의 유지데이타를 리드해서 이벤트펄스EP0의 펄스폭의 시간 등을 연산으로 구한다. 또, 이 경우 특히 제한되지 않지만 상기 입력에지비트IEGA에는 ''1''이 미리 라이트되고, 상기 입력에지비트IEGB에는 0이 미리 라이트되어있다. 이 실시예에 있어서도 제어레지스터(15)로의 초기데이타의 라이트는 CPU(2)에 의해 실행된다. 상기 입력캡처비트ICFA,ICFB의 리세트는 CPU(2)에 의해서 그 비트에 데이터를 라이트하는 것에 의해 실행되도록 해도 되고, 도시되어 있지 않은 리세트신호의해 리세트하도록 해도 된다.
또, 제 3 도에 있어서, 이벤트신호EP0, EP1이 공급되는 외부단자와 병렬입출력회로(6)이 결합되어야할 외부단자를 공통으로 해도 된다. 즉, 이벤트신호가 공급되어야할 외부단자와 다른 신호용의 외부단자를 공통으로 해도 된다. 이 경우, 예를들면 마이크로컴퓨터(1)에 CPU(2)에 의해서 라이트액세스 가능한 레지스터를 마련하고, 그 레지스터의 소정비트에 의해서 상기 공통으로 된 외부 단자가 상기 타이머회로(7)의 이벤트입력노드에 결합될지 또는 다른 회로의 입력 또는 출력노드에 결합될지를 결정하도록 하면 된다. 이것은 예를들면 상기 소정비트에 의해서 제어되는 선택회로로 용이하게 달성할 수 있다.
상술한 실시예에 있어서는 제어레지스터, 입력캡처레지스터를 선택하기 위한 선택회로(20)이 타이머회로에 마련되어 있었지만 이것은 타이머회로에 한정되지 않고 마이크로컴퓨터(1)내에 마련되어 있으면 된다. 리드/라이트신호도 상기 선택회로에 공급되도록하여 리드시에 입력캡처레지스터에 레지스터선택신호가 공급되도록 하고, 리드/라이트시 제어레지스터에 레지스터선택신호가 공급되도록 해도 된다. 또, 선택회로(20)은 상술한 실시예에 한정되지 않고 여러 가지 실시형태를 취할 수 있다. 마찬가지로 선택회로(17), 전환회로(18), 레지스터(11),(12) 및 (15)의 구성도 여러 가지 형태를 취할 수 있다.
또, 멀티플렉서(선택회로)(17)대신에 캡처레지스터(11) 또는 (12)에 선택신호Se1에 따라서 선택동작을 하는 선택기능을 갖게 하도록 해도 좋다.
상술한 각 실시예에 의하면 다음과 같은 작용효과를 얻을 수 있다.
(1) 착안해야할 필요한 사상의 발생에 이어서 다음에 착안해야할 사상이 발생하는 경우, 앞서의 사상발생에 호응하는 이벤트펄스EP0의 변화에 따라서 캡처레지스터(11)에 래치된 계수데이타는 다음의 사상발생에 호응하는 이벤트펄스EP0의 변화에 의해서 갱신되기전에 멀티플렉서(17)을 거쳐서 다른 캡처레지스터(12)로 세이브되므로, 착안해야할 2개 이상의 이벤트가 짧은 간격으로 발생하였을 때 캡처레지스터(11)의 래치데이타가 갱신되기 전의 그 래치데이타를 CPU(2)가 액세스해서 RAM(4)등으로 세이브시키는 처리를 필요로 하지 않고, 뒤부터 캡처레지스터(11),(12)에 축적된 데이터를 임의로 리드해서 소정의 펄스폭 또는 이벤트 간격 시간의 정보를 확실히 얻을 수 있다. 따라서, 듀티가 비교적 작은 펄스폭의 측정이나 비교적 좁은 간격으로 발생하는 입력의 펄스형상변화의 측정시 등에 필요한 이벤트의 발생이나 변화에 대한 계측가능한 시간적, 측정정밀도나 연속해서 발생하는 이벤트의 계측가능한 간격시간의 최소값을 CPU(2)가 캡처레지스터(11) 또는 (12)를 액세스해서 그 래치데이타를 세이브시킬때까지의 소요시간에 제한받지 않도록 할 수 있고, 더나아가서는 타이머 회로(7)에 있어서의 시간의 특정한계 또는 정밀도가 프리런닝카운터의 기본클럭 신호의 주기에 대해서 매우 거칠은 것으로 되는 사태를 방지할 수 있고, 이것에 의해 타이머회로의 신뢰성향상을 달성할 수 있다.
(2) 1개의 이벤트펄스에 대해서 1개의 캡처레지스터를 할당해서 실현되는 제 1 캡처기능에 또 시간정보의 측정정밀도나 최고시간의 측정한계를 개선하기 위해서 다른쪽의 캡처레지스터(12)를 한쪽의 캡처레지스터(11)에 있어서의 래치데이타를 위한 세이브레지스터로써 이용하는 제 2 캡처기능을 선택적으로 실현할 수 있다는 범용성이 있다.
(3) 각각의 캡처레지스터에 대한 데이터래치타이밍은 래치타이밍제어회로에 의해 이벤트펄스의 변화에 따라서 프로그램이 가능하게 설정할 수 있게 되므로, 이벤트펄스의 어떤 변화에 대응해도 자유롭게 필요한 계수데이타를 취득할 수 있다.
(4) CPU(2)가 결합된 내부버스와는 다른 버스b(제 1 도 및 제 4 도의 실시예에서 캡처레지스터(11)의 유지데이타를 캡처레지스터(12) 또는 세이브레지스터(21)로 전달하기 위한 버스)를 거쳐서 레지스터의 유지데이타가 다른 레지스터에 전송되므로, 이 전송이 실행되고 있는 동안에도 CPU는 내부버스를 사용한 처리를 실행할 수 있다. 그 때문에 마이크로컴퓨터의 전체로써 처리시간의 단축화를 도모할 수 있다.
이상 본 발명자에 의해서 이루어진 발음을 그 배경으로 한 이용분야인 마이크로컴퓨터에 적용한 경우에 대해서 설명했지만, 본 발명은 그것에 한정되는 것은 아니고, 유니버셜펄스프로세서나 타이머회로 그 자체, 더나아가서는 서보컨트롤러등에도 널리 적용할 수 있다. 본 발명은 펄스폭 등에 의해서 필요한 사상의 간격이나 펄스폭을 측정하는 조건의 것에 적용할 수 있다.
본원에서 개시되는 발명중 대표적인 것에 의해서 얻을 수 있는 효과를 간단히 설명하면 다음과 같다. 즉, 캡처레지스터에 래치된 개시데이타를 받아서 이것을 임의로 리드가능하게 래치하는 세이브레지스터를 마련하고, 이 세이브레지스터로의 데이터래치타이밍을 이벤트펄스의 변화에 연동해서 제어하도록 한것이므로, 이벤트가 발생할때마다 캡처레지스터의 내용을 CPU등이 그때마다 세이브시키는 처리가 불필요하게 된다. 따라서, 듀티가 비교적 작은 펄그폭의 측정이나 비교적 좁은 간격으로 발생하는 입력의 펄스형상 변화의 측정시 등에 필요한 이벤트의 발생이나 변화에 대한 계측가능한 시간적 측정정밀도나 연속해서 발생하는 이벤트의 계측가능한 간격시간의 최소값을 CPU가 캡처레지스터를 액세스해서 그 래치데이타를 세이브시킬때까지의 소요시간에 제한받지 않도록할 수 있고, 더나아가서는 타이머회로에 있어서의 시간의 측정한계 또는 정밀도가 프리런닝카운터의 기본클럭 신호주기에 대해서 매우 거칠은 것으로 되는 사태를 방지할 수 있게 되고, 이것에 의해서 타이머회로의 신뢰성을 향상시킬 수 있다는 효과가 있다.
또, 1개의 캡처레지스터에 래치된 개시데이타 또는 개시수단에서 출력되는 개시데이타중 어느 한쪽을 선택적으로 다른 캡처레지스터에 부여하기 위한 선택수단을 마련하고, 이 선택수단이 1개의 캡처레지스터에 래치된 개시데이타를 선택하는 상태에 호응해서 쌍방의 캡처레지스터의 데이터래치타이밍을 동일한 이벤트펄스에 따라 제어하도록 2계동의 이벤트펄스를 전환제어가능하게 하는 것에 의해 1개의 이벤트펄스에 대해서 1개의 캡처레지스터를 할당해서 실현되는 캡처기능에 또 시간정보 측정정밀도나 최소시간의 측정한계를 개선하기 위해 다른쪽의 캡처레지스터를 한쪽의 캡처레지스터에 있어서의 래치데이타를 위한 세이브레지스터로써 이용하는 캡처기능을 선택적으로 실현할 수 있다는 범용성을 타이머회로도 얻을 수 있다.

Claims (28)

  1. 제 1 의 버스, 중앙처리장치, 상기 제 1 의 버스를 거쳐서 상기 중앙처리장치에 의해 액세스가 능하게 된 제 1 의 레지스터수단, 상기 제1의 버스를 거쳐서 상기 중앙처리장치에 의해 액세스가 능하게 된 제 2 의 레지스터수단 및 상기 제 1 의 레지스터수단과 제 2 의 레지스터수단에 결합되어 상기 제 1 의 레지스터수단의 데이터를 상기 제 2 의 레지스터수단에 전달하는 것이 가능하게 된 제 2 의 버스를 포함하는 데이터처리장치.
  2. 제 1 항에 있어서, 상기 제 1, 제 2 의 레지스터수단과 상기 중앙처리장치에 결합되고, 상기 중앙처리장치에서 출력되는 어드레스신호에 따라서 적어도 상기 제 1, 제 2 의 레지스터수단중 하나에 대해서 선택신호를 공급하는 레지스터 선택수단을 또 포함하는 데이터처리장치.
  3. 제 2 항에 있어서, 선택수단을 또 갖고, 상기 선택수단과 상기 제 2 의 버스를 거쳐서 상기 제 1 의 레지스터와 상기 제 2 의 레지스터가 결합되고, 상기 선택수단에 의해서 선택적으로 상기 제 1 의 레지스터와 상기 제 2 의 레지스터가 전기적으로 결합되는 데이터처리장치.
  4. 제 3 항에 있어서, 상기 제 1 의 버스와 상기 선택수단에 결합되고, 상기 중앙처리장치에 의해서 액세스가능한 제어레지스터수단을 또 갖고, 상기 제어레지스터에 유지된 데이터에 따라서 상기 선택수단이 선택적으로 상기 제 1 의 레지스터와 상기 제 2 의 레지스터를 전기적으로 결합시키는 데이터처리장치
  5. 카운터수단, 제 1 의 신호에 응답해서 상기 카운터수단에서 출력되고 있는 계수데이터를 유지하는 제 1 의 레지스터 수단, 상기 제 1 의 레지스터수단과 상기 카운터수단에 결합되고, 계수데이타 및 상기 제 1 의 레지스터수단에 유지된 데이터 중 어느 한쪽을 출력하는 선택수단 및 상기 선택수단에 결합되고,상기 선택수단에서 출력되고 있는 데이터를 제 2 의 신호에 응답해서 유지하는 제 2 의 레지스터수단을 포함하는 데이터처리장치.
  6. 제 5 항에 있어서, 제 1 의 이벤트신호에 응답해서 상기 제 1 의 신호를 형성하는 제 1 의 신호형성수단과 제 1 및 상기 제 1 의 이벤트신호를 받고, 어느 한쪽의 이벤트신호에 따라서 상기 제 2 의 신호를 형성하는 제 2 의 신호형성수단을 또 갖는 데이터처리장치.
  7. 제 6 항에 있어서, 상기 제 2 의 신호형성수단은 상기 제 1 및 제 2 의 이벤트신호를 받고, 어느 한쪽의 이벤트신호에 따른 제 3 의 신호를 형성하는 전환 수단과 상기 제 3 의 신호에 응답해서 상기 제 2 의 신호를 형성하는 수단을 갖는 데이터처리장치.
  8. 제 7 항에 있어서, 중앙처리장치 및 상기 중앙처리창치에 의해서 제어되고, 상기 선택수단 및 상기전환수단에 결합되어 상기 선택수단 및 상기 전환수단을 제어하는 제어수단을 또 갖는 데이터처리장치.
  9. 계시수단에서 출력되는 계시데이타를 이벤트펄스의 변화에 따라서 캡처레지스터에 래치하고, 이 래치된 계시데이타를 임의로 리드할 수 있게 되어 이루어지는 타이머회로에 있어서, 상기 캡처레지스터에 래치된 계시데이타를 받아서 이것을 임의로 리드할 수 있게 래치하는 세이브레지스터, 상기 캡처레지스터에 대한 데이터래치타이밍을 이벤트펄스의 변화에 따라서 프로그래머블하게 제어하는 캡처레지스터용 래치타이밍 제어수단 및 상기 세이브레지스터에 대한 데이터래치타이밍을 상기 캡처레지스터용래치타이밍제어수단에 공급되는 이벤트펄스의 변화에 따라서 프로그래머블하게 제어하는 세이브레지스터용 래치타이밍제어수단을 포함하는 타이머회로.
  10. 계열이 다른 이벤트펄스에 대응해서 합당되는 여러개의 캡처레지스터에 계시수단에서 출력되는 계시데이타를 각각의 이벤트펄스의 변화에 따라서 개별적으로 래치하고, 이들 래치된 계시데이터를 임의로 리드할 수 있게 되어 이루어지는 타이머회로에 있어서, 각각의 캡처레지스터에 대한 데이타래치타이밍을 각각에 공급되는 이벤트펄스의 변화에 따라서 프로그래머블하게 제어하는 캡처레지스터용 래치타이밍 제어수단, 제 1 의 캡처레지스터에 래치된 계시데이타 또는 계시수단에서 출력되는 계시데이타 중 어느 한쪽을 선택적으로 제 2 의 캡처레지스터에 부여하기 위한 제 1 의 선택수단 및 상기 제 1 의 선택수단이 제 1 의 캡처레지스터에 래치된 계시데이타를 선택하는 상태에 호응해서 제 1 의 캡쳐레지스터용 래치타이밍 제어수단에 부여되는 이벤트펄스를 제 2 의 캡처레지스터용 래치타이밍 제어수단에 부여할수 있는 상태를 선택할 수 있는 제 2 의 선택수단을 포함하는 타이머회로.
  11. 제 10 항에 있어서, 상기 제2의 캡처레지스터에 래치된 계시데이타 또는 계시수단에서 출력되는 계시데이타 중 어느 한쪽을 선택적으로 제 3 의 캡처레지스터에 부여하기 위한 제 3 의 선택수단.
    상기 제 3 의 선택수단이 제 2 의 캡처레지스터에 래치된 계시데이타를 선택함과 동시에 상기 제 1 의 선택수단이 제 1 의 캡처레지스터에 래치된 계시데이타를 선택하는 상태에 호응해서 제 1 의 캡처레지스터용 래치타이밍제어수단에 부여되는 이벤트펄스를 제 3 의 캡처레지스터용 래치타이밍제어수단에 부여할 수 있는 상태를 선택할 수 있는 제 4 의 선택수단을 또 포함하는 타이머회로.
  12. 제 1 의 버스, 중앙처러장치, 클럭신호를 공급하는 클럭공급수단, 상기 클럭신호를 받도록 결합되고, 상기 클럭신호를 계수해서 계수데이타를 유지하는 카운터수단, 제 1 의 상태 또는 제 2 의 상태를 갖는 외부발생입력신호를 받는 외부단자, 상기 카운은터수단에 결합되며, 또한 상기 제 1 의 버스를 거쳐서 상기 중앙처리장치에서 액세스가능하게 되고, 상기 외부발생입력신호가 제 1 의 상태에서 제 2 의 상태로 변화하는 제 1 의 이벤트에 응답하고 상기 카운터수단에서 공급된 제 1 의 이벤트발생을 나타내고 있는 제 1 의 계수데이타를 저장하는 제 1 의 레지스터수단, 상기 제 1 의 버스를 거쳐서 상기 중앙처리장치에서 액세스 가능하게 되는 제 2 의 레지스터수단 및 상기 외부발생입력신호가 제 2 의 상태에서 제 1 의 상태로 변화하는 제 2 의 이벤트에 응답하고 상기 제 1 레지스터수단의 출력노드를 상기 제 2 의 레지스터수단의 입력노드에 선택적으로 결합하는 제 2 의 버스를 포함하며, 상기 제 2 의 이벤트가 발생했을 때 상기 제 2 의 버스는 상기 제 1 의 레지스터수단에 저장된 상기 제 1 의 계수데이타를 상기 제 2 의 레지스터수단으로 전송하고, 상기 제 1 의 레지스터수단은 상기 외부발생입력신호가 제 2 의 상태에서 제 1 의 상태로 변화하는 제 2 의 이벤트에 응답하고 상기 카운터수단에서 공급된 제 2 의 이벤트의 발생을 나타내고 있는 제 2 의 계수데이타를 저장하고, 그것에 의해서 상기 제 1 의 레지스터수단내의 상기 제 1 의 계수 데이터가 상기 제 2 의 계수데이타에 의해서 갱신되기전에 상기 제 1 의 레지스터수단내의 상기 제 1 의 계수데이타가 상기 제 2 의 버스를 거쳐서 상기 제 2 의 레지스터수단에 저장되고, 상기 중앙처리장치는 상기 제 1 의 레지스터수단 및 제 2 의 레지스터수단을 액세스해서 상기 제 1 및 제 2 의 계수데이타를 취득하고, 상기 제 1 및 제 2 의 계수데이타에서 상기 제 1의 이벤트와 상기 제 2 의 이벤트간의 간격을 측정하는 데이터처리장치.
  13. 제 12 항에 있어서, 상기 제 1 의 레지스터수단 또는 상기 제 2 의 레지스터수단을 선택하기 위한 레지스터수단을 또 포함하며, 상기 레지스터선택수단은 상기 제 1 의 버스를 거쳐서 상기 중앙처리장치에 결합되고, 상기 중앙처리장치에서 공급된 어드레스신호에 따라서 상기 제 1 의 레지스터수단 및 제 2 의 레지스터수단 중 적어도 한쪽을 선택신호를 공급하는 데이터처리장치.
  14. 제 13 항에 있어서, 상기 제 2 의 레지스터수단에 대한 입력원을 선택하는 선택수단을 또 포함하며, 상기 제 1 의 레지스터수단 및 상기 제 2 의 레지스터수단은 선택적, 또한 전기적으로 상기 선택수단 및 상기 제 2 의 버스를 거쳐서 서로 결합되는 데이터처리장치.
  15. 제 14 항에 있어서, 상기 제 1 의 버스 및 상기 선택수단에 결합되며, 또한 상기 중앙처리장치에서 액세스 가능하게 되고, 제어데이타를 저장하는 제어레지스터수단을 또 포함하며, 상기 선택수단은 상기 제어레지스터수단에 유지된 제어데이타에 따라서 상기 제 1 의 레지스터수단을 상기 제 2 의 레지스터수단에 선택적으로 결합하는 데이터처리장치.
  16. 클럭신호를 공급하는 클럭공급수단, 상기 클럭신호를 계수하여 계수데이타를 공급하는 카운터수단, 상기 카운터수단에 결합되고, 제 1 의 신호에 응답해서 상기 제 1의 신호의 수령시에 상기 카운터수단에 의해서 계수된 제 1 의 계수 데이터를 유지하는 제 1 의 레지스터수단, 상기 제 1 의 레지스터수단에 결합된 제 1 의 입력, 상기 카운터수단에 결합된 제 2 의 입력 및 출력노드를 갖고, 제 1의 레벨을 갖는 제어신호에 응답해 상기 제 1 의 레지스터수단을 상기 출력노드에 결합하고, 제 2 의 레벨을 갖는제어신호에 응답해서 상기 카운터수단을 상기 출력노드에 결합하는 선택수단 및 상기 선택수단의 상기 출력노드에 결합되고, 제 2 의 신호에 응답하고 상기 선택수단의 상기 출력노드가 상기 제 1 의 레지스터수단에 결합하고 있을 때 상기 제 1 의 계수데이타를 유지하고 상기 선택수단의 상기 출력노드가 상기 카운터수단에 결합하고 있을 때 상기 제 2 의 신호의 수령시에 상기 카운터수단에 의해서 계수된 제 2 의 계수 데이타를 유지하는 제 2 의 레지스터수단을 표함하는 데이터처리장치.
  17. 제 16 항에 있어서, 제 1 의 이벤트신호에 응답해서 상기 제 1 의 신호를 형성하는 제 1 의 신호형성수단, 상기 제 1 의 이벤트신호와 제 2 의 이벤트신호를 받도록 결합되고, 상기 제 1 의 이벤트신호와 상기 제 2 의 이벤트신호중 어느 한쪽에 응답해서 상기 제 2 의 신호를 형성하는 제 2 의 신호형성수단을 또 포함하는 데이터처리장치.
  18. 제 17 항에 있어서, 상기 제 2 의 신호형성수단은 상기 제 1 및 제 2 의 이벤트신호를 받아 상기 제 1 의 이벤트신호와 상기 제 2 의 이벤트신호중 어느 한쪽에 따라서 제 3 의 신호를 발생하는 전환회로 및 상기 제 3 의 신호에 응답해서 상기 제 2 의 신호를 형성하는 수단을 포함하는 데이터처리장치.
  19. 제 18 항에 있어서, 중앙처리장치, 상기 제어신호를 발생하여 상기 선택수단과 상기 전환수단을 제어하는 제어수단을 또 포함하며, 상기 제어수단은 상기 중앙처리장치에 의해서 제어되는 데이터처리장치.
  20. 클럭신호를 받고, 상기 클럭신호를 계수하여 계수데이타를 공급하는 카운터수단, 상기 카운터수단의 출력에 결합되고, 제 1 의 트리거신호에 응답해서 상기 카운터수단이 상기 제 1 의 트리거신호의 발생시에 계수하고 있던 데이타를 대치하는 캡처레지스터, 상기 캡처레지스터의 제 1 의 출력에 결합되고, 제 2 의 트리거신호에 응답해서 앙기 캡처레지스터에 저장된 상기 계수데이타를 래치하는 레지스터, 제 1 의 에지 또는 제 2 의 에지를 갖는 이벤트펄스를 받기 위해 적용되는 입력단자, 상기 입력단자에 결합되고, 상기 이벤트펄스의 제 1 의 에지 및 2 의 에지의 각각에 응답해서 상기 제 1 의 트리거신호를 상기 캡처레지스터에 공급하는 제 1의 래치타이밍 제어수단 및 상기 입력단자에 결합되고, 상기 이벤트펄스의 제 1 에지에 응답해서 상기 제 2 의 트리거신호를 상기 레지스터에 공급하는 제 1 의 치타이밍제어수단을 포함하며, 상기 캡처레지스터는 상기 이벤트펄스의 제 4 에지에 따르는 상기 제 4트 신호에 응답해서 상기 카운터수단이 상기 이벤트펄스의 제 1 의 에지에 따르는 상기 제 1 의 트리거신호의 발생시에 계수하고 있던 계수데이타를 래치하고, 상기 캡처레지스터는 상기 이벤트펄스의 제 2 의 에지에 따르는 상기 제 1 의 트리거신호에 응답해서 상기 카운터수단이 상기 이벤트펄스의 제 2 의 에지에 따르는 상기 제 1 의 트리거신호의 발생시에 계수하고 있던 계수데이타를 래치하고, 상기 레지스터는 상기 제 2 의 트리거신호에 응답하고, 상기 캡처레지스터가 상기 이벤트펄스의 제 1 의 에지에 따르는 상기 제 1 의 트리거신호에 응답해서 상기 카운터수단이 상기 이벤트펼스의 제 1 의 에지에 따르는 상기 제 1 의 트리거신호에 응답해서 래치한 상기 계수데이타를 래치하는 타이머회로.
  21. 제 20 항에 있어서, 상기 캡처레지스터는 그 액세스에 응답해서 그 제 2 의 출력으로 래치되어 있는 계수데이타를 출력하고, 상기 레지스터는 그 액세스에 응답해서 그 제 2 의 출력으로 래치되어 있는 계수데이타를 출력하는 타이머회로.
  22. 제 20 항에 있어서, 상기 카운터수단은 프리런닝카운터인 타이머회로.
  23. 제 20 항에 있어서, 상기 타이머회로는 반도체기판상에 형성되는 타이머회로.
  24. 제 1 의 레벨에서 제 2 의 레벨로 변화하는 제 1 의 에지와 제 2 의 레벨에서 제 1 의 레벨로 변화하는 제 2 의 에지를 갖는 제 1 의 이벤트펄스를 받기 위한 제 1 의 입력단자, 제 1 의 레벨에서 제 2 의 레벨로 변화하는 제 1 의 에지와 제 2 의 레벨에서 제 1 의 레벨로 변화하는 제 2 의 에지를 갖는 제 2 의 이벤트펄스를 받기 위한 제 2 의 입력단자, 클럭신호를 받고, 상기 클럭신호를 계수해서 계수데이타를 발생하는 카운터수단, 상기 카운터수단에 결합된 입력노드 및 출력노드를 갖고, 제 1 의 트리거신호에 응답해서 상기 카운터수단이 상기 제 1 의 트리거신호의 발생시에 계수하고 있던 계수데이타를 래치하는 제 1 의 캡처레지스터, 상기 제 1 의 입력단자에 결합되고, 상기 제 1 의 이벤트펄스스의 선택된 에지에 응답해서 상기 제 1 의 트기거신호를 상기 제 1 의 캡처레지스터내에 공급하는 제 1 의 래치타이밍제어수단, 상기 카운터수단에 결합된 제 1 의 입력노드, 상기 제 1 의 캡처레지스터의 출력노드에 결합된 제 2 의 입력노드 및 출력노드를 갖고, 제 1 의 레벨의 제어신호에 응답해서 그 제 1 의 입력노드를 그 출력노드에 결합하고, 제 2 의 레벨이 제어신호에 응답해서 그 제 2 의 입력노드를 그 출력노드에 결합하는 제 1 의 선택수단, 상기 제 1 의 선택수단의 상기 출력노드에 결합된 입력노드를 갖고, 제 2 의 트리거신호에 응답해서 그 입력노드상의 데이터를 래치하는 제 2 의 캡처레지스터, 상기 제 1 의 입력단자에 결합된 제 1 의 입력, 상기 제 2 의 입력단자에 결합된 제 2 의 입력 및 출력을 갖고, 상기 제 1 의 레벨의 제어신호에 응답해서 그 제 2 의 입력을 그 출력에 결합하고, 상기 제 2 의 레벨의 제어신호에 응답해서 그 제 1 의 입력을 그 출력에 결합하는 제 2 의 선택수단, 상기 제 2 의 선택수단의 출력에 결합된 입력을 갖고, 상기 제 1 또는 제 2 의 이벤트펄스신호의 선택된 에지에 응답해서 상기 제 2 의 트리거신호를 상기 제 2 의 캡처레지스터에 공급하는 제 2 의 래치타이밍제어수단 및 상기 제 1 및 제 2 의 선택수단, 상기 제 1 및 제 2 의 래치타이밍제어수단에 결합되고, 모드제어비트, 제 1 제어비트 및 제 2 의 제어비트를 갖는 제어레지스터를 포함하며, 상기 모드제어비트는 상기 제 1 의 레벨의 제어신호를 발생시키는 것을 가능하게 하는 제 1 의 상태 및 상기 제 2 의 레벨의 제어신호를 발생시키는 것을 가능하게 하는 제 2 의 상태를 갖고, 상기 제 1 의 제어비트는 상기 제 1 의 래치타이밍제어수단이 상기 제 1 의 이벤트펄스의 어떤 에지에 응답할지를 결정하고, 상기 제 2 의 제어비트는 상기 제 2 의 래치타이밍제어수단이 상기 제 1 의 이벤트펄스 또는 상기 제 2 의 이벤트펄스의 어떤 에지에 응답할지를 결정하고, 상기 모드제어비트가 상기 제 1 의 상태일 때 상기 제 1 및 제 2 의 래치타이밍제어수단은 상기 제 1 및 제 2 의 이벤트펄스의 선택된 에지에 응답해서 상기 제 1 및 제 2의 트리거신호를 상기 제 1 및 제 2 의 캡처레지스터에 각각 발생하고, 상기 모드제어비트가 상기 제 2 의 상태일 때 상기 제 1 의 래치타이밍제어수단은 상기 제 1 의 이벤트펄스의 선택된 한쪽의 에지에 응답해서 상기 제 1 의 트리거신호를 상기 제 1 의 캡처레지스터에 발생하고, 그후 상기 제 1 및 제 2 의 래치타이밍제어수단은 상기 제 1 의 이벤트펄스의 선택된 다른쪽의 에지에 응답해서 상기 제 1 및 제 2 의 트리거신호를 상기 제 1 및 제 2 의 캡처레지스터에 각각 발생하고, 그것에 의해서 상기 제 1 의 캡처레지스터는 최초의 제 1 의 트리거신호에 응답해서 상기 카운터수단이 상기 최초의 제 1 의 트리거신호의 발생시에 계수하고 있던 계수데이타를 래치하고, 그후 상기 제 2 의 캡처레지스터는 상기 제 2 의 트리거신호에 응답해서 상기 제 2 의 트리거신호의 발생전에 상기 제 1 의 캡처레지스터가 래치하고 있던 계수데이타를 대치하는 한편 상기 제 1 의 갭처레지스터는 다음의 제 1 의 트리거신호에 응답해서 상기 카운터수단이 상기 다음의 제 1 의 트리거신호의 발생시에 계수하고 있던 계수데이타를 래치하는 타이어회로.
  25. 제 24 항에 있어서, 상기 카운터수단은 프리런닝카운터인 타이머회로.
  26. 제 26 항에 있어서, 상기 제 1 및 제 2 의 캡처레지스터의 각각은 그것에 할당된 어드레스를 갖고, 그 액세스에 응답해서 그 내부로 래치되어 있는 계수데이타를 출력하는 타이머회로.
  27. 제 24 항에 있어서, 상기 타이머회로는 반도체기판상에 형성되는 타이머회로.
  28. 제 24 항에 있어서, 상기 모드제어비트는 중앙처리장치에 의해서 상기 제 1 의 상태 및 상기 제 2 의 상태중 어느 한쪽으로 설정되는 타이머회로.
KR1019890010281A 1988-07-29 1989-07-20 타이머회로 및 그것을 포함하는 데이타처리장치 KR0127685B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940015157A KR0127687B1 (ko) 1988-07-29 1994-06-29 타이머회로의 동작의 계측방법 및 그 제어방법

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP88189927 1988-07-29
JP63189927A JP2711111B2 (ja) 1988-07-29 1988-07-29 データ処理装置、計測方法及び制御方法

Related Child Applications (1)

Application Number Title Priority Date Filing Date
KR1019940015157A Division KR0127687B1 (ko) 1988-07-29 1994-06-29 타이머회로의 동작의 계측방법 및 그 제어방법

Publications (2)

Publication Number Publication Date
KR900002160A KR900002160A (ko) 1990-02-28
KR0127685B1 true KR0127685B1 (ko) 1998-04-02

Family

ID=16249540

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890010281A KR0127685B1 (ko) 1988-07-29 1989-07-20 타이머회로 및 그것을 포함하는 데이타처리장치

Country Status (3)

Country Link
US (1) US5058050A (ko)
JP (1) JP2711111B2 (ko)
KR (1) KR0127685B1 (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5233573A (en) * 1992-07-01 1993-08-03 Motorola Inc. Digital data processor including apparatus for collecting time-related information
EP0576841A3 (en) * 1992-07-01 1996-03-20 Motorola, Inc. Digital timer apparatus and method
US5325341A (en) * 1992-08-31 1994-06-28 Motorola, Inc. Digital timer apparatus and method
JP3099927B2 (ja) * 1993-06-08 2000-10-16 日本電気株式会社 マイクロコンピュータ
US5572720A (en) * 1995-01-17 1996-11-05 Delco Electronics Corporation Method of extending capacity of a microprocessor timer
AU2007215381B2 (en) * 2006-02-15 2012-06-28 Chronologic Pty. Ltd. Distributed synchronization and timing system

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3546679A (en) * 1968-05-08 1970-12-08 Gen Corp Method for dynamic controlling of magnetic core register
US3568162A (en) * 1968-09-27 1971-03-02 Bell Telephone Labor Inc Data processing with dual function logic
US3728683A (en) * 1971-07-30 1973-04-17 Ultronic Systems Corp Apparatus for controlling output data rate
JPS5767883A (en) * 1980-10-15 1982-04-24 Nippon Denso Co Ltd Method and device for measuring time intervals
JPS5770484A (en) * 1980-10-21 1982-04-30 Fujitsu Ltd Measuring system for throughput
JPS57174722A (en) * 1981-04-21 1982-10-27 Toshiba Corp Data processor
DE3270868D1 (en) * 1982-01-26 1986-06-05 Studer Willi Ag Process and device for measuring the time difference between the sampling-times of two sampled signals, in particular of the input and output signals of a sampling frequency converter
US4538235A (en) * 1982-08-19 1985-08-27 Rockwell International Corporation Microcomputer retriggerable interval counter
JPS613223A (ja) * 1984-06-15 1986-01-09 Hitachi Ltd デ−タ処理装置
JPH0664483B2 (ja) * 1985-12-04 1994-08-22 日本電気株式会社 パルス計数装置
US4764687A (en) * 1987-06-30 1988-08-16 Data General Corporation Variable timing sequencer

Also Published As

Publication number Publication date
US5058050A (en) 1991-10-15
JP2711111B2 (ja) 1998-02-10
JPH0239334A (ja) 1990-02-08
KR900002160A (ko) 1990-02-28

Similar Documents

Publication Publication Date Title
US4752928A (en) Transaction analyzer
KR950033856A (ko) 데이타 전송 제어방법과 이것에 사용하는 주변회로, 데이타 프로세서 및 데이타 처리 시스템
EP0855653B1 (en) Memory controller with a programmable strobe delay
KR0127685B1 (ko) 타이머회로 및 그것을 포함하는 데이타처리장치
JPS6152499B2 (ko)
US5812834A (en) Single chip microcomputer having a plurality of timer counters
US5218693A (en) Timer unit and data processing apparatus including the same
JPH05342085A (ja) メモリアクセス制御回路
US6708295B2 (en) Circuit and method, for storing data prior to and after determining failure
JPS6279379A (ja) タイミング信号発生装置
KR0127687B1 (ko) 타이머회로의 동작의 계측방법 및 그 제어방법
US20100023648A1 (en) Method for input output expansion in an embedded system utilizing controlled transitions of first and second signals
US6092164A (en) Microcomputer having division of timing signals to initialize flash memory
JP2587941B2 (ja) Icテストシステム
JP3039631B2 (ja) 信号線監視装置
JPH0875876A (ja) 時間a/d変換装置
SU1377858A1 (ru) Устройство дл регистрации неисправностей
KR920008898B1 (ko) 팩시밀리의 프린트속도 조절 시스템
KR970011584B1 (ko) 자동 테스트 회로
JP3103081B2 (ja) パルス入力装置
JPH11273380A (ja) Lsi動作モード設定信号取り込み方法およびモード信号取り込み機能つきlsi
JPH03212744A (ja) 情報処理機器動作測定装置
SU1702391A1 (ru) Устройство дл формировани гистограммы случайных чисел
JPS60125573A (ja) タイミングパルス発生器
KR0139966B1 (ko) 공통 디바이스 액세스 장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20041011

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee