JPWO2017009982A1 - 電子回路基板および情報処理装置 - Google Patents
電子回路基板および情報処理装置 Download PDFInfo
- Publication number
- JPWO2017009982A1 JPWO2017009982A1 JP2017528082A JP2017528082A JPWO2017009982A1 JP WO2017009982 A1 JPWO2017009982 A1 JP WO2017009982A1 JP 2017528082 A JP2017528082 A JP 2017528082A JP 2017528082 A JP2017528082 A JP 2017528082A JP WO2017009982 A1 JPWO2017009982 A1 JP WO2017009982A1
- Authority
- JP
- Japan
- Prior art keywords
- power
- unit
- nonvolatile memory
- supplied
- power supply
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000010365 information processing Effects 0.000 title claims description 13
- 230000015654 memory Effects 0.000 claims abstract description 305
- 238000004891 communication Methods 0.000 claims abstract description 65
- 230000004044 response Effects 0.000 claims description 12
- 230000002159 abnormal effect Effects 0.000 claims description 7
- 230000002085 persistent effect Effects 0.000 abstract 1
- 230000004048 modification Effects 0.000 description 34
- 238000012986 modification Methods 0.000 description 34
- 238000012545 processing Methods 0.000 description 16
- 230000005856 abnormality Effects 0.000 description 15
- 230000007704 transition Effects 0.000 description 13
- 238000010586 diagram Methods 0.000 description 12
- 238000000034 method Methods 0.000 description 12
- 230000006870 function Effects 0.000 description 10
- 230000008569 process Effects 0.000 description 8
- 238000012790 confirmation Methods 0.000 description 6
- 238000011084 recovery Methods 0.000 description 4
- 230000005540 biological transmission Effects 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 2
- 230000008859 change Effects 0.000 description 1
- 230000009977 dual effect Effects 0.000 description 1
- 239000000835 fiber Substances 0.000 description 1
- 238000013507 mapping Methods 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/005—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor comprising combined but independently operative RAM-ROM, RAM-PROM, RAM-EPROM cells
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/263—Arrangements for using multiple switchable power supplies, e.g. battery and AC
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/30—Means for acting in the event of power-supply failure or interruption, e.g. power-supply fluctuations
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/16—Error detection or correction of the data by redundancy in hardware
- G06F11/1658—Data re-synchronization of a redundant component, or initial sync of replacement, additional or spare unit
- G06F11/1662—Data re-synchronization of a redundant component, or initial sync of replacement, additional or spare unit the resynchronized component or unit being a persistent storage device
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/16—Error detection or correction of the data by redundancy in hardware
- G06F11/20—Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/16—Error detection or correction of the data by redundancy in hardware
- G06F11/20—Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements
- G06F11/2015—Redundant power supplies
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/16—Error detection or correction of the data by redundancy in hardware
- G06F11/20—Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements
- G06F11/202—Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements where processing functionality is redundant
- G06F11/2023—Failover techniques
- G06F11/2025—Failover techniques using centralised failover control functionality
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/16—Error detection or correction of the data by redundancy in hardware
- G06F11/20—Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements
- G06F11/202—Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements where processing functionality is redundant
- G06F11/2023—Failover techniques
- G06F11/2028—Failover techniques eliminating a faulty processor or activating a spare
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/16—Error detection or correction of the data by redundancy in hardware
- G06F11/20—Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements
- G06F11/202—Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements where processing functionality is redundant
- G06F11/2038—Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements where processing functionality is redundant with a single idle spare processing component
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/16—Error detection or correction of the data by redundancy in hardware
- G06F11/20—Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements
- G06F11/202—Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements where processing functionality is redundant
- G06F11/2043—Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements where processing functionality is redundant where the redundant components share a common memory address space
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/76—Architectures of general purpose stored program computers
- G06F15/78—Architectures of general purpose stored program computers comprising a single central processing unit
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/76—Architectures of general purpose stored program computers
- G06F15/78—Architectures of general purpose stored program computers comprising a single central processing unit
- G06F15/7803—System on board, i.e. computer system on one or more PCB, e.g. motherboards, daughterboards or blades
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/02—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
- G11C11/16—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
- G11C11/165—Auxiliary circuits
- G11C11/1673—Reading or sensing circuits or methods
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/02—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
- G11C11/16—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
- G11C11/165—Auxiliary circuits
- G11C11/1675—Writing or programming circuits or methods
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/02—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
- G11C11/16—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
- G11C11/165—Auxiliary circuits
- G11C11/1697—Power supply circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/0038—Power supply circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/004—Reading or sensing circuits or methods
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/0069—Writing or programming circuits or methods
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C14/00—Digital stores characterised by arrangements of cells having volatile and non-volatile storage properties for back-up when the power is down
- G11C14/0009—Digital stores characterised by arrangements of cells having volatile and non-volatile storage properties for back-up when the power is down in which the volatile element is a DRAM cell
- G11C14/0036—Digital stores characterised by arrangements of cells having volatile and non-volatile storage properties for back-up when the power is down in which the volatile element is a DRAM cell and the nonvolatile element is a magnetic RAM [MRAM] element or ferromagnetic cell
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C14/00—Digital stores characterised by arrangements of cells having volatile and non-volatile storage properties for back-up when the power is down
- G11C14/0009—Digital stores characterised by arrangements of cells having volatile and non-volatile storage properties for back-up when the power is down in which the volatile element is a DRAM cell
- G11C14/0045—Digital stores characterised by arrangements of cells having volatile and non-volatile storage properties for back-up when the power is down in which the volatile element is a DRAM cell and the nonvolatile element is a resistive RAM element, i.e. programmable resistors, e.g. formed of phase change or chalcogenide material
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C14/00—Digital stores characterised by arrangements of cells having volatile and non-volatile storage properties for back-up when the power is down
- G11C14/0054—Digital stores characterised by arrangements of cells having volatile and non-volatile storage properties for back-up when the power is down in which the volatile element is a SRAM cell
- G11C14/0081—Digital stores characterised by arrangements of cells having volatile and non-volatile storage properties for back-up when the power is down in which the volatile element is a SRAM cell and the nonvolatile element is a magnetic RAM [MRAM] element or ferromagnetic cell
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C14/00—Digital stores characterised by arrangements of cells having volatile and non-volatile storage properties for back-up when the power is down
- G11C14/0054—Digital stores characterised by arrangements of cells having volatile and non-volatile storage properties for back-up when the power is down in which the volatile element is a SRAM cell
- G11C14/009—Digital stores characterised by arrangements of cells having volatile and non-volatile storage properties for back-up when the power is down in which the volatile element is a SRAM cell and the nonvolatile element is a resistive RAM element, i.e. programmable resistors, e.g. formed of phase change or chalcogenide material
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/30—Power supply circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/04—Arrangements for writing information into, or reading information out from, a digital store with means for avoiding disturbances due to temperature effects
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/18—Printed circuits structurally associated with non-printed electric components
- H05K1/181—Printed circuits structurally associated with non-printed electric components associated with surface mounted components
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2201/00—Indexing scheme relating to error detection, to error correction, and to monitoring
- G06F2201/85—Active fault masking without idle spares
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/22—Safety or protection circuits preventing unauthorised or accidental access to memory cells
- G11C16/225—Preventing erasure, programming or reading when power supply voltages are outside the required ranges
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/10—Details of components or other objects attached to or integrated in a printed circuit board
- H05K2201/10007—Types of components
- H05K2201/10053—Switch
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/10—Details of components or other objects attached to or integrated in a printed circuit board
- H05K2201/10007—Types of components
- H05K2201/10159—Memory
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Quality & Reliability (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computing Systems (AREA)
- Power Sources (AREA)
- Hardware Redundancy (AREA)
- Microcomputers (AREA)
Abstract
Description
図1は、本実施形態の情報処理システム100の概略構成の一例を示す図である。図1に示すように、本実施形態の情報処理システム100は、メインサーバ200と、バックアップサーバ300とを備え、これらは例えばイーサネット(登録商標)などのネットワーク400を介して接続される。メインサーバ200は、障害(異常)が発生した後の状態復旧に必要なデータをメインサーバ200内の不揮発メモリ(後述)に記憶しながら処理を進める。メインサーバ200に障害が発生した場合には、バックアップサーバ300が、メインサーバ200内の不揮発メモリに記憶されたデータを取得する。そして、バックアップサーバ300は、その取得したデータを用いて、メインサーバ200の障害発生前の状態を復元し、メインサーバ200に代わって処理を継続する。
例えば制御部32は、バックアップサーバ300からのデータ要求を待たずに、自発的に不揮発メモリ10に記憶されたデータを読み出してバックアップサーバ300へ送る制御を行うこともできる。図10は、本変形例の制御部32の動作例を示すフローチャートである。図10のステップS11〜ステップS13の処理内容は、図9のステップS1〜ステップS3の処理内容と同様である。図10では、図9のステップS4の処理は省略され、制御部32は、ステップS13の後、読み出し部31に対して、不揮発メモリ10に記憶されたデータを読み出すことを指示する(ステップS14)。この指示を受けた読み出し部31は、不揮発メモリ10に記憶されたデータを読み出し、読み出したデータを制御部32へ渡す。次に、制御部32は、読み出し部31が不揮発メモリ10から読み出したデータをバックアップサーバ300へ送信することを通信部33に指示する(ステップS15)。この指示を受けた通信部33は、制御部32から渡されたデータ(読み出し部31が不揮発メモリ10から読み出したデータ)を、バックアップサーバ300へ送信する。
例えば切替部40は、図11に示す構成であってもよい。図11の例では、スイッチ素子S2には、第2電源6に接続された電源線7から基準線(接地線)25へ至る経路に直列に介在する抵抗r3と抵抗r4により降圧(分圧)された電圧に応じた信号が入力され、スイッチ素子S1には、NoTゲート41で反転された電圧に応じた信号が入力される。
上述の第1の実施形態では、バックアップサーバ300は、メインサーバ200に障害が発生したと判断した場合、電子回路基板1に対して、第2電源6からの電力供給を開始する制御を行っている。すなわち、第2電源6からの電力の供給は、プロセッサ2が異常である場合に限って行われるが、これに限らず、例えば第2電源6からの電力の供給が常時行われる形態であってもよい。この形態では、制御部32は、第1電源3からの電力の供給が停止し、かつ、第2電源6から電力が供給されていることを検出した場合に、プロセッサ2に異常が発生したと判断し、第2の状態に切り替えることを指示する切替指示信号を切替部40へ送信することができる。この例では、切替部40の構成は図8の構成となり、切替部40は、制御部32からの切替指示信号に従って、第2の状態に切り替える。すなわち、切替部40は、第1電源3からの電力の供給が停止し、かつ、第2電源6から電力が供給されているときは、第2の状態に切り替える形態であってもよい。
例えば第2電源6からメモリモジュール1への電力供給、および、外部装置(例えばバックアップサーバ300)とメモリモジュール1との間の通信を、ワイヤレスで行う形態であってもよい。図14は、本変形例のメモリモジュール1の構成の一例を示す図である。図14に示すように、メモリモジュール1は、第2電源6からの電力を無線で受信し、受信した電力をメモリモジュール1に供給する無線給電部60をさらに備える。この例では、無線給電部60は、第2電源6から無線で受信した電力を、第2電源6からの電力として電源管理部20へ供給する。なお、無線で電力を伝送する技術としては、公知の様々な技術を利用することができる。
上述の第1の実施形態では、メモリモジュール1と、プロセッサ2が搭載されたマザーボードは別々の基板であるが、これに限らず、例えば図15に示すように、1つの基板(マザーボード)80上に、上述したメモリモジュール1の各要素(不揮発メモリ10、電源管理部20、データアクセス部30、切替部40)、プロセッサ2等が搭載される形態であってもよい。
例えばDRAMやSRAMのような揮発メモリをバッテリでバックアップする(電源がオフになってもバッテリから電力を供給する)ことで、疑似的に不揮発メモリとして用いる形態であってもよい。例えば図16に示すように、不揮発メモリ10の代わりに、揮発メモリ11と、第1電源3から供給される電力を蓄える蓄電部12とを設ける形態であってもよい。この例では、蓄電部12は第2電源6として機能し、第1電源3からの電力の供給が停止した後、または、プロセッサ2が異常であるときは、第2電源6である蓄電部12に蓄えられた電力がメモリモジュール1に供給される。揮発メモリ11は、DRAMやSRAMなどで構成される。蓄電部12は、バッテリやキャパシタなどで構成される。
例えば通信部33は、読み出し部31が不揮発メモリ10から読み出したデータと、メモリモジュール1とプロセッサ2とを含むメインサーバ200(情報処理装置の一例)の状態を復元するための復元情報を特定する復元特定情報と、をバックアップサーバ300へ送信することもできる。
次に、第2の実施形態について説明する。上述の第1の実施形態と共通する部分については適宜に説明を省略する。図17は、本実施形態のメモリモジュール1の構成の一例を示す図である。図2の不揮発メモリ10が設けられず、揮発メモリ110と、不揮発メモリ120と、蓄電部130とが設けられる点で図2の構成と相違する。
例えば制御部32は、バックアップサーバ300からのデータ要求を待たずに、自発的に不揮発メモリ120に退避させたデータを読み出してバックアップサーバ300へ送る制御を行うこともできる。図21は、本変形例の制御部32の動作例を示すフローチャートである。図21のステップS50〜ステップS55の処理内容は、図20のステップS40〜ステップS45の処理内容と同様である。図21では、図20のステップS46の処理は省略され、制御部32は、ステップS55の後(第1電源3からの電力の供給が停止し、かつ、第2電源6から電力が供給されていることを検出した場合)、第2の読み出し部330に対して、不揮発メモリ120に記憶されたデータを読み出すことを指示する(ステップS56)。この指示を受けた第2の読み出し部330は、不揮発メモリ120に記憶されたデータを読み出し、読み出したデータを制御部32へ渡す。次に、制御部32は、第2の読み出し部330が不揮発メモリ120から読み出したデータをバックアップサーバ300へ送信することを通信部33に指示する(ステップS57)。この指示を受けた通信部33は、制御部32から渡されたデータ(第2の読み出し部330が不揮発メモリ120から読み出したデータ)を、バックアップサーバ300へ送信する。
例えば切替部40は、図22に示す構成であってもよい。図22の例では、スイッチ素子S1には、第1電源3に接続された電源線5から基準線(接地線)25へ至る経路に直列に介在する抵抗r1と抵抗r2により降圧(分圧)された電圧に応じた電圧信号が入力され、スイッチ素子S2には、NoTゲート42で反転された電圧信号が入力される。この例では、第1電源3からの電力が供給される場合は、ハイレベルに相当する電圧信号がスイッチ素子S1に入力され、ローレベルに相当する電圧信号がスイッチ素子S2に入力されて、スイッチ素子S1はオン状態に遷移し、スイッチ素子S2はオフ状態に遷移する。これにより、プロセッサ2と揮発メモリ110とが接続され、データアクセス部30と揮発メモリ110とが接続されない第1の状態になる。また、第1電源3からの電力が供給されない場合は、ローレベルに相当する電圧信号がスイッチ素子S1に入力され、ハイレベルに相当する電圧信号がスイッチ素子S2に入力されて、スイッチ素子S1はオフ状態に遷移し、スイッチ素子S2はオン状態に遷移する。これにより、プロセッサ2と揮発メモリ110とが接続されず、データアクセス部30と揮発メモリ110とが接続される第2の状態になる。図22の例では、制御部32は、切替部40に対して、切替指示信号を入力する必要が無い(切替部40を制御する必要が無い)。
上述の第2の実施形態では、メモリモジュール1と、プロセッサ2が搭載されたマザーボードは別々の基板であるが、これに限らず、例えば図25に示すように、1つの基板(マザーボード)80上に、上述したメモリモジュール1の各要素(蓄電部130、揮発メモリ110、電源管理部20、データアクセス部30、切替部40、不揮発メモリ120)、プロセッサ2等が搭載される形態であってもよい。
例えば蓄電部130の容量が十分に大きい場合は、第2電源6からの電力供給が行われない形態であってもよい。この場合、外部装置(例えばバックアップサーバ300)へのデータの送信も、蓄電部130に蓄えられた電力で実行する。要するに、通信部33は、第1電源3からの電力の供給が停止しているときに(この例では、第1電源3からの電力の供給が停止し、かつ、蓄電部130から電力が供給されているときに)、第2の読み出し部330が不揮発メモリ120から読み出したデータをバックアップサーバ300へ送信する形態であればよい。
上述した第1の実施形態の変形例7と同様に、例えば通信部33は、第2の読み出し部330が不揮発メモリ120から読み出したデータ(揮発メモリ110から退避させたデータ)と、メインサーバ200の状態を復元するための復元情報を特定する復元特定情報と、をバックアップサーバ300へ送信することもできる。
Claims (17)
- 不揮発メモリと、
前記不揮発メモリに記憶されたデータを読み出す読み出し部と、
第1電源から電力が供給されているときは、前記不揮発メモリに対するデータの読み書きを行うホスト装置と前記不揮発メモリとが接続される第1の状態に切り替え、第2電源から電力が供給されているときは、前記ホスト装置と前記不揮発メモリとが接続されず、かつ、前記読み出し部と前記不揮発メモリとが接続される第2の状態に切り替える切替部と、
前記第2電源から電力が供給されているときに、前記読み出し部が前記不揮発メモリから読み出したデータを外部装置へ送信する通信部と、を備える、
電子回路基板。 - 前記切替部は、前記第1電源からの電力の供給が停止し、かつ、前記第2電源から電力が供給されているときは、前記第2の状態に切り替える、
請求項1に記載の電子回路基板。 - 前記切替部は、前記ホスト装置が異常であり、かつ、前記第2電源から電力が供給されているときは、前記第2の状態に切り替える、
請求項1に記載の電子回路基板。 - 前記読み出し部は、前記第2の状態に切り替わった後に、前記不揮発メモリに記憶されたデータを読み出す、
請求項1に記載の電子回路基板。 - 前記読み出し部は、前記第2の状態に切り替わった後に、前記通信部が、前記不揮発メモリに記憶されたデータを要求するデータ要求を前記外部装置から受信すると、前記不揮発メモリに記憶されたデータを読み出す、
請求項4に記載の電子回路基板。 - 前記通信部は、前記データ要求に対する応答として、前記読み出し部が前記不揮発メモリから読み出したデータを前記外部装置へ送信する、
請求項5に記載の電子回路基板。 - 前記不揮発メモリはMRAMである、
請求項1に記載の電子回路基板。 - 前記第2電源からの電力を無線で受信し、受信した電力を前記電子回路基板に供給する無線給電部をさらに備える、
請求項1に記載の電子回路基板。 - 前記通信部は、前記読み出し部が前記不揮発メモリから読み出したデータを、無線で前記外部装置へ送信する、
請求項1に記載の電子回路基板。 - 前記不揮発メモリは、
揮発メモリと、
前記第1電源から供給される電力を蓄える蓄電部と、を含み、
前記第1電源からの電力の供給が停止した後、または、前記ホスト装置が異常であるときは、前記第2電源である前記蓄電部に蓄えられた電力が前記電子回路基板に供給される、
請求項1に記載の電子回路基板。 - 前記通信部は、前記読み出し部が前記不揮発メモリから読み出したデータと、前記電子回路基板と前記ホスト装置とを含む情報処理装置の状態を復元するための復元情報を特定する復元特定情報と、を前記外部装置へ送信する、
請求項1に記載の電子回路基板。 - 前記切替部は、メモリバスを介して前記ホスト装置と接続される、
請求項1に記載の電子回路基板。 - 前記通信部は、イーサネットに従った通信線を介して前記外部装置と接続される、
請求項1に記載の電子回路基板。 - 揮発メモリと、
不揮発メモリと、
第1電源から供給される電力を蓄える蓄電部と、
前記揮発メモリに記憶されたデータを読み出す第1の読み出し部と、
前記不揮発メモリに記憶されたデータを読み出す第2の読み出し部と、
第1電源から電力が供給されているときは、前記揮発メモリに対するデータの読み書きを行うホスト装置と前記揮発メモリとが接続される第1の状態に切り替え、前記第1電源からの電力の供給が停止したときは、前記ホスト装置と前記揮発メモリとが接続されず、かつ、前記第1の読み出し部と前記揮発メモリとが接続される第2の状態に切り替える切替部と、
前記第2の状態に切り替わった後に、前記第1の読み出し部が前記揮発メモリから読み出したデータを前記不揮発メモリに書き込む書き込み部と、
第1電源からの電力の供給が停止しているときに、前記第2の読み出し部が前記不揮発メモリから読み出したデータを外部装置へ送信する通信部と、を備える、
電子回路基板。 - 不揮発メモリと、
前記不揮発メモリに対するデータの読み書きを行うホスト装置と、
前記不揮発メモリに記憶されたデータを読み出す読み出し部と、
第1電源から電力が供給されているときは、前記ホスト装置と前記不揮発メモリとが接続される第1の状態に切り替え、第2電源から電力が供給されているときは、前記ホスト装置と前記不揮発メモリとが接続されず、かつ、前記読み出し部と前記不揮発メモリとが接続される第2の状態に切り替える切替部と、
前記第2電源から電力が供給されているときに、前記読み出し部が前記不揮発メモリから読み出したデータを外部装置へ送信する通信部と、を備える、
情報処理装置。 - 揮発メモリと、
不揮発メモリと、
第1電源から供給される電力を蓄える蓄電部と、
前記揮発メモリに対するデータの読み書きを行うホスト装置と、
前記揮発メモリに記憶されたデータを読み出す第1の読み出し部と、
前記不揮発メモリに記憶されたデータを読み出す第2の読み出し部と、
前記第1電源から電力が供給されているときは、前記ホスト装置と前記揮発メモリとが接続される第1の状態に切り替え、前記第1電源からの電力の供給が停止したときは、前記ホスト装置と前記揮発メモリとが接続されず、かつ、前記第1の読み出し部と前記揮発メモリとが接続される第2の状態に切り替える切替部と、
前記第2の状態に切り替わった後に、前記第1の読み出し部が前記揮発メモリから読み出したデータを前記不揮発メモリに書き込む書き込み部と、
第1電源からの電力の供給が停止しているときに、前記第2の読み出し部が前記不揮発メモリから読み出したデータを外部装置へ送信する通信部と、を備える、
情報処理装置。 - ホスト装置と外部装置に接続され、
不揮発メモリを備え、
第1電源から電力が供給されているときは、前記ホスト装置が前記不揮発メモリに対してデータの読み書きを行い、
第2電源から電力が供給されているときは、前記不揮発メモリに記憶されているデータを前記外部装置へ送信する、
電子回路基板。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/JP2015/070288 WO2017009982A1 (ja) | 2015-07-15 | 2015-07-15 | 電子回路基板および情報処理装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPWO2017009982A1 true JPWO2017009982A1 (ja) | 2018-01-18 |
JP6479985B2 JP6479985B2 (ja) | 2019-03-06 |
Family
ID=57757832
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2017528082A Active JP6479985B2 (ja) | 2015-07-15 | 2015-07-15 | 情報処理システムおよび情報処理装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10725876B2 (ja) |
JP (1) | JP6479985B2 (ja) |
WO (1) | WO2017009982A1 (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2022041052A1 (en) * | 2020-08-27 | 2022-03-03 | Micron Technology, Inc. | External power functionality techniques for memory devices |
US20230297520A1 (en) * | 2022-03-21 | 2023-09-21 | Micron Technology, Inc. | Compute express link memory and storage module |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63188246A (ja) * | 1987-01-30 | 1988-08-03 | Nec Corp | 論理装置の故障情報収集装置 |
JPH1063804A (ja) * | 1996-07-15 | 1998-03-06 | Internatl Business Mach Corp <Ibm> | Pcカード及び周辺機器 |
JP2000003599A (ja) * | 1998-06-15 | 2000-01-07 | Mitsubishi Electric Corp | 自動車用制御装置 |
JP2000348012A (ja) * | 1999-06-08 | 2000-12-15 | Nec Corp | フラッシュメモリ内蔵データ処理装置 |
JP2002182803A (ja) * | 2000-10-02 | 2002-06-28 | Internatl Business Mach Corp <Ibm> | コンピュータ・システムの動作のサスペンドとレジュームを行う方法および装置 |
JP2007149091A (ja) * | 2000-03-21 | 2007-06-14 | Olympus Corp | 電子機器 |
JP2011170730A (ja) * | 2010-02-22 | 2011-09-01 | Renesas Electronics Corp | 半導体装置及びデータ処理システム |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE69400033T2 (de) * | 1994-03-03 | 1996-05-15 | Sgs Thomson Microelectronics | Konstantstrom-Batterieladegerät mit Zusatzstromversorgungsaussgang für tragbares Gerät. |
US7007077B1 (en) * | 2000-09-06 | 2006-02-28 | Hitachi, Ltd. | Remote maintenance method of an information processing apparatus |
DE10330834A1 (de) * | 2003-07-08 | 2005-02-03 | Cooper Crouse-Hinds Gmbh | Verfahren und Vorrichtung zur Versorgung wenigstens einer Last |
GB2455059A (en) * | 2007-10-09 | 2009-06-03 | Symbian Software Ltd | Transmitting device pairing information over multiple available out of band channels/interfaces |
JP4693867B2 (ja) | 2008-05-22 | 2011-06-01 | 株式会社東芝 | 計算機システム |
US8195146B2 (en) * | 2009-12-23 | 2012-06-05 | Intel Corporation | Remote management over a wireless wide-area network using short message service |
US20130324113A1 (en) * | 2012-05-30 | 2013-12-05 | Bruno Jechoux | Radio communication device and method for operating a radio communication device |
US9642006B2 (en) * | 2014-07-24 | 2017-05-02 | Intel Corporation | Secure wireless charging |
US20160036628A1 (en) * | 2014-08-01 | 2016-02-04 | Vineet Gupta | Method and system for performing out-of-band management of computing devices over a wireless wide-area network |
WO2016126472A1 (en) * | 2015-02-06 | 2016-08-11 | Micron Technology, Inc. | Apparatuses and methods for scatter and gather |
-
2015
- 2015-07-15 WO PCT/JP2015/070288 patent/WO2017009982A1/ja active Application Filing
- 2015-07-15 JP JP2017528082A patent/JP6479985B2/ja active Active
-
2018
- 2018-01-16 US US15/872,053 patent/US10725876B2/en active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63188246A (ja) * | 1987-01-30 | 1988-08-03 | Nec Corp | 論理装置の故障情報収集装置 |
JPH1063804A (ja) * | 1996-07-15 | 1998-03-06 | Internatl Business Mach Corp <Ibm> | Pcカード及び周辺機器 |
JP2000003599A (ja) * | 1998-06-15 | 2000-01-07 | Mitsubishi Electric Corp | 自動車用制御装置 |
JP2000348012A (ja) * | 1999-06-08 | 2000-12-15 | Nec Corp | フラッシュメモリ内蔵データ処理装置 |
JP2007149091A (ja) * | 2000-03-21 | 2007-06-14 | Olympus Corp | 電子機器 |
JP2002182803A (ja) * | 2000-10-02 | 2002-06-28 | Internatl Business Mach Corp <Ibm> | コンピュータ・システムの動作のサスペンドとレジュームを行う方法および装置 |
JP2011170730A (ja) * | 2010-02-22 | 2011-09-01 | Renesas Electronics Corp | 半導体装置及びデータ処理システム |
Also Published As
Publication number | Publication date |
---|---|
US10725876B2 (en) | 2020-07-28 |
JP6479985B2 (ja) | 2019-03-06 |
WO2017009982A1 (ja) | 2017-01-19 |
US20180137020A1 (en) | 2018-05-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20240126475A1 (en) | Non-volatile memory module architecture to support memory error correction | |
TWI683610B (zh) | 用於計算平台的模組化托架形式因子 | |
US9996284B2 (en) | Non-volatile memory storage for multi-channel memory system | |
TWI605460B (zh) | 自晶粒上動態隨機存取記憶體(ram)錯誤校正碼(ecc)擷取選擇性資訊的技術 | |
US8886892B2 (en) | Memory module and method employing a multiplexer to replace a memory device | |
TWI670601B (zh) | 斷電保護方法及系統 | |
KR20190057810A (ko) | 메모리 컨트롤러 및 메모리 모듈을 갖는 메모리 시스템 및 그 메모리 시스템에서의 데이터 처리 방법 | |
WO2016127143A1 (en) | Dynamically changing lockstep configuration | |
CN104094240A (zh) | 防止混合存储器模块被映射 | |
KR20180085192A (ko) | 핫 플러그 모듈 및 메모리 모듈을 포함하는 시스템 | |
US11416058B2 (en) | Efficient data storage usage associated with ungraceful shutdown | |
US20100115336A1 (en) | Module test device and test system including the same | |
JP6479985B2 (ja) | 情報処理システムおよび情報処理装置 | |
CN106486150B (zh) | 存储控制器和具有该存储控制器的存储系统 | |
US10656692B2 (en) | Memory system | |
US10302701B2 (en) | Memory apparatus relating to determination of a failed region and test method thereof, memory module and system using the same | |
KR102697287B1 (ko) | 메모리 시스템 및 이의 동작 방법 | |
US20200293218A1 (en) | Vehicle communication system | |
US11804272B2 (en) | Memory system and storage system | |
JP2008287727A (ja) | 記憶装置 | |
US20230176640A1 (en) | Storage device and a power management device | |
JP2005115472A (ja) | 運行管理装置 | |
KR20230166816A (ko) | 전력 손실에도 안정적으로 동작할 수 있는 서버 장치 및 이의 동작 방법 | |
US8539280B2 (en) | Storage system and failover control method | |
JP2008065575A (ja) | 拡張メモリ装置、及びメモリ拡張システム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20170829 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20180403 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20180516 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20180905 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20181030 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20181129 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20190108 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20190206 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6479985 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |