JPWO2005073953A1 - 画像信号の補正方法、補正回路、電気光学装置および電子機器 - Google Patents

画像信号の補正方法、補正回路、電気光学装置および電子機器 Download PDF

Info

Publication number
JPWO2005073953A1
JPWO2005073953A1 JP2005517583A JP2005517583A JPWO2005073953A1 JP WO2005073953 A1 JPWO2005073953 A1 JP WO2005073953A1 JP 2005517583 A JP2005517583 A JP 2005517583A JP 2005517583 A JP2005517583 A JP 2005517583A JP WO2005073953 A1 JPWO2005073953 A1 JP WO2005073953A1
Authority
JP
Japan
Prior art keywords
image signal
block
data
data lines
predetermined number
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2005517583A
Other languages
English (en)
Other versions
JP4479658B2 (ja
Inventor
青木 透
青木  透
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Publication of JPWO2005073953A1 publication Critical patent/JPWO2005073953A1/ja
Application granted granted Critical
Publication of JP4479658B2 publication Critical patent/JP4479658B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3681Details of drivers for scan electrodes suitable for passive matrices only
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2352/00Parallel handling of streams of display data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/16Calculation or use of calculated indices related to luminance levels in display data

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

複数のデータ線をブロック化して、まとめて画像信号をサンプリングする相展開駆動をする場合のブロックゴーストを低減する。 相展開駆動方式において、着目ブロックを選択したときに直前ブロックから変化した階調レベルの平均値と、直前ブロックを選択したときに着目ブロックよりも2つ前のブロックから変化した階調レベルの平均値とを加算して補正データDbを求める。この際、前者の平均値を後者の平均値よりも大きく重み付けする。そして、着目ブロックに属する各画素の映像データVd1d〜Vd6dに、それぞれ補正データDbを加算して、補正済の映像データVd1e〜Vd6eとするとともに、アナログ変換、極性反転を施して、電気光学パネルの画像信号線に供給する。

Description

本発明は、複数本のデータ線をまとめて駆動する場合に現れる表示品位の低下を抑える技術に関する。
電気光学物質の電気光学変化を用いて表示を行う電気光学パネル、例えば、電気光学物質として液晶を用いるとともに、プロジェクタのライトバルブに適用される電気光学パネルは、おおよそ次のような構成となっている。すなわち、この種の電気光学パネルは、液晶が一対の基板間に挟持されるとともに、一方の基板には、図5に示されるように、複数の走査線112と複数のデータ線114とが互いに交差するように設けられる。さらに、走査線112とデータ線114との交差部分の各々に対応して薄膜トランジスタ(Thin Film Transistor:以下「TFT」と称する)116および画素電極118の対が設けられる。他方の基板には画素電極118に対向するように、かつ、一定の電圧LCcomに維持される透明な対向電極(共通電極)108が設けられ、両電極間に例えばTN型の液晶105が挟持されている。このため、画素毎に、画素電極118、対向電極108および液晶105からなる液晶容量が構成されることになる。
また、図示は省略するが、両基板の各対向面には、液晶分子の長軸方向が両基板間で例えば約90度連続的に捻れるようにラビング処理された配向膜がそれぞれ設けられる一方、両基板の各背面側には配向方向に応じた偏光子がそれぞれ設けられる。
なお、液晶容量における電荷のリークを防止するために、蓄積容量119が画素毎に形成されている。この蓄積容量119の一端は、画素電極118(TFT116のドレイン)に接続される一方、その他端は、すべての画素にわたって電位Gndに共通接地されている。蓄積容量119の他端は、本実施形態では、電位Gndに接地されているが、一定の電位(例えば電圧LCcomや、駆動回路の高位側電源電圧、低位側電源電圧など)であれば良い。
画素電極118と対向電極108との間を通過する光は、液晶容量の電圧実効値がゼロであれば、液晶分子の捻れに沿って約90度旋光する一方、当該電圧実効値が大きくなるにつれて、液晶分子が電界方向に傾く結果、その旋光性が消失する。このため、例えば透過型において、入射側と背面側とに、配向方向に合わせて偏光軸が互いに直交する偏光子をそれぞれ配置させたノーマリーホワイトモードの場合、液晶容量の電圧実効値がゼロであれば、光が透過するので白(透過率が大になる)表示になる一方、電圧実効値が大きくなるにつれて透過する光量が減少して、ついには黒表示になる(透過率が最小になる)。したがって、走査線112を1本ずつ選択して、TFT116をオンしたときに、画素の階調(または輝度)に応じた電圧の画像信号を、データ線114を介し画素電極118に印加して、液晶容量の電圧実効値を画素毎に制御することができる。そして、この制御によって、所定の表示が可能となる。
ところで、電気光学パネルが適用されるプロジェクタは、それ自体で画像を作成する機能はなく、パソコンやテレビチューナなどの上位装置から映像データ(または映像信号)の供給を受ける。この映像データは、マトリクス状に配列する画素を水平走査および垂直走査した形式で供給されるので、プロジェクタに用いられる電気光学パネルについても、この形式に準じて駆動するのが適切である。このため、プロジェクタに用いられる電気光学パネルについては、データ線114に画像信号を供給する駆動方式として点順次駆動が採用されていた。この点順次駆動では、映像データを液晶の駆動に適するように変換した画像信号を、1本の走査線112が選択される期間(1水平有効走査期間)において1本ずつデータ線114にサンプリングして供給する方式である。
また、近年では、ハイビジョンのような高精細化の要求が強い。高精細化は、走査線112の本数およびデータ線114の本数を増加させることによって達成することができるが、走査線112の増加によって1水平走査期間が短縮し、さらに、点順次方式では、データ線114の増加によって、データ線114へのサンプリング時間が短縮する。
高精細化が進行するにつれて、点順次方式では、データ線114に画像信号をサンプリングする際の時間を充分に確保できなくなるために、電気光学パネル100は、相展開駆動という方式で駆動される。この相展開駆動では、データ線114が予め定められた本数(例えば6本)毎にブロック化されている。さらに、画像信号が1ブロックに含まれるデータ線114の本数に相当する6系統のチャネル(相)に分配されるとともに、さらに時間軸に6倍に伸長されて、画像信号Vid1〜Vid6として画像信号線171に供給される。
一方、図において左から数えてi(iは、1、2、…、n)列目のブロックに属するデータ線114の6本のうち、最も左に位置するデータ線114の一端には、サンプリングスイッチとしてのNチャネル型TFT151のドレインが接続される一方、そのソースは画像信号Vid1が供給される画像信号線171に接続されている。同様に、当該ブロックにおいて左から数えて2列目、3列目、…、6列目のデータ線114の一端には、対応するTFT151のドレインがそれぞれ接続される一方、そのソースは、画像信号Vid2、Vid3、…、Vid6が供給される画像信号線171にそれぞれ接続されている。
なお、図5に示される構成において、走査線112の総本数を「m」とし、データ線114の総本数を「6n」とすると(m、nは、それぞれ整数とする)、画素は、走査線112とデータ線114との各交差部分に対応して、m行×6n列のマトリクス状に配列することになる。
また、以下の説明においては、画像信号Vid1〜Vid6をそれぞれチャネルch1〜ch6と呼ぶ場合がある。この場合に、ブロックにおけるデータ線114は、画像信号線171の7本のいずれかとそれぞれ対応付けられるので、例えば、あるブロックにおいて最左端に位置するデータ線114は、チャネルch1に対応しているということができる。
次に、走査線駆動回路130は、図6に示されるように、垂直走査期間の最初に供給されるスタートパルスDYをクロック信号CLYにしたがってシフトすることによって、順次排他的にHレベルになる走査信号G1、G2、G3、…、Gmを出力するものである。また、シフトレジスタ140は、同図に示されるように、1水平走査期間の最初に供給されるスタートパルスDXをクロック信号CLXにしたがってシフトすることによって、順次排他的にHレベルになるサンプリング信号S1、S2、S3、…、Snを出力するものである。なお、サンプリング信号S1、S2、S3、…、Snは、隣接するもの同士、互いに重複しないように、それぞれHレベルとなるパルス幅がクロック信号CLXの周期の半分よりも狭い期間Smpにまで狭められている。
相展開駆動では、1水平走査期間に、サンプリング信号S1、S2、S3、…、Snによって各ブロックが1つずつ選択される。ここで、例えばi番目のブロックが選択されて、サンプリング信号SiがHレベルになると、当該ブロックに属するデータ線114にドレインが接続された6個のTFT151が同時にオンするので、当該ブロックに属する1列目、2列目、3列目、…、6列目のデータ線114の各々には、それぞれ画像信号Vid1、Vid2、Vid3、…、Vid6がサンプリングされるとともに、選択走査線と当該i番目のブロックに属する6本との交差に対応する画素の画素電極118に、それぞれ書き込まれることになる。
この相展開駆動では、データ線114を1本ずつ選択して画像信号をサンプリングする構成と比較すると、サンプリングするための時間を6倍長くすることができるので、上述したように、高精細化に適用している。なお、ここでは、1つのブロックに含まれるデータ線の数を「6」としたが、特にこれに制限する趣旨ではない。
ところが、この相展開駆動では、複数本のデータ線114をブロックとしてまとめて駆動することに起因して、あるブロックの表示内容が隣接するブロックの画素に重畳的に表示される、という現象(ブロックゴースト)が発生する。そこで、本発明者は、着目ブロックに属する画素の階調補正量を、一つ前のブロックに属する画素からの平均変化量に基づいて求めるとともに、着目ブロックに属する画素への画像データに加算して、ブロックゴーストを目立たなくする技術を提案している(特許文献1参照)。
[特許文献1]特開2002−149136号公報
しかしながら、上記公報に記載された技術によって、ブロックゴーストが、ある程度抑えられるものの、依然として視認する程度にブロックゴーストが発生してしまう、という問題があった。本発明は、上述した事情に鑑みてなされたもので、その目的とするところは、このブロックゴーストの発生をより抑えて、さらなる高品位な表示が可能な画像信号の補正方法、補正回路、電気光学装置、および、この電気光学装置を表示部に適用した電子機器を提供することにある。
上記目的を達成するために、本発明に係る画像信号の補正方法は、複数の走査線と、一定本数毎にブロック化された複数のデータ線と、各ブロックにおけるデータ線の各々に対応するように設けられた画像信号線と、前記データ線と当該データ線に対応する画像信号線との間の電気的なスイッチとして介挿されるとともに、一の走査線が選択される期間にわたってブロックが1つずつ選択されたときにオンして、当該一のブロックに属するデータ線に、画像信号線に供給された画像信号をサンプリングするサンプリングスイッチと、前記走査線と前記データ線との交差にそれぞれ対応して設けられるとともに、走査線が選択されたときに、データ線にサンプリングされた画像信号を書き込む画素とを有する電気光学パネルに、選択された走査線と選択されたブロックに属するデータ線との交差に対応する画素の階調に応じた画像信号を補正して、画像信号線を介し供給する画像信号の補正方法であって、選択されるブロックにおける選択タイミングよりも1つ前に選択したブロックに属するデータ線と選択走査線との交差に対応する画素の階調レベルと、当該選択タイミングにおける当該ブロックに属するデータ線と選択走査線との交差に対応する画素の階調レベルとの変化分の第1平均値と、当該選択タイミングよりも2つ前に選択したブロックに属するデータ線と選択走査線との交差に対応する画素の階調レベルと、当該選択タイミングよりも1つ前に選択したブロックに属するデータ線と選択走査線との交差に対応する画素の階調レベルとの変化分の第2平均値とをそれぞれ求め、少なくとも前記第1および第2平均値に基づいて補正データを求め、当該補正データを、当該選択ブロックに属するデータ線と選択走査線との交差に対応した画素の画像信号に加算することを特徴とする。この方法によれば、あるブロックを選択したときに、直前ブロックが選択されたときからの変化分のみならず、2つ前のブロックから直前ブロックが選択されらときの変化分をも考慮して補正データが求められて、選択したブロックに属するデータ線と選択走査線との交差に対応する画素の画像信号に加算されるので、ブロックゴーストの発生が、より抑えられて、さらなる高品位な表示が可能となる。
また、本発明において、画像信号の補正方法のみならず、補正回路としても、さらに、電気光学装置それ自体としてもそれぞれ概念することができる。加えて、本発明に係る電子機器は、上記電気光学装置を表示部として有するので、ブロックゴーストがより抑え込まれることになる。
図1:本発明の実施形態に係る電気光学装置の構成を示すブロック図である。
図2:同電気光学装置における補正回路の構成を示すブロック図である。
図3:同補正回路を説明するための図である。
図4:実施形態に係る電気光学装置を適用した電子機器の一例たるプロジェクタの構成を示す断面図である。
図5:相展開駆動される電気光学パネルの構成を示す図である。
図6:相展開駆動される電気光学パネルの動作を説明するためのタイミングチャートである。
符号の説明
100…電気光学パネル、112…走査線、114…データ線、116…TFT、118…画素電極、130…走査線駆動回路、140…シフトレジスタ、151…サンプリングスイッチ、200…制御回路、300…処理回路、304…補正回路、3270、3280…総和回路、3272、3282…乗算器2100…プロジェクタ
以下、本発明を実施するための最良の形態について図面を参照して説明する。
1.第1実施形態
図1は、本発明の実施形態に係る補正回路を適用した電気光学装置の全体構成を示すブロック図である。
この図に示されるように、電気光学装置は、電気光学パネル100と、制御回路200と、処理回路300とから構成される。このうち、電気光学パネル100は、図5に示した構成と同様なものなので、特に説明は要しないであろう。
制御回路200は、図示しない上位装置から供給される垂直走査信号Vs、水平走査信号Hsおよびドットクロック信号DCLKにしたがって、各部を制御するためのタイミング信号やクロック信号などを生成する。
処理回路300は、さらに、S/P変換回路310、補正回路320、D/A変換器群330および増幅・反転回路340から構成される。
このうち、S/P変換回路310は、映像データVidを、N(図においてはN=6)系統のチャネルに分配するとともに、時間軸にN倍に伸長して(シリアル−パラレル変換)、映像データVd1d〜Vd6dとして出力するものである。この映像データVidは、図示されない上位装置から、垂直走査信号Vs、水平走査信号Hsおよびドットクロック信号DCLKに同期してシリアルで供給され、画素の階調レベル(輝度)を画素毎にディジタル値で指定する。なお、シリアル−パラレル変換する理由は、上述したようにサンプリングスイッチ151(図5参照)において、画像信号が印加される時間を長くして、サンプル&ホールド時間および充放電時間を確保するためである。
補正回路320は、映像データVd1d〜Vd6dを補正して、それぞれ補正済の映像データVd1e〜Vd6eとして出力するものである。なお、この補正回路320の詳細については後述する。
D/A変換器群330は、チャネル毎に設けられたD/A変換器であり、補正済の映像データVd1e〜Vd6eをそれぞれ画素の階調に応じた電圧を有するアナログの画像信号に変換するものである。
増幅・反転回路340は、アナログ変換された画像信号を、極性反転または正転した後、適宜、増幅して画像信号Vid1〜Vid6として供給するものである。ここで、極性反転については、(1)走査線毎、(2)データ信号線毎、(3)画素毎、(4)面(フレーム)毎などの態様があるが、この実施形態にあっては説明の便宜上、(1)走査線単位の極性反転であるとする。ただし、本発明をこれに限定する趣旨ではない。また、本実施形態における極性反転とは、所定の一定電圧(画像信号の振幅中心電位であり、対向電極の印加される電圧LCcomとほぼ等しい)を基準として交互に電圧レベルを反転させることをいう。そして、この振幅中心電位よりも高位電圧を正極性といい、低位電圧を負極性という。
図2は、本発明の特徴部分である補正回路320の詳細構成を示すブロック図である。なお、説明の便宜上、まずチャネルch1の映像データVd1dの処理系列について説明する。
この図に示されるように、チャネルch1の映像データVd1dは、遅延回路3211の入力端と、加算器3213の加算入力端と、加算器3219の加算入力端の一方とにそれぞれ供給される。遅延回路3211は、映像データVd1dを1ブロックの選択時間だけ遅延させるものであり、その遅延データは、加算器3213の減算入力端と、遅延回路3215の入力端と、加算器3217の加算入力端とにそれぞれ供給される。なお、ここでいう1ブロックの選択時間とは、サンプリング信号が順番にHレベルとなる周期であり、本実施形態では、展開前1画素分の映像データVidが供給される周期の6倍に相当する。
遅延回路3215は、遅延回路3211と同様に、入力されたデータを1ブロックの選択時間だけ遅延させるものであり、その遅延データは、加算器3217の減算入力端に供給される。
加算器3213は、映像データVd1dから、遅延回路3211による遅延データを減算して、その減算結果を総和回路3270の入力端に供給する。ここで、例えば図3に示されるように現時点においてi番目のブロックが選択されている場合、映像データVd1dは、選択走査線とi番目のブロックのうち、チャネルch1に対応する最左端のデータ線との交差に対応する画素C1の階調レベルを指定する。したがって、加算器3213の出力は、当該選択走査線と1つ前に選択された(i−1)番目のブロックのうち、最左端のデータ線との交差に対応する画素B1から、現時点における選択ブロックの画素C1への階調変化分、すなわち、(i−1)番目のブロックから、現時点においてi番目のブロックを選択したときの、チャネルch1の画像信号線171での電圧変化分に相当することになる。
加算器3217は、遅延回路3211による遅延データから、遅延回路3215による遅延データを減算して、その減算結果を総和回路3280の入力端に供給する。遅延回路3215による遅延データは、遅延回路3211による遅延データを1ブロック分の選択時間だけ再遅延させたものである。したがって、加算器3217の出力は、図3に示される例でいえば、当該選択走査線と2つ前に選択された(i−2)番目のブロックのうち、最左端のデータ線との交差に対応する画素A1から、(i−1)番目のブロックの画素B1への階調変化分、すなわち、(i−2)番目のブロックから、(i−1)番目のブロックを選択したときの、チャネルch1の画像信号線171での電圧変化分に相当することになる。
チャネルch2の処理系列についてもチャネルch1の処理系列と同様である。すなわち、映像データVd2dが、加算器3229の加算入力端の一方に供給されるとともに、画素B2から画素C2への階調変化分が加算器3223の減算結果として総和回路3270の入力端に供給され、さらに、画素A2から画素B2への階調変化分が加算器3227の減算結果として総和回路3280の入力端に供給される。
他のチャネルch3〜ch6の処理系列についても同様である。すなわち、映像データVd3d〜Vd6dが、加算器3239、3249、3259および3269の加算入力端の一方にそれぞれ供給されるとともに、1つ前のブロックから現時点において選択したブロックを選択したときの階調変化分であって、同一チャネル同士の階調変化分がそれぞれ総和回路3270に供給される一方、2つ前のブロックから1つ前のブロックを選択したときの階調変化分であって、同一チャネル同士の階調変化分がそれぞれ総和回路3280に供給される。
総和回路3270は、入力端の各々に供給された階調変化分の総和、すなわち、各画像信号線171の電圧変化分の総和に相当する値を求めて、乗算器3272の入力端に供給する。乗算器3272は、階調変化分の総和に係数「k/6」を乗算したデータDb1を出力する。ここで、係数「k/6」のうち、係数「1/6」は、チャネルch1〜ch6の平均値を求めるためのものである。したがって、データDb1は、1つ前のブロックから選択ブロックにかけての画素階調変化分の平均値に係数kを乗じたもの、すなわち、画素階調変化分の平均値(各画像信号線171の電圧変化分の平均値)を反映させたものになる。
同様に、総和回路3280は、入力端の各々に供給された階調変化分の総和を求めて、乗算器3282の入力端に供給する。乗算器3282は、階調変化分の総和に係数「k/6」を乗算したデータDb2を出力する。したがって、データDb2は、選択ブロックの2つ前のブロックから1つ前のブロックにかけての画素階調変化分の平均値に係数kを乗じたものになる。
そして、加算器(算出回路)3290は、データDb1、Db2同士を加算して、その加算結果を補正データDbとして出力する。ここで、補正データDbは、1つ前のブロックから選択ブロックにかけての画素階調変化分の平均値を反映させた値と、選択ブロックの2つ前のブロックから1つ前のブロックにかけての画素階調変化分の平均値を反映させた値とを、係数k、kの比で配分したものとなる。
なお、本実施形態では、係数k、kについて、k>kなる関係を有するように設定される。このため、補正データDbでは、データDb2よりもデータDb1の占める割合が大きい。このように係数の大小を設定した理由は、選択ブロックの画素の階調を変動させる際の影響が、時間的に直近の平均変化分であるデータDb1の方が、時間的に離れた平均変化分であるデータDb2よりも大きいからである。
換言すれば、補正データDbは、1つ前のブロックから現時点のブロックを選択したときの画像信号線171における電圧変化の平均値を、2つ前のブロックから1つ前のブロックを選択したときの画像信号線171における電圧変化の平均値よりも大きく重み付けした後、両者を加算した値となる。
補正データDbは、加算器(加算回路)3219、3229、3239、3249、3259および3269の加算入力端の他方に供給される。そして、これらの加算器の加算結果が、それぞれ補正済の映像データVd1e〜Vd6eとして出力される。
ブロックゴーストの発生原因は、特許文献1にも記載されているように、第1に、画像信号線171と対向電極108との容量結合や、対向電極108の抵抗性などにより、一定であるはずの対向電極108の電圧が、画像信号線171の電圧変化に応じて変動すること、および、第2に、あるブロックが選択された際に、電荷の充放電に伴って対向電極108の電圧が変化することである。
いずれにしても、対向電極108の電圧変化は、短時間で減衰して電圧LCcomに収束すると考えられていたので、上記特許文献1では、直前のブロックから選択ブロックまでの電圧変化(階調変化)しか考慮していなかった。
これに対し本実施形態では、現時点においてブロック選択した際の電圧変化のみならず、さらに、直前のブロックを選択した際の電圧変化(階調変化)をも累積的に考慮し、補正データを求めて、各チャネルの映像データVd1d〜Vd6dにそれぞれ加算している。これにより、画素電極118に印加される電圧が、対向電極108の電圧変化の影響を受けない方向に補正されるので、本実施形態では、ブロックゴーストをより抑えることが可能となるのである。
2.第2実施形態
第1実施形態の態様に加えて、2つ前のブロックを選択した際の電圧変化(階調変化)や、それ以前のブロックを選択した際の電圧変化(階調変化)等を考慮しても良い。
また、電圧LCcomの印加点からみたときに、対向電極108の抵抗が表示領域において左側と右側とでは相違するのであれば、選択するブロックが左側から右側に進行するにつれて、係数k、kを変化させる構成としても良い。
さらに、後述するように左右反転像を形成するために、水平走査方向を右側から左側に向かう方向とする場合にも、同様に選択するブロックの水平位置に応じて、係数k、kを変化させても良い。
また、上述した第1実施形態にあっては、1つにまとめられた6本のデータ線114に対して、6チャネルに変換された画像信号Vid1〜Vid6をサンプリングする構成したが、チャネル数および同時に印加するデータ線数(すなわち、1つにまとめるデータ線数)は、「6」に限られるものではなく、2以上であれば良い。例えば、チャネル数および同時に印加するデータ線の数を「3」や、「12」、「24」として、3本や、12本、24本のデータ線に対して、3、12、24チャネルに分配した補正画像信号を供給する構成としても良い。なお、チャネル数としては、カラーの画像信号が3つの原色に係る信号からなることとの関係から、3の倍数であることが制御や回路などを簡易化する上で好ましい。ただし、後述するプロジェクタのように単なる光変調の用途の場合には、3の倍数である必要はない。
一方、上述した第1実施形態において、処理回路300は、ディジタルの映像信号Vidを処理するものとしたが、アナログの画像信号を処理する構成としても良い。さらに、上述した実施形態にあっては、対向電極108と画素電極118との電圧実効値が小さい場合に白色表示を行うノーマリーホワイトモードとして説明したが、黒色表示を行うノーマリーブラックモードとしても良い。
さらに、上述した実施形態では、液晶としてTN型を用いたが、BTN(Bi−stable Twisted Nematic)型・強誘電型などのメモリ性を有する双安定型や、高分子分散型、さらには、分子の長軸方向と短軸方向とで可視光の吸収に異方性を有する染料(ゲスト)を一定の分子配列の液晶(ホスト)に溶解して、染料分子を液晶分子と平行に配列させたGH(ゲストホスト)型などの液晶を用いても良い。
また、電圧無印加時には液晶分子が両基板に対して垂直方向に配列する一方、電圧印加時には液晶分子が両基板に対して水平方向に配列する、という垂直配向(ホメオトロピック配向)の構成としても良いし、電圧無印加時には液晶分子が両基板に対して水平方向に配列する一方、電圧印加時には液晶分子が両基板に対して垂直方向に配列する、という平行(水平)配向(ホモジニアス配向)の構成としても良い。このように、本発明では、液晶や配向方式として、種々のものに適用することが可能である。
以上については、液晶装置について説明したが、本発明では、一定本数のデータ線をブロック化するとともに、選択したブロックに属するデータ線の各々に、それぞれ対応する画像信号線に供給される画像信号をサンプリングする構成であれば、例えばEL(Electronic Luminescence)素子、電子放出素子、電気詠動素子、デジタルミラー素子などを用いた装置や、プラズマディスプレイなどにも適用可能である。
3.応用例
<電子機器>
次に、上述した実施形態に係る電気光学装置を用いた電子機器の例として、上述した電気光学パネル100をライトバルブとして用いたプロジェクタについて説明する。
図4は、このプロジェクタの構成を示す平面図である。この図に示されるように、プロジェクタ2100の内部には、ハロゲンランプ等の白色光源からなるランプユニット2102が設けられている。このランプユニット2102から射出された投射光は、内部に配置された3枚のミラー2106および2枚のダイクロイックミラー2108によってR(赤)、G(緑)、B(青)の3原色に分離されて、各原色に対応するライトバルブ100R、100Gおよび100Bにそれぞれ導かれる。なお、B色の光は、他のR色やG色と比較すると、光路が長いので、その損失を防ぐために、入射レンズ2122、リレーレンズ2123および出射レンズ2124からなるリレーレンズ系2121を介して導かれる。
ここで、ライトバルブ100R、100Gおよび100Bの構成は、上述した実施形態における電気光学パネル100と同様であり、処理回路(図4では省略)から供給されるR、G、Bの各色に対応する画像信号でそれぞれ駆動されるものである。
ライトバルブ100R、100G、100Bによってそれぞれ変調された光は、ダイクロイックプリズム2112に3方向から入射する。そして、このダイクロイックプリズム2112において、R色およびB色の光は90度に屈折する一方、G色の光は直進する。したがって、各色の画像が合成された後、スクリーン2120には、投射レンズ2114によってカラー画像が投射されることとなる。
なお、ライトバルブ100R、100Gおよび100Bには、ダイクロイックミラー2108によって、R、G、Bの各原色に対応する光が入射するので、カラーフィルタを設ける必要はない。また、ライトバルブ100R、100Bの透過像は、ダイクロイックプリズム2112により反射した後に投射されるのに対し、ライトバルブ100Gの透過像はそのまま投射されるので、ライトバルブ100R、100Bによる水平走査方向は、ライトバルブ100Gによる水平走査方向と逆向きにして、左右反転像を表示させる構成となっている。
また、電子機器としては、図4を参照して説明した他にも、直視型、例えば携帯電話や、パーソナルコンピュータ、テレビジョン、ビデオカメラのモニタ、カーナビゲーション装置、ページャ、電子手帳、電卓、ワードプロセッサ、ワークステーション、テレビ電話、POS端末、ディジタルスチルカメラ、タッチパネルを備えた機器等などが挙げられる。そして、これらの各種の電子機器に対して、本発明に係る電気光学装置が適用可能なのは言うまでもない。

Claims (11)

  1. 複数の走査線と、
    複数のデータ線と、
    前記走査線と前記データ線との交差にそれぞれ対応して設けられるとともに、データ線から画像信号が供給される画素と
    を有し、
    前記走査線が選択された期間に、所定本数の前記データ線からなるブロックが順次選択されるように駆動される電気光学パネルに用いられる、前記画像信号の補正方法であって、
    第1のブロックに属する前記所定本数のデータ線のそれぞれに供給される画像信号の階調と、前記第1のブロックの一つ前に選択された第2のブロックに属する前記所定本数のデータ線のそれぞれに供給される画像信号の階調との変化量をそれぞれ求め、前記変化量の平均を計算して得られる第1平均値を求め、
    前記第1のブロックの2つ前に選択された第3のブロックに属する前記所定本数のデータ線のそれぞれに供給される画像信号の階調と、前記第2のブロックに属する前記所定の本数のデータ線のそれぞれに供給される画像信号の階調との変化量をそれぞれ求め、前記変化量の平均を計算して得られる第2平均値を求め、
    前記第1および第2平均値に基づいて補正データを求め、
    前記補正データを用いて、前記第1の選択ブロックに属するデータ線に供給されるそれぞれの画像信号を補正する
    ことを特徴とする画像信号の補正方法。
  2. 複数の走査線と、
    複数のデータ線と、
    前記走査線と前記データ線との交差にそれぞれ対応して設けられるとともに、データ線から画像信号が供給される画素と
    を有し、
    前記走査線が選択された期間に、所定本数の前記データ線からなるブロックが順次選択されるように駆動される電気光学パネルに用いられる、前記画像信号の補正回路であって、
    第1のブロックに属する前記所定本数のデータ線のそれぞれに供給される画像信号の階調と、前記第1のブロックの一つ前に選択された第2のブロックに属する前記所定本数のデータ線のそれぞれに供給される画像信号の階調との変化量をそれぞれ求め、前記変化量の平均を計算して得られる第1平均値を求める第1の平均化回路と、
    前記第1のブロックの2つ前に選択された第3のブロックに属する前記所定本数のデータ線のそれぞれに供給される画像信号の階調と、前記第2のブロックに属する前記所定の本数のデータ線のそれぞれに供給される画像信号の階調との変化量をそれぞれ求め、前記変化量の平均を計算して得られる第2平均値を求める第2の平均化回路と、
    前記第1および第2平均値に基づいて補正データを算出する算出回路と、
    前記補正データを用いて、前記第1の選択ブロックに属するデータ線に供給されるそれぞれの画像信号を補正する回路と
    を具備することを特徴とする画像信号の補正回路。
  3. 画像信号を遅延させて、前記第2のブロックに対応する画像信号を出力する第1の遅延回路を有することを特徴とする請求項2に記載の画像信号の補正回路。
  4. 画像信号を遅延させて、前記第3のブロックに対応する画像信号を出力する第2の遅延回路を有することを特徴とする請求項2または3に記載の画像信号の補正回路。
  5. 前記第2の遅延回路は、前記第1の遅延回路の出力が入力され、前記第1の遅延回路の出力を遅延させて出力することを特徴とする請求項4に記載の画像信号の補正回路。
  6. 前記第1及び第2の遅延回路は、一つの前記ブロックを選択する期間に等しい時間分、前記画像信号を遅延させることを特徴とする請求項5に記載の画像信号の補正回路。
  7. 前記第1平均値に第1係数を乗ずる第1乗算器と、前記第2平均値に第2係数を乗ずる第2乗算器と、を有することを特徴とする、請求項2に記載の画像信号の補正回路。
  8. 前記第1乗算器の出力と、前記第2乗算器の出力とを加算する加算器を有することを特徴とする請求項7に記載の画像信号の補正回路。
  9. 前記第1係数の値は前記第2係数の値よりも大きいことを特徴とする請求項7に記載の画像信号の補正回路。
  10. 複数の走査線と、
    複数のデータ線と、
    前記走査線と前記データ線との交差にそれぞれ対応して設けられるとともに、データ線から画像信号が供給される画素とを有し、
    前記走査線が選択された期間に、所定本数の前記データ線からなるブロックが順次選択されるように駆動される電気光学パネルであって、
    第1のブロックに属する前記所定本数のデータ線のそれぞれに供給される画像信号の階調と、前記第1のブロックの一つ前に選択された第2のブロックに属する前記所定本数のデータ線のそれぞれに供給される画像信号の階調との変化量をそれぞれ求め、前記変化量の平均を計算して得られる第1平均値を求める第1の平均化回路と、
    前記第1のブロックの2つ前に選択された第3のブロックに属する前記所定本数のデータ線のそれぞれに供給される画像信号の階調と、前記第2のブロックに属する前記所定の本数のデータ線のそれぞれに供給される画像信号の階調との変化量をそれぞれ求め、前記変化量の平均を計算して得られる第2平均値を求める第2の平均化回路と、
    前記第1および第2平均値に基づいて補正データを算出する算出回路と、
    前記補正データを用いて、前記第1の選択ブロックに属するデータ線に供給されるそれぞれの画像信号を補正する回路と、
    を有することを特徴とする電気光学装置。
  11. 請求項10に記載の電気光学装置を有することを特徴とする電子機器。
JP2005517583A 2004-02-02 2005-02-01 画像信号の補正方法、補正回路、電気光学装置および電子機器 Expired - Fee Related JP4479658B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2004026020 2004-02-02
JP2004026020 2004-02-02
PCT/JP2005/001741 WO2005073953A1 (ja) 2004-02-02 2005-02-01 画像信号の補正方法、補正回路、電気光学装置および電子機器

Publications (2)

Publication Number Publication Date
JPWO2005073953A1 true JPWO2005073953A1 (ja) 2007-09-13
JP4479658B2 JP4479658B2 (ja) 2010-06-09

Family

ID=34824006

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005517583A Expired - Fee Related JP4479658B2 (ja) 2004-02-02 2005-02-01 画像信号の補正方法、補正回路、電気光学装置および電子機器

Country Status (5)

Country Link
US (1) US7602359B2 (ja)
JP (1) JP4479658B2 (ja)
KR (1) KR100758164B1 (ja)
CN (1) CN100489953C (ja)
WO (1) WO2005073953A1 (ja)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4103886B2 (ja) * 2003-12-10 2008-06-18 セイコーエプソン株式会社 画像信号の補正方法、補正回路、電気光学装置および電子機器
JP4887977B2 (ja) * 2005-11-21 2012-02-29 セイコーエプソン株式会社 電気光学装置、電気光学装置の駆動方法、電圧モニタ方法および電子機器
US8067970B2 (en) * 2006-03-31 2011-11-29 Masleid Robert P Multi-write memory circuit with a data input and a clock input
JP4367509B2 (ja) * 2007-03-14 2009-11-18 エプソンイメージングデバイス株式会社 電気光学装置、駆動回路および電子機器
JP5638181B2 (ja) * 2007-11-09 2014-12-10 セイコーエプソン株式会社 駆動装置及び方法、並びに電気光学装置及び電子機器
CN102113045B (zh) * 2008-09-30 2013-07-10 夏普株式会社 显示装置和显示装置的驱动方法以及显示驱动的控制方法
WO2013015209A1 (ja) * 2011-07-28 2013-01-31 シャープ株式会社 液晶表示装置

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09304752A (ja) 1996-05-14 1997-11-28 Matsushita Electric Ind Co Ltd 液晶表示装置
JP3421564B2 (ja) 1998-02-10 2003-06-30 三洋電機株式会社 表示装置の駆動方法及び駆動回路
US6329980B1 (en) * 1997-03-31 2001-12-11 Sanjo Electric Co., Ltd. Driving circuit for display device
JP4016493B2 (ja) 1998-08-05 2007-12-05 三菱電機株式会社 ディスプレイ装置及びその多階調化回路
JP2000322031A (ja) 1999-05-10 2000-11-24 Hitachi Ltd 液晶表示装置
JP3494126B2 (ja) * 2000-05-26 2004-02-03 セイコーエプソン株式会社 画像処理回路および画像データ処理方法、電気光学装置、ならびに電子機器
JP3498734B2 (ja) 2000-08-28 2004-02-16 セイコーエプソン株式会社 画像処理回路および画像データ処理方法、電気光学装置、ならびに電子機器
JP2002268604A (ja) 2001-03-02 2002-09-20 Lg Electronics Inc プラズマディスプレイパネルの階調表示処理装置及び処理方法
US7205827B2 (en) * 2002-12-23 2007-04-17 The Hong Kong University Of Science And Technology Low dropout regulator capable of on-chip implementation
EP1622085A1 (en) * 2004-07-19 2006-02-01 Deutsches Krebsforschungszentrum Method of producing x-ray computer tomography images from limited data of an image object
US7329202B2 (en) * 2005-10-17 2008-02-12 Hung-Chun Chung Toothless gear speed reducer
US8604762B2 (en) * 2006-05-25 2013-12-10 Texas Instruments Incorporated Low noise, low dropout regulators

Also Published As

Publication number Publication date
WO2005073953A1 (ja) 2005-08-11
KR20060082873A (ko) 2006-07-19
KR100758164B1 (ko) 2007-09-12
CN100489953C (zh) 2009-05-20
US7602359B2 (en) 2009-10-13
CN1914663A (zh) 2007-02-14
US20050219161A1 (en) 2005-10-06
JP4479658B2 (ja) 2010-06-09

Similar Documents

Publication Publication Date Title
JP4114655B2 (ja) 輝度ムラの補正方法、輝度ムラの補正回路、電気光学装置および電子機器
US7705818B2 (en) Electro-optical device, signal processing circuit thereof, signal processing method thereof and electronic apparatus
JP2007316381A (ja) 電気光学装置及び画像処理装置、並びに電子機器
JPWO2005076256A1 (ja) 電気光学装置、電気光学装置の駆動方法、駆動回路および電子機器
JP4479658B2 (ja) 画像信号の補正方法、補正回路、電気光学装置および電子機器
US7358940B2 (en) Electro-optical device, circuit for driving electro-optical device, method of driving electro-optical device, and electronic apparatus
JP5924478B2 (ja) 画像処理装置、プロジェクターおよび画像処理方法
JP2008185993A (ja) 電気光学装置、処理回路、処理方法およびプロジェクタ
JP4513537B2 (ja) 画像信号供給方法、画像信号供給回路、電気光学装置および電子機器
JP4103886B2 (ja) 画像信号の補正方法、補正回路、電気光学装置および電子機器
JP4678345B2 (ja) 電気光学装置、表示データの処理回路、処理方法および電子機器
JP4400434B2 (ja) 画像信号供給方法、画像信号供給回路、電気光学装置および電子機器
JP4552595B2 (ja) 電気光学装置、その画像信号処理方法および電子機器
JP2006276119A (ja) データ信号供給回路、供給方法、電気光学装置および電子機器
JP4419727B2 (ja) 電気光学装置、電気光学装置の補正量決定方法、駆動方法および電子機器
JP2006189722A (ja) 電気光学装置、データ信号供給回路、データ信号供給方法および電子機器
JP2006195387A (ja) 電気光学装置および電子機器
JP2006065212A (ja) 電気光学装置および電子機器
JP2007193014A (ja) 電気光学装置、駆動方法および電子機器
JP2006126439A (ja) 電気光学装置、その駆動回路、駆動方法および電子機器
JP2005321649A (ja) 電気光学装置、電気光学装置の駆動回路、電気光学装置の駆動方法および電子機器
JP2006267358A (ja) 電気光学装置および電子機器
JP2006267359A (ja) 電気光学装置および電子機器

Legal Events

Date Code Title Description
TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20100223

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20100308

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130326

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140326

Year of fee payment: 4

LAPS Cancellation because of no payment of annual fees