JPS648337B2 - - Google Patents

Info

Publication number
JPS648337B2
JPS648337B2 JP58053258A JP5325883A JPS648337B2 JP S648337 B2 JPS648337 B2 JP S648337B2 JP 58053258 A JP58053258 A JP 58053258A JP 5325883 A JP5325883 A JP 5325883A JP S648337 B2 JPS648337 B2 JP S648337B2
Authority
JP
Japan
Prior art keywords
register
information
data
control
attribute
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP58053258A
Other languages
English (en)
Other versions
JPS59177594A (ja
Inventor
Toshio Tsukui
Shoji Munekawa
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP58053258A priority Critical patent/JPS59177594A/ja
Publication of JPS59177594A publication Critical patent/JPS59177594A/ja
Publication of JPS648337B2 publication Critical patent/JPS648337B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)
  • Digital Computer Display Output (AREA)

Description

【発明の詳細な説明】 発明の技術分野 本発明は、マイクロプロセツサにより制御され
るデイスプレイに於て、画面表示用データの書込
制御に於けるマイクロプロセツサの処理負担を軽
減したデイスプレイ・メモリ制御方式に関するも
のである。
従来技術と問題点 陰極線管等の表示部によりメモリの書込内容を
表示するデイスプレイに於て、画面表示用データ
をマイクロプロセツサの制御によりメモリに書込
む場合、表示文字の色等を指定する属性データを
文字コード情報に付加した画面表示用データを、
マイクロプロセツサの処理により合成して書込む
ものであつた。前述の属性データとしては、表示
文字のブリンクを行うか否かを示すブリンク情
報、表示文字の色を指定するカラー情報、文字発
生器に於けるページを指定するページ情報等があ
る。ホストプロセツサ等から画面表示用データが
入力される場合、属性データの後に文字コード情
報が順次入力され、表示文字の色を途中で変更す
る場合は、その色を指定する属性データが入力さ
れた後に文字コード情報が入力される。マイクロ
プロセツサは、各文字コード情報に属性データを
それぞれ付加した画面表示用データを形成して、
メモリへの書込みを制御するものであつた。従つ
て、メモリへ画面表示用データを書込む場合のマ
イクロプロセツサの処理負担が大きくなる欠点が
あつた。
発明の目的 本発明は、簡単なハードウエアにより文字コー
ド情報と属性データとを合成して画面表示用デー
タを形成し、その画面表示用データをメモリに書
込むように制御して、マイクロプロセツサの処理
負担を軽減することを目的とするものである。以
下実施例について詳細に説明する。
発明の実施例 第1図は本発明の一実施例のブロツク図であ
り、CPUはマイクロプロセツサ、BUSはバス、
CDRはデータレジスタ、ABRは属性レジスタ、
CTRは制御レジスタ、SEL1〜SEL3はセレク
タ、MEMはメモリ、CPGは文字発生器、VGは
ビデオ信号発生器、CRTは陰極線管等の表示部
である。バスBUSが8ビツト幅で、画面表示用
データを16ビツト構成とした場合について以下説
明する。なお本発明に於いては、この実施例のビ
ツト構成に限定されないことは勿論である。デー
タレジスタCDRは、第2図のaに示すように、
1ビツト構成のブリンク情報C1と、4ビツト構
成のカラー情報C2と、3ビツト構成のページ情
報C3と、8ビツト構成の文字コード情報C4と
からなり、属性レジスタABRは、第2図のbに
示すように、1ビツト構成のブリンク情報A1
と、4ビツト構成のカラー情報A2と、3ビツト
構成のページ情報A3とからなり、又制御レジス
タCTRは、それぞれ1ビツト構成の制御情報M
1〜M3からなるものである。
セレクタSEL1〜SEL3は、制御レジスタ
CTRの制御情報M1〜M3により選択制御を行
うものであり、例えば、制御情報M1〜M3が、
“1”のとき、属性レジスタABRの内容を選択出
力し、“0”のとき、データレジスタCDRの内容
を選択出力するものである。メモリMEMには、
データレジスタCDRに書込まれた文字コード情
報C4と、セレクタSEL1〜SEL3の選択出力の
属性データとが合成された画面表示用データが書
込まれる。
メモリMEMの書込内容は順次読出されて、ペ
ージ情報C3又はA3と文字コード情報C4とは
文字発生器CPGに加えられ、リードオンメモリ
ROM等からなる複数の文字発生部がページ情報
により選択され、文字コード情報に従つた文字パ
ターン信号が出力されてビデオ信号発生器VGに
加えられる。又メモリMEMから読出されたブリ
ンク情報C1又はA1と、カラー情報C2又はA
2とはビデオ信号発生器VGへ加えられる。従つ
てビデオ信号発生器VGからは、色信号が付加さ
れた文字パターン信号が表示部CRTに加えられ
て、文字表示が行われる。又ブリンク情報がブリ
ンク動作を示す場合は、指定された表示文字が所
定の周期で高輝度と抵輝度とのブリンク表示が行
われる。前述の文字発生器CPG、ビデオ信号発
生器VG、表示部CRT等は、周知の構成を採用す
ることができるものである。
マイクロプロセツサCUPの制御により、デー
タレジスタCDRに属性データが書込まれた後、
文字コード情報が書込まれ、制御レジスタCTR
にそれぞれ“0”の制御情報M1〜M3が書込ま
れると、セレクタSEL1〜SEL3は、データレジ
スタCDRのブリンク情報C1、カラー情報C2
及びページ情報C3を選択して、文字コード情報
C4を共にメモリMEMに画面表示用データとし
て書込まれる。次の文字コード情報について属性
データの変更がなければ、データレジスタCDR
に書込まれたその文字コード情報に、前の属性デ
ータが付加されてメモリMEMに書込まれること
になる。なおメモリMEMの先頭アドレスについ
てはマイクロプロセツサから図示しない構成によ
り指定され、先頭アドレスから順次画面表示用デ
ータが書込まれるものである。
又適当なタイミングで属性レジスタABRに属
性データをマイクロプロセツサCPUの制御によ
り書込み、所望のタイミングで制御レジスタ
CTRに変更すべき属性データに対応した制御情
報を書込むと、制御情報に対応してセレクタ
SEL1〜SEL3が制御されて、属性データABRの
内容が文字コード情報C4に付加された画面表示
用データとしてメモリMEMに書込まれる。例え
ば、データレジスタCDRのブリンク情報C1が、
“1”でブリンク表示をすることを示すとき、属
性レジスタABRに書込まれたブリンク情報A1
が“0”でブリンク表示しないことを示す場合、
制御レジスタCRTに書込まれた制御情報M1が
“1”、制御情報M2,M3が“0”であるとする
と、メモリMEMには、データレジスタCDRの文
字コード情報C4、ページ情報C3、カラー情報
C2と、属性レジスタABRのブリンク情報A1
とが合成されて画面表示用データとなつて書込ま
れることになる。
同様に、制御情報M1〜M3が“1”、“1”,
“0”である場合には、データレジスタCDRの文
字コード情報C4とページ情報C3と、属性レジ
スタABRのカラー情報A2とブリンク情報A1
とが合成されて画面表示用データとして、メモリ
MEMに書込まれることになる。従つてマイクロ
プロセツサCPUは、データレジスタCDRに属性
データを書込み、又属性レジスタABRに属性デ
ータを書込んだ後、制御レジスタCTRの制御情
報M1〜M3を書換えることにより、異なる属性
データを文字コード情報C4に付加してメモリ
MEMに書込むことができ、マイクロプロセツサ
CPUは、文字対応に属性データを合成する処理
を行う必要がなくなり、処理負担が軽減されるこ
とになる。
なおメモリMEMの書込内容を変更する場合
は、マイクロプロセツサCPUの制御によつて、
メモリMEMの内容を読出し、前述の制御により
再書込みを行うことにより、メモリMEMの内容
を変更することができる。
第3図は本発明の他の実施例のブロツク図であ
り、第1図と同一符号は同一部分を示すものであ
る。又BCはバス制御回路、MCはメモリ制御回
路、BFRはバツフアレジスタ、G1〜G4はア
ンド回路、G5〜G8はオア回路である。第1図
の実施例と対比すると、第1図に於けるデータレ
ジスタCDRと属性レジスタABRとセレクタSEL
1〜SEL3との機能を、バツフアレジスタBFR
とアンド回路G1〜G4とオア回路G5〜G8と
からなる構成で実現し、第1図に於ける制御レジ
スタCTRの制御情報は3個であつたが、この実
施例は4個の制御情報M1〜M4としているもの
である。
制御情報M1〜M4を制御レジスタCTRに書
込むか否かは、バス制御回路BCからの制御信号
aによつて制御し、制御レジスタCTRに書込ま
れた制御情報M1〜M4を使用するか否かは、メ
モリ制御回路MCからの制御信号bによりアンド
回路G1〜G4を制御することによつて決定され
る。バツフアレジスタBFRは、オア回路G5〜
G8の出力がクロツク端子CKに加えられること
より、入力されたデータが書込まれるものであ
り、制御情報M1〜M4に関係なくバスBUSを
介したデータをバツフアレジスタBFRに書込む
場合は、メモリ制御回路MCからの制御信号cが
オア回路G5〜G8を介してバツフアレジスタ
BFRのクロツク端子CKに加えられる。又メモリ
制御回路MCからメモリMEMにメモリアドレス
信号及び書込、読出制御信号dが加えられ、メモ
リMEMの書込、読出制御が行われる。
マイクロプロセツサCPUからバスBUSを介し
てバス制御回路BC及びメモリ制御回路MCへの
制御情報が転送され、又属性データ及び文字コー
ド情報がバツフアレジスタBFRに転送されると、
メモリ制御回路MCからの制御信号cが出力され
て、ブリンク情報B1、カラー情報B2、ページ
情報B3、文字コード情報B4がセツトされる。
制御情報M1〜M4が制御レジスタCTRに加
えられて、バス制御回路BCから制御信号aが出
力されると、制御レジスタCTRに制御情報M1
〜M4がセツトされる。バツフアレジスタBFR
の内容はメモリMEMに加えられ、メモリ制御回
路MCからのメモリアドレス信号及び書込、読出
制御信号dにより、バツフアレジスタBFRの内
容がメモリMEMに書込まれる。メモリMEMの
内容は第1図について説明したと同様に順次読出
されて表示部に表示される。
マイクロプロセツサCPUからの属性データが
転送された時、制御レジスタCTRの制御情報の
例えばM1が“0”、M2〜M4が“1”である
と、制御信号bが“1”となつたとき、アンド回
路G1の出力は“0”で、アンド回路G2〜G4
の出力は“1”となるから、ブリンク情報B1は
前の状態のままとなり、カラー情報B2、ページ
情報B3、文字コード情報B4がバツフアレジス
タBFRへセツトされ、ブリンク情報B1のみが
前のままの新しい画面表示用データとなつてメモ
リMEMに書込まれることになる。即ち制御レジ
スタCTRの制御情報M1〜M4が“0”である
と、バツフアレジスタBFRの内容が変更されな
いことになり、“1”であると転送されたデータ
が書込まれることになり、バツフアレジスタ
BFRへの書込み選択を、制御レジスタCTRの制
御情報M1〜M4に従つて制御することができる
ことになる。
前述の如く、マイクロプロセツサCPUは、文
字コード情報に付加する属性データの変更等を、
制御レジスタCTRへ制御情報M1〜M4を書込
むことによつて制御することができ、バツフアレ
ジスタBFRの内容が画面表示用データとして、
メモリMEMに書込まれるので、マイクロプロセ
ツサCPUの処理負担を軽減することができる。
発明の効果 以上説明したように、本発明は、文字コード情
報に対する属性データを付加してメモリMEMに
記憶し、その記憶内容を読出して表示するデイス
プレイに於いて、データレジスタCDRと、制御
レジスタCTRと、属性レジスタABRと、属性デ
ータの種別数に対応した数のセレクタSEL1〜
SEL3とを設け、マイクロプロセツサCPU等の
外部より属性レジスタABRに変更すべき属性デ
ータを書込み、更に制御レジスタCTRにセレク
タSEL1〜SEL3対応の制御情報を書込み、この
制御情報に従つてセレクタSEL1〜SEL3を制御
し、データレジスタCDRにセツトされたデータ
の中の属性データと、属性レジスタABRにセツ
トされた属性データとの何れかを選択出力して、
データレジスタCDRからの文字コード情報に付
加し、メモリMEMに書込むものである。
従つて、属性データの変更は、制御レジスタ
CTRにセツトする制御情報又は属性レジスタ
ABRにセツトする属性データの変更により制御
することができるので、属性データの変更処理に
於いて、文字対応に文字コード情報とその属性デ
ータとの両方についての処理を行う必要がなく、
マイクロプロセツサCPUの処理負担を軽減する
ことができる利点がある。
【図面の簡単な説明】
第1図は本発明の実施例のブロツク図、第2図
は各レジスタの内容の説明図である。 CPUはマイクロプロセツサ、BUSはバス、
CDRはデータレジスタ、C1,A1はブリンク
情報、C2,A2はカラー情報、C3,A3はペ
ージ情報、C4は文字コード情報、ABRは属性
レジスタ、CTRは制御レジスタ、SEL1〜SEL
3はセレクタ、MEMはメモリ、CPGは文字発生
器、VGはビデオ信号発生器、CTRは陰極線管等
の表示部である。

Claims (1)

  1. 【特許請求の範囲】 1 文字コード情報に、該文字コード情報に対す
    るブリンク情報、カラー情報、ページ情報等の属
    性データを付加して記憶するメモリMEMを有す
    るデイスプレイに於いて、 前記文字コード情報と属性データとをセツトす
    るデータレジスタCDRと、 前記文字コード情報に対する属性データを変更
    するか否かを制御する制御情報をセツトする制御
    レジスタCTRと、 変更すべき属性データをセツトする属性レジス
    タABRと、 前記制御情報によつて制御されて前記データレ
    ジスタCDRと前記属性レジスタABRとにセツト
    された属性データを選択出力するセレクタSEL1
    〜SEL3とを備え、 外部より前記属性レジスタABRに変更すべき
    属性データを書込み、更に前記制御レジスタ
    CTRに前記制御情報を書込み、該制御レジスタ
    CTRに書込まれた制御情報に従つて前記セレク
    タSEL1〜SEL3は、前記データレジスタCDR
    にセツトされたデータ中の属性データと、前記属
    性データレジスタABRにセツトされた属性デー
    タとの何れかを選択出力し、前記データレジスタ
    CDRからの文字コード情報と共に前記メモリ
    MEMに書込むことにより、前記文字コード情報
    に対する属性データを変更する ことを特徴とするデイスプレイ・メモリ制御方
    式。
JP58053258A 1983-03-29 1983-03-29 デイスプレイ・メモリ制御方式 Granted JPS59177594A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58053258A JPS59177594A (ja) 1983-03-29 1983-03-29 デイスプレイ・メモリ制御方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58053258A JPS59177594A (ja) 1983-03-29 1983-03-29 デイスプレイ・メモリ制御方式

Publications (2)

Publication Number Publication Date
JPS59177594A JPS59177594A (ja) 1984-10-08
JPS648337B2 true JPS648337B2 (ja) 1989-02-13

Family

ID=12937751

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58053258A Granted JPS59177594A (ja) 1983-03-29 1983-03-29 デイスプレイ・メモリ制御方式

Country Status (1)

Country Link
JP (1) JPS59177594A (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4857989A (en) * 1986-09-04 1989-08-15 Mitsubishi Denki Kabushiki Kaisha Semiconductor device
JP2579362B2 (ja) * 1989-05-12 1997-02-05 三菱電機株式会社 画面表示装置
JP2730618B2 (ja) * 1994-02-03 1998-03-25 メトロ電装株式会社 スイッチの接点構造

Also Published As

Publication number Publication date
JPS59177594A (ja) 1984-10-08

Similar Documents

Publication Publication Date Title
JP2797435B2 (ja) 表示コントローラ
JPS5958538A (ja) 文字図形表示装置
JP4006482B2 (ja) モニタ装置のマルチシンク回路
JPS648337B2 (ja)
JP2761335B2 (ja) 画面表示装置
JPS649635B2 (ja)
JPS6116076B2 (ja)
JP2623592B2 (ja) 表示制御装置
JP2898283B2 (ja) 表示制御装置
JPS60173588A (ja) マルチウインドウ表示処理方式
JP2901631B2 (ja) 画像処理装置
JPH0418048Y2 (ja)
JP3397964B2 (ja) メモリ装置
JPS5995589A (ja) Crt表示装置
JPS61278886A (ja) メモリアクセス装置
JPH03116194A (ja) ディスブレイ制御装置
JPH02220097A (ja) イメージデータ表示方式
JPH0213317B2 (ja)
JPS6213690B2 (ja)
JPS61283968A (ja) 画像デ−タ処理装置
JPS63269192A (ja) 表示装置
JPH0345835B2 (ja)
JPH05210380A (ja) ビットマップ表示装置の表示アトリビュート制御回路
JPS59152487A (ja) デイスプレイ装置
JPS622373A (ja) 自動色変化装置