JPS639774B2 - - Google Patents

Info

Publication number
JPS639774B2
JPS639774B2 JP20161082A JP20161082A JPS639774B2 JP S639774 B2 JPS639774 B2 JP S639774B2 JP 20161082 A JP20161082 A JP 20161082A JP 20161082 A JP20161082 A JP 20161082A JP S639774 B2 JPS639774 B2 JP S639774B2
Authority
JP
Japan
Prior art keywords
circuit
signal
output
multipath
distortion
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP20161082A
Other languages
English (en)
Other versions
JPS5991734A (ja
Inventor
Kazuo Takayama
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Denso Ten Ltd
Original Assignee
Denso Ten Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Denso Ten Ltd filed Critical Denso Ten Ltd
Priority to JP20161082A priority Critical patent/JPS5991734A/ja
Publication of JPS5991734A publication Critical patent/JPS5991734A/ja
Publication of JPS639774B2 publication Critical patent/JPS639774B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/10Means associated with receiver for limiting or suppressing noise or interference

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Noise Elimination (AREA)

Description

【発明の詳細な説明】 本発明は、歪軽減回路に関し、詳しくは受信対
象とする電波に外乱電波が混入して合成されるこ
とによつて生じる周波数信号の歪を軽減するよう
にした歪軽減回路に関する。
従来から周波数変調(FM)放送受信機におい
て、直接の送信波と反射波とが同時に受信される
ことによつて、マルチパスが生じ、受信状態が悪
化する。特にステレオ放送の場合には、第1図の
検波出力波形で示すように、ひげ状のマルチパス
が生じて、受信状態が特に悪化する。すなわち、
ステレオ変調電波においては、直接波と反射波の
位相が、たとえば19kHzのステレオパイロツト信
号、左信号および右信号の和の信号(L+R)、
左信号および右信号の差の信号(L−R)などの
周期で変化して合成される。そのため、フエイズ
モジユレーシヨン(PM)成分が生じ、これがひ
げ状のマルチパスとなる。このようなマルチパス
成分は、高い周波数成分を含むとともに、その包
絡線には低周波成分を含む。したがつてローパス
フイルタで前記マルチパスを除去することはでき
ない。
このようなマルチパスノイズを除去するため
に、従来では自動車のイグニツシヨンノイズを切
るためのノイズキヤンセラーなどで対処していた
が、タイミングのずれや、切り残しなどがあつて
充分に対応することができなかつた。
本発明は上述の技術的課題を解決してマルチパ
スなどの歪を軽減するようにした歪軽減回路を提
供することを目的とする。
以下、図面によつて本発明の実施例を説明す
る。第2図は本発明の一実施例の回路図である。
この歪軽減回路1は、たとえばFMステレオ受信
機に備えられる。アンテナ2で受信された直接の
送信波と反射波とは、高周波増幅回路3、中間周
波増幅および検波回路4、抵抗5を経て合成さ
れ、本件歪軽減回路1に与えられ、歪軽減回路1
によつてマルチパス歪が軽減される。
歪軽減回路1は、遅延手段としてのローパスフ
イルタ6と、リミツタ回路7と、減算回路8とを
備える。ローパスフイルタ6は、抵抗9およびコ
ンデンサ10を含む。したがつて、ローパスフイ
ルタ6に入力された信号は、抵抗9の抵抗値R1
およびコンデンサ10の静電容量C1で定まる時
定数TD(=C1×R1)だけ遅延して、出力端子1
1に出力される。
リミツタ回路7は、ローパスフイルタ6および
出力端子11間の接続点12、ならびに抵抗5お
よび減算回路8間の接続点13間に設けられる。
すなわち、接続点12にはラインlを介してトラ
ンジスタ14のベースが接続され、接続点13に
コンデンサ15、および相互に逆方向にダイオー
ド16,17を接続して成りクランプ電圧がVD
である並列回路を介してトランジスタ14のエミ
ツタが接続されることによつて、リミツタ回路7
が構成される。トランジスタ14のコレクタは、
コンデンサ18および相互に逆方向に接続されク
ランプ電圧がVDであるダイオード19,35を
介して接地される。
減算回路8は、トランジスタ21、抵抗20、
トランジスタ22および抵抗20と同一抵抗値の
抵抗23を直列に接続して構成され、抵抗20お
よびトランジスタ22の接続点24がローパスフ
イルタ6に接続される。トランジスタ21のベー
スには接続端子13が接続され、トランジスタ2
1のコレクタは、一定の直流電源電圧Vccを与え
るための端子25に接続される。またトランジス
タ22のベースには、トランジスタ14のコレク
タおよびコンデンサ18の接続点26が接続され
る。
ダイオード16,17から成る並列回路および
トランジスタ14の接続点27は、トランジスタ
28を介して端子25に接続される。トランジス
タ28のベースは抵抗29を介して接地される。
またトランジスタ28のエミツタは抵抗30を介
して抵抗29およびベース間に接続される。また
ラインlの途中は抵抗31を介して端子25に接
続されるとともに、抵抗32を介して接地され
る。
このように構成された歪軽減回路1において、
中間周波増幅および検波回路4から出力される信
号のうち、時間あたりの電圧変化dE/dTが大で
ある成分すなわちマルチパスは、リミツタ回路7
の働きによつてカツトされ、dE/dTが予め定め
られた以下の信号のみが減算回路8に与えられ
る。減算回路8では、マルチパスが生じていると
きのみ、リミツタ回路7の出力信号を予め定めた
電圧分だけ減算してローパスフイルタ6に与え、
ローパスフイルタ6で時間TDだけ遅延された信
号が出力端子11から出力される。
すなわち、第3図を参照して、中間周波増幅お
よび検波回路4からの出力が第3図aの実線で示
す波形のようになつている場合を想定する。な
お、第3図aにおいて、破線で示す曲線は、リミ
ツタ回路7および減算回路8を省略したときにお
けるローパスフイルタ6からの出力波形を示す。
第3図aの実線で示す波形の信号がリミツタ回
路7に与えられると、リミツタ回路7において
は、トランジスタ14のベース電圧に対して接続
点13の電圧がダイオード16,17のクランプ
電圧VDを超える成分、すなわちマルチパス33
がカツトされる。したがつてリミツタ回路7から
出力される信号の波形は第3図bで示すようにな
る。これによりマルチパス33が大部分除去され
ることになり、歪が軽減される。しかし第3図b
から明らかなように、+VD分だけのマルチパス
が残されたままである。この+VD分だけのマル
チパスを除去するために、減算回路8が設けられ
ている。
接続点13における電圧がダイオード16,1
7のクランプ電圧VDを超えたとき、すなわちマ
ルチパスが生じているとき、接続点26の電圧波
形は第3図cで示すように、ダイオード19,3
5によるクランプ電圧VD分だけハイレベルとな
る。その逆相波形は第3図dで示すようになる。
そのため、接続点24からローパスフイルタ6に
与えられる信号の波形は、第3図eで示すよう
に、第3図bで示したマルチパス33の残余の
VD分だけがカツトされた波形となる。したがつ
て、出力端子11からはマルチパスがほぼ全て除
去された信号が出力される。
なお、上述の実施例では、受信対象をFM電波
として説明したが、本発明は振幅変調(AM)放
送受信機におけるエンジンノイズなどの外乱電波
による歪を軽減するためにも用いられる。
上述のごとく本発明によれば、時間当りの電圧
変化が大である信号成分をリミツタ回路でカツト
し、さらに減算回路で予め設定したレベル分だけ
減算するようにしたので、外乱電波による歪を軽
減することができる。
【図面の簡単な説明】
第1図はマルチパスが生じている検波出力の波
形図、第2図は本発明の一実施例の回路図、第3
図は動作を説明するための波形図である。 1……歪軽減回路、6……ローパスフイルタ、
7……リミツタ回路、8……減算回路、16,1
7,19,20……ダイオード。

Claims (1)

  1. 【特許請求の範囲】 1 受信対象とする電波に外乱電波が混入して合
    成されることによつて生じる周波数信号の歪を軽
    減するようにした歪軽減回路であつて、 入力信号を予め定めた時間だけ遅延して出力す
    る遅延回路、 前記合成された信号が前記遅延手段の出力信号
    との間で予め設定した電圧レベルを超えたときに
    前記合成された信号の電圧レベルを前記設定レベ
    ルとして出力するリミツタ回路、ならびに 前記リミツタ回路および遅延手段の間に介在さ
    れ、前記合成された信号が前記設定レベルを超え
    たときにリミツタ回路の出力信号を前記予め設定
    したレベルだけ減算して遅延手段に与える減算回
    路を含むことを特徴とする歪軽減回路。
JP20161082A 1982-11-16 1982-11-16 歪軽減回路 Granted JPS5991734A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP20161082A JPS5991734A (ja) 1982-11-16 1982-11-16 歪軽減回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP20161082A JPS5991734A (ja) 1982-11-16 1982-11-16 歪軽減回路

Publications (2)

Publication Number Publication Date
JPS5991734A JPS5991734A (ja) 1984-05-26
JPS639774B2 true JPS639774B2 (ja) 1988-03-02

Family

ID=16443909

Family Applications (1)

Application Number Title Priority Date Filing Date
JP20161082A Granted JPS5991734A (ja) 1982-11-16 1982-11-16 歪軽減回路

Country Status (1)

Country Link
JP (1) JPS5991734A (ja)

Also Published As

Publication number Publication date
JPS5991734A (ja) 1984-05-26

Similar Documents

Publication Publication Date Title
US5564093A (en) Frequency modulation receiving apparatus having two intermediate-frequency band pass filters
JPS6221461B2 (ja)
US4450586A (en) Automatic tuning device for FM receiver
US3919482A (en) FM receiver noise suppression circuit
US4356350A (en) FM Receiver
GB2089610A (en) Receiver for amplitude and angle modulated signals
JPH01162020A (ja) Fmラジオ受信機
JPS6139731A (ja) 雑音検出器
US4682045A (en) Noise eliminating signal compensation circuit
JPS6317270B2 (ja)
JPS639774B2 (ja)
JPS639773B2 (ja)
US3958181A (en) Disturbance signal detector for blanking circuit control
JPH0453334B2 (ja)
JPH0354492B2 (ja)
US4249038A (en) Stereo decoder with 19KHz-pilot suppression and improved oscillator phase locking
US5606619A (en) Circuit arrangement for deriving a signal indicating noise in a received stereo multiplex signal
JPS6239858B2 (ja)
JP2943165B2 (ja) クランプ回路
JPS6216036Y2 (ja)
JP2964525B2 (ja) 衛星放送受信装置のfm復調回路
JPH057785Y2 (ja)
JPH0423849B2 (ja)
JPS6033632Y2 (ja) マルチパス検出器
JP2928041B2 (ja) Fm受信機