JPS6395549A - 仮想記憶システムにおけるスワツピング制御方式 - Google Patents

仮想記憶システムにおけるスワツピング制御方式

Info

Publication number
JPS6395549A
JPS6395549A JP61241639A JP24163986A JPS6395549A JP S6395549 A JPS6395549 A JP S6395549A JP 61241639 A JP61241639 A JP 61241639A JP 24163986 A JP24163986 A JP 24163986A JP S6395549 A JPS6395549 A JP S6395549A
Authority
JP
Japan
Prior art keywords
job
storage device
control structure
memory
load
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61241639A
Other languages
English (en)
Inventor
Kazuhiko Takada
和彦 高田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP61241639A priority Critical patent/JPS6395549A/ja
Publication of JPS6395549A publication Critical patent/JPS6395549A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Memory System Of A Hierarchy Structure (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は主記憶装置と磁気ディスクの補助記憶装置を具
備した仮想記憶システムにおける仮想記憶制御方式に関
し特にスワツピング制御方式に関する。
〔従来の技術〕
従来の仮想記憶システムにおいて、ジョブが長期イベン
トの待ち合わせ等による長期待合状態となると、システ
ムにこのジョブのページ群を主記憶装置に格納しておく
のは不要と判断する。したがってまずこのジョブのセグ
メント管理表お工ひページ管理表等のような制御構造体
(以下制御構造体)以外のページ群が一括して主記憶装
置から補助記憶装置に移送され、それからこのジョブの
制御構造体のページ群が一括して主記憶装置から補助記
憶装置に移送される。そしてこのジョブのページ群の占
有していた主記憶装置のエリアが解放されていた。いわ
ゆるスワップアウト処理と工ばれるものである。このジ
ョブに対してイベントが通知されると、システムはこの
ジョブの実行全再開させるために、このジョブのページ
群’t−格納するエリアを主記憶装置に確保し、このジ
ョブの制御構造体のページ群全一括して補助記憶装置か
ら主記憶装置に移送する。そのあとで、このジョ。
ブの制御構造体の再構成が行なわれ、最後にこのジョブ
の制御構造体以外のページ群が一括して補助記憶1ti
fから主記憶装置に移送されていた。いわゆるスワップ
イン処理といわれるものである。
次にこの従来のスワツピング制御方式におけるジョブの
制御構造体のページ群のスワップアウトの実行の様子を
以下説明する。システム上ではジョブ1.ジョブ2.ジ
ョブ3の3つのジョブが実行中でろり、主記憶装ft1
02にはそれぞれのジョブの制御構造体のページ群12
1.122お工ひ123が存在する。また、ジョブ1.
ジョブ2お工ひジョブ3のページ群は、それぞれ順番に
スワップアウトサれていくものとする。主記憶装置10
2からジョブ1.ジョブ2お工びジョブ3の制御構造体
のページ群221.222お工ひ223がスワップアウ
トされる時は無条件に補助記憶装置103にそれぞれエ
リアが確保されて制御構造体のページ群221.222
お工び223が主白憶装f1202から補助記憶装置2
03に移送される。
〔発明が解決し工すとする問題点〕
スワップアウトされたジョブの制御構造体のページ群の
スワップインにはこの制御構造体の再構成処理を伴なう
ため大きなオーバーヘッドが必要である。このため主記
憶装置の負荷が低い場合にはジョブのi制御構造体のペ
ージ群全スワップアウトして主記憶装置上のエリアを解
放することはあまり意味のないことであり、オーバーヘ
ッドの点から見て好筐しいことでにない。し〃)シなが
ら、上述した従来の仮想記憶システムのスワツピング制
御では主記憶装置の負荷が低いような場合にでもジョブ
の制御構造体のページ群をスワラ1イン/スワツプアウ
トの対象としてき友。このためスワップイン/スワップ
アウト処理に伴なうオーバーヘッドが増大しシステムの
利用効率が良くないという欠点が生ずる。
〔問題点f!:解決するtめの手段〕
本発明の仮想記憶システムにおけるスワツピング制御方
式は、主記憶装置の負荷の状態を示す管理簿の情報を参
照する参照手段と。
主記憶装fJl’のジョブの制御構造体のページ群を一
括して補助記憶装置に移送する移送手段と。
前記ジョブの制御構造体のページ群のスワップアウト処
理時、主記憶装置の負荷の状態全前記参照手段に工っで
知p主記憶装置の負荷が高い場合にのみ前記移送手段に
工っでジョブの制御構造体のページ群を一括して主記憶
装ばから補助記憶装置に移送させる判断手段を有する。
〔実施例〕
次に本発明の一実施例について内面を参照して詳細に説
明する。
本発明の一実施例全示す第1図を参照すると。
主記憶装置の負荷の状態を示す管理簿101は。
管理簿エンドIJ 111お工び112からなり、その
管理簿エフ ト1/ 111は主記憶装置102の全ジ
ョブの制御構造体のページの合計値金、管理簿エントリ
112は主記憶装置1f)2の負荷の状態を判定するた
めの主記憶装f1102のジョブの制御構造体のページ
の合計の閾値をそれぞれ内容として持っている。もし、
管理簿エントリ111の値が管理簿エンドIJ 1 ]
 2のflII工!7も小さけれは。
主記憶装置の負荷が低いことを示し9反対に大きければ
主記憶装置の負荷が高いことを示す0ジヨブの制御構造
体のページ群のスワップアウト処理104は参照手段1
41と判断手段142と移送手段143からなる。参照
手段141は主記憶装置102の負荷が高いか低いか全
示す管理n101の情報を落照する。移送手段143は
主記憶装置102のジョブの制御構造体のページ群全補
助記憶装置103に移送する。判断手段142は主記憶
装置102の負荷の状態を参照手段141に二って知り
、主記憶装置102の負荷が高い場合にのみ移送手段1
43によってジョブの制御構造体のページ群を主記憶装
ft1021−ら補助記憶装置103に移送させる。現
在システム上にジョブ1゜ジョブ2お工びジョブ3の3
つのシップが実行中であり、主記憶装置102にはそれ
ぞれのジョブの制御構造体のページ群’e121,12
2おLび123が格納されていると仮定する。ジョブ1
゜ジョブ2おLひシップ3は制御構造体のページ群’t
それぞれlOページずつ持っており、このため。
管理簿エントリl11には値“309が、そして管理簿
エントリ112にに値“25”が格納されているとする
。今ジョブ1.ジョブ2お工ひジョブ3がそれぞれ順番
に長期待合状態となりスワップアウトされていくものと
する。ジョブlの制御構造体のページ群121をスワッ
プアウトする時、参照手段141は、主記憶装置の負荷
を管理している管理簿101−参照し、主記憶装置の負
荷が高いことを知り2判断手段142は制御構造体のペ
ージ群121全主記憶装R102から補助記憶装置10
3に移送させる必要がるると判断する。
このため、補助記憶装r1t103にエリアが確保され
、移送手段143は、制御構造体のページ群121を主
記憶装置102から補助記憶装置103に移送する。ジ
ョブ1の制御構造体のスワップアウトの完了後、管理簿
エントリ111には、ジョブ1の制御構造体のページ群
121のページ数が引かれて値″′20”が格納される
。シップ2の制御構造体のページ群122をスワップア
ウトする時、参照手段141は、主記憶装[102の負
荷を管理している管理u101を参照し主記憶1ttt
の負荷が低いことを知り1判断手段142は制御構造体
のページ群122を主記憶装fit102から補助記憶
装[103に移送させる必要がないと判断する。この結
果、移送手段143は、制御構造体のページ群122f
t、主記憶装置102から補助記憶装置103に移送し
ない。ジョブ2の制御構造体のスワップアウト完了後管
理簿二ントリ111の値はlO”となる。シップ3の制
御構造体のページ群123をスワップアウトする時も参
照手段141は、主記憶装ft102の負荷全管理して
いる管理簿101を参照し主記憶装置102の負荷が低
いことを知り2判断手段142は制御構造体のページ群
123を主記憶装置102から補助記憶装置103に移
送させる必要がないと判断する。したがって移送手段1
43は、制御構造体のページ群123を主記憶装置10
2から補助記憶装置103に移送しない。ジョブ3の制
御構造体のスワップアウト完了後、管理簿エンド’J 
l 11の値は10”となる〇 〔発明の効果〕 以上説明したよりに9本発明はジョブの制御構造体のペ
ージ群のスワラ1アウト処理待、王記憶装置の負荷が低
い場合にはジョブの制御構造体のページ群をスワップア
ウトの対象としない=9にすることにエク、スワブプイ
ン/スワップアウト処理のオーバーヘッド全減少させシ
ステムの測用効率の向上?はかることができるという効
果がある0
【図面の簡単な説明】
第1図は本発明の一実施例金示す図お工ひ第2図は従来
のスワツピング制御方式における制御構造体のスワップ
アウトの一例を示す図でめる。 第1図および第2因において、1o1・・・管理簿、1
11.112・・・管理簿エンドv、102・・・主記
憶装置、121.122,123・・・主記憶装置f1
02のジョブの制御構造体のページ群、1o3・・・補
助記憶装置、131,132,133・・・補助記憶装
置103のジョブの制御構造体のページ群、104・・
・スワップアウト処理、141・・・参照手段、142
・・・判断手段、143・・・移送手段。 −ゝ、 代理人 弁理士  内 原   恒 日      、・ 席? 傅2図

Claims (1)

  1. 【特許請求の範囲】 主記憶装置と補助記憶装置を具備した仮想記憶システム
    において 前記主記憶装置の負荷の状態を示す管理簿の情報を参照
    する参照手段と、 前記主記憶装置のジョブの制御構造体のページ群を一括
    して前記補助記憶装置に移送する移送手段と、 前記ジョブの制御構造体のスワップアウト処理時、前記
    主記憶装置の負荷の状態を前記参照手段によって知り、
    前記主記憶装置の負荷が高い場合にのみ前記移送手段に
    よって前記ジョグの制御構造体のページ群を前記主記憶
    装置から前記補助記憶装置へ一括して移送させる判断手
    段とを含むことを特徴とする仮想記憶システムにおける
    スワッピング制御方式。
JP61241639A 1986-10-09 1986-10-09 仮想記憶システムにおけるスワツピング制御方式 Pending JPS6395549A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61241639A JPS6395549A (ja) 1986-10-09 1986-10-09 仮想記憶システムにおけるスワツピング制御方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61241639A JPS6395549A (ja) 1986-10-09 1986-10-09 仮想記憶システムにおけるスワツピング制御方式

Publications (1)

Publication Number Publication Date
JPS6395549A true JPS6395549A (ja) 1988-04-26

Family

ID=17077306

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61241639A Pending JPS6395549A (ja) 1986-10-09 1986-10-09 仮想記憶システムにおけるスワツピング制御方式

Country Status (1)

Country Link
JP (1) JPS6395549A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH024058A (ja) * 1988-06-21 1990-01-09 Canon Inc メツセージ通信処理システム

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH024058A (ja) * 1988-06-21 1990-01-09 Canon Inc メツセージ通信処理システム

Similar Documents

Publication Publication Date Title
US5548724A (en) File server system and file access control method of the same
US4730248A (en) Subroutine link control system and apparatus therefor in a data processing apparatus
US5491829A (en) Method and system for indexing the assignment of intermediate storage buffers in a superscalar processor system
JP2793517B2 (ja) データ転送制御装置
JPS6395549A (ja) 仮想記憶システムにおけるスワツピング制御方式
US20020144086A1 (en) Multiprocessor system. multiprocessor control method, and multiprocessor control program retaining computer-readable recording medium
Merigot et al. A pyramidal system for image processing
EP0373790A2 (en) Data processing apparatus for saving and restoring
EP0223463B1 (en) Multiprocessor data processing system
JPH02211560A (ja) 情報処理システム
US5062046A (en) Multiple processor system having a correspondence table for transferring processing control between instruction processors
JPS59123053A (ja) 命令制御方式
JPH11102349A (ja) メモリ共有型マルチプロセッサシステムの負荷制御方式
JPS63121950A (ja) キヤツシユメモリの管理制御方式
JPS60258660A (ja) キヤシユメモリ制御方式
JPH0351931A (ja) 動的odp属性によるメモリ管理方式
JPS63280353A (ja) 仮想記憶システムにおけるスワッピング制御方式
JPH10507548A (ja) データ処理システムおよび方法およびこのようなシステムとの通信システム
JPH02271445A (ja) ページ不在割込制御方式
JPS62221040A (ja) スタツク制御方式
JPS62127955A (ja) ペ−ジ制御方式
JPS62257560A (ja) 主記憶内容の退避方式
JPS63184840A (ja) 多重ホストシステムのジヨブ多重度管理方式
JPS63136227A (ja) プログラム格納フアイルの検索方式
JPS58175188A (ja) メモリ管理方式