JPS6386606A - カレントミラ−回路 - Google Patents

カレントミラ−回路

Info

Publication number
JPS6386606A
JPS6386606A JP61231462A JP23146286A JPS6386606A JP S6386606 A JPS6386606 A JP S6386606A JP 61231462 A JP61231462 A JP 61231462A JP 23146286 A JP23146286 A JP 23146286A JP S6386606 A JPS6386606 A JP S6386606A
Authority
JP
Japan
Prior art keywords
transistor
transistors
collector
pnp
mirror circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61231462A
Other languages
English (en)
Inventor
Koichi Nishimura
浩一 西村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP61231462A priority Critical patent/JPS6386606A/ja
Publication of JPS6386606A publication Critical patent/JPS6386606A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Amplifiers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はカレントミラー回路に関し、特にトランジスタ
接地電流増幅率βによる誤差が小さい高精度高出力イン
ピーダンス型のカレントミラー回路に関する。
〔従来の技術〕
第2図は従来のウィルンンンースと呼ばれているカレン
トミラー回路である。第2図において2個のPNP)ラ
ンジスタQl、Q!■ベーストエミッタは各々共通接続
され、そのエミッタは共に電源端子に接続され、PNP
)?ンジスタQ2のべ−スとコレクタと、PNPトラン
ジスタQsのエミッタは相互に接続されている。PNP
 )?ンジスタQlのコレクタにPNP )ランジスタ
Q4のエミッタが接続され、PNPトランジスタQ4の
ベースとコレクタは共通接続されて入力端子T1に接続
されている。PNP)ランジスタQ3のコレクタが出力
端子T2に接続されている。ここでPNP)ランジスタ
QlとQ2の逆方向飽和電流は等しいとし、かつPNP
 )ランジスタQl〜Q4のエミッタ接地電流増幅率β
が全部等しいとする。
そして入力端子T1に流れる電流をI IN、出力端子
T2に流れる電流をIOυ丁とすると、となりβによる
入出力電流比の“1″よりの誤差は2乗で作用するので
小さい。
〔発明が解決しようとする問題点〕
上述した従来のウィルソンソースのカレントミラー回路
は全てのトランジスタのβが等しいという仮定のもとで
は、βによる入出力電流比のl”よりの誤差はβの2乗
で小さくをっているので小さい。しかし、トランジスタ
Ql〜Q4全てのコレクターエミッタ間電圧は声」−で
ない。一般的には、コレクターエミッタ間電圧(VC!
りが大きい程βが大きく、特に集積回で作シ込むトラン
ジスタ(特にPNP)ランジスタ)は、アーリー電圧が
低く、βのVCK依存性が大きい。ここでPNP トラ
ンジスタQlとQ2のβをβ1XPNPトランジスタQ
3のβをβ2とすると、 となり、β2とβl の差の2倍できてく;I誤差成分
があり、カレントミラー回路を構成する各トランジスタ
のVcxが大きく異なると、カレントミラー回路として
数%の誤差を生じるという欠点がらフた。
〔問題点を解決するための手段〕
本発明の目的は、前述Oβによる誤差を少なくし、かつ
Vcxの差によるβの誤差が少ないカレントミラー回路
を提供することにある。
本発明のカレントミラー回路はベースとエミッタが各々
共通接続された第11及び第2のトランジスタとアノー
ドが第1のトランジスタのコレクタに接続された第1の
ダイオードと、アノードが第1のダイオードのカソード
に接続された第2のダイオードと、コレクタが基準電位
に、そしてエミッタが第1と第2のトランジスタの共通
接続でれたベースに接続された第3のトランジスタと、
エミッタが第2のトランジスタのコレクタと第3のトラ
ンジスタのベースとVこ共11接続された第4のトラン
ジスタと、第4のトランジスタとダーリントン接続トラ
ンジスタを構成するようにエミッタが第4のトランジス
タのベースに、コレクタが第4のトランジスタのコレク
タにそれぞれ接続された第5のトランジスタとを有し、
第5のトランジスタのベースと第2のダイオードのカソ
ードとを接続してカレントミラー回路の入力珈子とし、
第4と第5のトランジスタの共通接続されたコレクタ?
カレンミラー回路の出力端子としたものでおる。
〔実施例〕
次に図面を用いて本発明をより詳細に説明する。
第1図は本発明の一実施9jを示す回路図である。
第1図を参照すると、本実施例のカレントミラー回路は
、5つのPNPiンジスタQl〜Q5と2つのダイオー
ドDl、Dtとから構成されている。
PNP)ランジスタQ1とQ2 のエミッタとベースは
各々共通接続され、又、PN)’)ランジスタQ1 の
コレクタはダイオードDlのアノードに接続され、ダイ
オードD2のアノードはダイオードD1 のカソードに
棗続されている。PNP)ランジスタQ3のエミッタを
、共通接続されたトランジスタQl とQ2のベースに
接! L、P N P トランジスタQsのベースとP
NPトランジスタQ2のコレクタとP N P )う/
ジスタQ4のエミッタとを共通接続する。そしてPNP
 )ランジスタQ4とダーリントン接続トランジスタk
fl!成するPNPトランジスタQ5のエミッタとPN
PトランジスタQ4のペースを、PNPトランジスタQ
11のコレクタとPNP )ランジスタQ4のコレクタ
を各々接続する。PNP )ランジスタQsのベースと
ダイオードD1のカンードとを共通接続してカレントミ
ラー回路の入力端子Ts とし、PNP)ランジスタQ
4とQs の共通接続されたコレクタをカレントミラー
回路の出力端子T2とする。PNP)ランジスタQ3の
コレクタは、PNP )ランジスタQsとQs のコレ
クターエミッタ間電圧(Vcx) がほぼ等しくなるよ
うな電圧源(又は基準電位)に端子Tm接続する。ここ
でダイオードDx、DzはPNPトランジスタQtとQ
2のVcgi合わせるために入れたレベルシフト回路で
ある。この第1図に示した回路構成において入力電流I
INに対する出力電流l0UTのβによる誤差を計算す
ると となりβの3乗のオーダー誤差まで改善される。
更にVCXの差によってβが異なる場合を計算する。P
NP)ランジスタQlとQ2のVCKij:ダイオード
2個分で約L4Vであるが、PNP)ランジスタQ3へ
Qz2)VcxO方がPNP )ランジスタQl 、に
CのVcxより大きい。ここで、PNP)ランジスタQ
l、Q!のβをβt、PNP)ランジスタQ3〜Qsの
βをβ2とすると ・・・ (6) となる。ここで実際の数字を入れて調べてみる。
仮にβlを50.β雪’1loOと仮定すると、従来例
の第2図の場合は(3)式より1.9%の誤差となる。
第1図の実施例の場合は(6)式より0.06%の誤差
となり、従来例より誤差が約1730に改善される。
〔発明の効果〕
以上説明したように、本発明はカレントミラー回路を構
成するトランジスタのβがVczの大きさで異なっても
、βによる誤差が小さく、かつβの3次のオーダー誤差
まで小さくできるという効果がある。又、出力電流を流
すトランジスタがペース接地で動作しているのでカレン
トミラー回路の出力インピーダンスが高いという効果も
める。
【図面の簡単な説明】
第1図は本発明の一実施例に係るカレントミラー回路の
回路図、第2図は従来のウィルソンタイプのカレントミ
ラー回路の回路図である。 Q1〜Qs・・・・・・PNP )ランジスタ、Dl、
D2・・・・・・ダイオード、TI ・・・・・・カレ
ントミラー回路の入力端子、T2・・・・・・カレント
ミラー回路の出力端子、Ts・・・・・・端子、T4・
・・・・・電源端子。 ′−7〉

Claims (1)

    【特許請求の範囲】
  1. ベースとエミッタが各々共通接続された第1及び第2の
    トランジスタと、アノードが前記第1のトランジスタの
    コレクタに接続された第1のダイオードと、アノードが
    前記第1のダイオードのカソードに接続された第2のダ
    イオードと、コレクタが基準電位に、そしてエミッタが
    前記第1と第2のトランジスタの共通接続されたベース
    に接続された第3のトランジスタと、エミッタが前記第
    2のトランジスタのコレクタと前記第3のトランジスタ
    のベースとに共通に接続された第4のトランジスタと、
    前記第4のトランジスタとダーリントン接続トランジス
    タを構成するように、エミッタが前記第4のトランジス
    タのベースに、コレクタが前記第4のトランジスタのコ
    レクタにそれぞれ接続された第5のトランジスタとを有
    し、前記第5のトランジスタのベースと前記第2のダイ
    オードのカソードとを接続してカレントミラー回路の入
    力端子とし、前記第4と第5のトランジスタの共通接続
    されたコレクタをカレントミラー回路の出力端子とした
    ことを特徴としたカレントミラー回路。
JP61231462A 1986-09-29 1986-09-29 カレントミラ−回路 Pending JPS6386606A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61231462A JPS6386606A (ja) 1986-09-29 1986-09-29 カレントミラ−回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61231462A JPS6386606A (ja) 1986-09-29 1986-09-29 カレントミラ−回路

Publications (1)

Publication Number Publication Date
JPS6386606A true JPS6386606A (ja) 1988-04-18

Family

ID=16923886

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61231462A Pending JPS6386606A (ja) 1986-09-29 1986-09-29 カレントミラ−回路

Country Status (1)

Country Link
JP (1) JPS6386606A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11397297B2 (en) 2015-10-12 2022-07-26 3M Innovative Properties Company Optical assembly with cable retainer

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11397297B2 (en) 2015-10-12 2022-07-26 3M Innovative Properties Company Optical assembly with cable retainer
US11874510B2 (en) 2015-10-12 2024-01-16 3M Innovative Properties Company Optical assembly with cable retainer

Similar Documents

Publication Publication Date Title
US3936725A (en) Current mirrors
JP3465952B2 (ja) 電圧−電流変換器
JPH0339426B2 (ja)
JPS6386606A (ja) カレントミラ−回路
JPS63214009A (ja) 複合トランジスタ
US6339319B1 (en) Cascoded current mirror circuit
JPS6145314A (ja) 絶対値電圧電流変換回路
JP2613944B2 (ja) 電流ミラー回路
JPS6315766B2 (ja)
KR0167597B1 (ko) 대수 변환 회로
JPH03744Y2 (ja)
JP2661358B2 (ja) レベルシフト回路
JPS59119908A (ja) プツシユプル出力回路
JP2848330B2 (ja) カレントミラー回路
JPS62117403A (ja) カレントミラ−回路
JPS6041884B2 (ja) 差動増幅回路
JPS6221310A (ja) 電流定倍回路
JPS6037809A (ja) 相補b級シングルエンデイツドプツシユプル増幅回路
JPS60132408A (ja) 可変利得回路
JPS60235514A (ja) カレントミラ−回路
JPH01278107A (ja) 電流ミラー回路
JPS5942491B2 (ja) 増幅回路
JPS6097705A (ja) 差動増幅器
JPS59132239A (ja) 半導体インバ−タ回路
JPS59211307A (ja) 電流ミラ−回路