JPS6386554A - 電子的パッケ−ジ - Google Patents

電子的パッケ−ジ

Info

Publication number
JPS6386554A
JPS6386554A JP62175032A JP17503287A JPS6386554A JP S6386554 A JPS6386554 A JP S6386554A JP 62175032 A JP62175032 A JP 62175032A JP 17503287 A JP17503287 A JP 17503287A JP S6386554 A JPS6386554 A JP S6386554A
Authority
JP
Japan
Prior art keywords
metal layer
plate
capacitor
layer
dielectric layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP62175032A
Other languages
English (en)
Other versions
JPH0519983B2 (ja
Inventor
ミッチェル・ボイド・ブラウン
ミリアム・セーレス・エバート
レオナルド・シードレ・オルソン
リチャード・ロバート・スローマ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
International Business Machines Corp
Original Assignee
International Business Machines Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by International Business Machines Corp filed Critical International Business Machines Corp
Publication of JPS6386554A publication Critical patent/JPS6386554A/ja
Publication of JPH0519983B2 publication Critical patent/JPH0519983B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/17Structure, shape, material or disposition of the bump connectors after the connecting process of a plurality of bump connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49822Multilayer substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/64Impedance arrangements
    • H01L23/642Capacitive arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16237Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bonding area disposed in a recess of the surface of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48237Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a die pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/49105Connecting at different heights
    • H01L2224/49109Connecting at different heights outside the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4911Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15312Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a pin array, e.g. PGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/15786Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
    • H01L2924/15787Ceramics, e.g. crystalline carbides, nitrides or oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19041Component type being a capacitor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19107Disposition of discrete passive components off-chip wires
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/30105Capacitance
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/30107Inductance

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Wire Bonding (AREA)
  • Fixed Capacitors And Capacitor Manufacturing Machines (AREA)
  • Lead Frames For Integrated Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 A、産業上の利用分野 本発明は、集積回路半導体チップ・パッケージに係り、
更に具体的に云えば、パッケージの一部として分散され
た高周波減結合キャパシタを有している、半導体チップ
・キャリア即ち第ルベルの電子的パッケージに係る。
B、従来技術 超LSI回路は益々複雑さを増す傾向にあり、その性能
を高めるためには、より多くの出力駆動回路をより迅速
にスイッチングさせる必要がある。
スイチッング速度が増加すると、関連する電動的ノイズ
の量も増加する。スイチッング速度の増加に関連するノ
イズのレベルを最小限に留めるために、種々の技術が従
来用いられている。ノイズを減少させる1つの周知の技
術は、関連する電圧ピンの間に減結合キャパシタとして
個別キャパシタを加えることである。一般的には、半導
体チップから離れて装着された個別キャパシタは、多数
の電力配線又は大電力母線によって、」1記チップに電
気的に結合されている。それらの電力配線は典型的には
長いインダクタンス路を意味する。更に、それらの多数
の配線に流れる電流がスイッチングされる速度が増すと
ともに、電圧降下が大きくなる。その電圧降下は、望ま
しくない電力供給ノイズとして考えられる。インダクタ
ンス路を最小限に留める】一つの技術は、個別キャパシ
タを半導体チップに可能な限り近づけることである。し
かし、半導体チップに関連する配線のレイアウト又は個
別キャパシタの物理的寸法のいずれを考えても、電圧降
下又はノイズが何ら生じないように個別キャパシタを位
置付けることはできない。更に、その目的に用いられる
個別キャパシタは、通常、高周波及び低インダクタンス
のキャパシタであり、上記技術を用いた場合に、コスト
を増加させる。
電流がスイッチングされる速度の増加により生じるノイ
ズのレベルは、同時にスイッチングすることができるL
SI回路の性能及び数を制限する。
従って、電流がスイッチングされる速度の増加[こ関連
するノイズを減少させ、且つ関連するインダクタンス路
及びコストを最小限にする技術が必要とされている。
C9発明が解決しようとする問題点 本発明の目的は、電力供給系の形成と同時にその電力供
給系の一体的部分として形成され、交互に重ねられた複
数の金属層及び誘電体層を用いることによりキャパシタ
ンスが増加される減結合キャパシタを有する、半導体チ
ップのための改良された電子的パッケージを提供するこ
とである。
D0問題点を解決するための手段 本発明は、複数の分散された減結合キャパシタを有する
電子的パッケージを提供する。基板上に形成された第1
金属層は、減結合キャパシタの第1プレートを形成する
部分を少なくとも1つ含み、半導体チップを取付けるた
めのパッドを少なくとも1つ含む。薄い誘電体層が上記
第1金属層上に設けられて、その第1金属層を覆ってい
る。第2金属層が一ヒ記誘電体層上に形成され、半導体
チップの接点に取付けられるパッドを少なくとも1つ含
んでいる。そのパッドは、減結合キャパシタの第1プレ
ートに関して配置されて、−1−記載結合キャパシタの
第2プレートを形成しており、−に記第1プレートとの
間に上記の薄い誘電体層を有している。
E、実施例 第1図は、チップ12の如きLSI電子回路チップのた
めの電子的パッケージ即ちキャリア10の分解斜視図で
ある。チップ12は、誘電体層16の上面15上に形成
された第2金属層14に電気的に結合されている。誘電
体層16は、ポリイミドの如き薄膜誘電体材料より成る
。チップ12に信号及び電力の両者を供給するための電
気的接続を怪える第2金属層]4は又、キャパシタの第
2プレートとしても働く、キャパシタの第2プレートは
、チップが装置されるパッド17を少なくとも1つ含ん
でいる。第1金属層18は誘電体層16の下面に隣接し
て配置されており、誘電体層16は第1金属118を第
2金属層14から電気的に分離させている。第1金属層
18は接地電位の如き第1電位に結合されており、キャ
リア10=4= のための接地平面として働く。第1金属層18は第2金
属層14におけるパッド]−7を含む第2プレートの下
に延びており、キャパシタの第1プレートとして働く。
更に、第1金属層18は基板24の」−面22に支持さ
れている。基板24中には、複数のピン28を受取るた
めに、複数の開孔26が形成されている。基板24、第
1金属層18、誘電体層16、及び第2金属層14を貫
通するピン28は、チップ12に信号及び電力を供給す
るための結合を容易にする。更に、ピン28の選択され
たものが第1電位を第1金属層18に結合させる。キャ
ップ29がキャリア10の一部の上に位置付けられて、
その部分を密封している。
第2図は、組立てられたキャリア10の断面図である。
前述の如く、チップ12は、誘電体層16の」二面15
に支持されている。恐らく数十個の中の代表的なもので
ある複数のはんだ接続部30゜32.34、及び36は
、チップ12に信号及び電力の両方を供給する電気的接
続のための支持体を与える。はんだ接続部30.32.
34及び36は、チップ12と、第2金属層14におけ
る装着パッド38.40、及び42並びに第1金属層1
8の接地平面との間の電気的接続を容易による。
装着パッド38,40、及び42は、第2金属層14の
一体的部分であり、第2金属層14と同時に形成される
。第2金属層14は、ピン28の選択されたものと、は
んだ接続部の選択されたものとの相互接続を容易にする
複数の配線を含む。
更に、前述の如く、第1金属層18は第1電位に結合さ
れており、キャパシタの一方のプレートとして働く。キ
ャパシタの一方のプレートして、第1金属層18は、は
んだ接続部32から、ピン50の如きモジュール接地ピ
ンへと延びている。
同様に、第2金属層14は、キャパシタの他方のプレー
トとして、はんだ接続部36の如き電力用はんだ接続部
から、第2電位に結合されているモジュール電圧ピン5
2へと延びている。第1及び第2プレートの大きさは、
そ、ttらのプレートを形成するために用いることがで
きるスペースによってしか制限されないことに注目され
たい。従って、第1及び第2プレートは、モジュール接
地ピン50及びモジュール電圧ピン52の各々を越えて
延びることができる。このようにして、第2金属層14
と第1金属層18との間に誘電体層】6が配置されてい
る、減結合平行プレート・キャパシタCが形成される。
更に、キャパシタCは、チップ12の装着パッド42に
形成され、モジュール電圧ピン52にそしてそれを越え
て分散されている。
減結合平行プレート・キャパシタCのキャパシタンスは
、ポリイミド材料の誘電定数よりも大きい誘電定数を有
する誘電体材料を代りに用いることによって、増加させ
ることができる。減結合キャパシタCのキャパシタンス
を増加させるためのもう1つの技術は、第1及び第2プ
レー1〜の大きさを増すことである。更に、当技術分野
で周知の技術を用いて金属層及び誘電体層の交互の層を
更に増すことによっても、キャパシタCのキャパシタン
スを増加させることができる。又は、基板上のスペース
が制限されている場合には、キャパシタCのキャパシタ
ンスは、第3図に示されている如く、当技術分野で周知
の個別キャパシタを平行プレート・キャパシタに結合さ
せることによって、増加させることができる。
第3図において、平行プレート・キャパシタが前述の如
く形成される。次に、個別キャパシタ54が第2金属層
14の上面に装着され、当技術分野で周知の技術を用い
て第2金属層】4及び第1金属層18に電気的に結合さ
れる。
要約すると、キャパシタCは、基板24に、第2金属層
14、誘電体層16、及び第1金属層18を設けると同
時に形成される。基板24上に、クロムの第1層、銅の
中間層、及びクロムの第2層を含む接地平面即ち第1金
属層18が形成される。基板24は、セラミック基板で
あっても、テープ自動ボンディングで用いられる如き任
意の薄膜構造体であってもよい。又は、基板24は、エ
ポキシのベースを有する回路板の如き構造体であっても
よい。それから、減結合キャパシタCの第1プレートと
して働くパッドを少なくとも1つ含んでいる、個性化さ
れた基板24を形成するために、金属がエツチングされ
る。それから、当技術分野で周知のスパッタリングの如
き技術を用いて、薄膜誘電体層16が第1金属層18上
に設けられる。はんだ接続部32と第1金属層1−8と
の間の接続を容易にするために、誘電体層16中に開孔
が形成される。誘電体層16の上面15に形成される第
2金属層14は、クロムの第1層、銅の中間層、及びク
ロムの第2層を含む6更に、第2金属層】−4は、第1
金属層18に関連して位置付けられて、それらの間にキ
ャパシタCを形成する、パッド38.40、及び42の
如き部分を含む。
平行プレート・キャパシタであるキャパシタCは、キャ
パシタの第2プレートとして働く、パッド38.40、
及び42の中の選択された1つから、ピン52の如き電
圧ピンの中の選択された1つを越えて延びる。従って、
電流である信号が流れ始めると、電流はキャパシタCに
遭遇し、そのキャパシタは電圧ピン52とパッド42と
の間の電流の流れの全径路に亘って存在している。更に
、キャパシタCの第1及び第2プレートの形状は重要で
ない。第2金属層1−4(第2プレー1〜)が第1金属
層18(第1プレート)に関して位置付けられて、その
第1金属層1−8との間に誘電体層16を有しており、
且つ第1及び第2プレー1〜の合計領域がキャパシタC
のキャパシタンスを所望のレベルに増加させるようにな
っているならば、キャパシタCはピン28の間の使用可
能な任意のスペースに形成することができる。従って、
キャパシタCはチップ12の下のスペースに形成するこ
とができる。
第4図は、フリップ・チップ・キャリア6oを用いてい
る、本発明のもう1つの実施例の断面例である。第1金
属層62が基板64上に形成される。減結合キャパシタ
C′の第1プレートとして働く少なくとも1つのパッド
を含む個性化された基板64を形成するために、第1金
属層62が部分的にエツチングされる。その第1プレー
トは、複数のピン65の中の1つ又はそれ以上により第
1電位に結合される。第1金属層62の上面に誘電体層
66が設けられる。第1金属層(32への半導体チップ
70の取付けを容易にするために、誘電体層が部分的に
除去される。半導体チップ70は、複数の接続体74の
取付けを容易にするために、チップ70の表面72上に
配置されている複数の装着パッド(図示せず)がさらさ
れるように、第1金属層62に取付けられる。第1金属
層62は、接続体74により装着パッドの1一つ又はそ
れ以上に電気的に結合される。それから、第2金属層7
6が誘電体層66の上面68に形成される。
減結合キャパシタC′の第2プレートとして働く少なく
とも1つのパッドを形成するために、第2金属層76が
部分的にエツチングされる。その第2プレートは、ピン
65の1つ又はそれ以−ににより第2電位に結合される
。第2プレートは又、接続体74の1つ又はそれ以上に
より半導体チップ70にも結合される。更に、第2プレ
ートは第1プレー1〜に関して位置付けられ、第1プレ
ートとの間に誘電体層66を有して、減結合キャパシタ
C′を形成する。接続体74の長さは、それによって生
じるインダクタンスを最小限に留めそして減結合キャパ
シタC′を装着パッドに出来る限り近づけるために、最
小限にされる。
F6発明の効果 本発明によれば、電力供給系の形成と同時にその電力供
給系の一体的部分として形成され、交互に重ねられた複
数の金属層及び誘電体層を用いることによりキャパシタ
ンスが増加される減結合キャパシタを有する、半導体チ
ップのための改良された電子的パッケージが得られる。
【図面の簡単な説明】
第1図は本発明による電子的パッケージの分解斜視図、
第2図は第1図の線2−2における組立てられた電子的
パッケージの断面図、第3図は個別キャパシタを用いて
いる第1図の電子的パッケージの断面図、第4図は本発
明による電子的パッケージのもう1つの実施例を示す断
面図である。 10・・・・電子的パッケージ(キャリア)、12.7
0・・・・チップ、14.76・・・・第2金属層、1
6.66・・・・誘電体層、17.38.40.42・
・・・パッド、18.62・・・・第1金属層、24、
=12− 64・・・・基板、26・・・・開孔、28.65・・
・・ピン、29・・・・キャップ、30.32.34.
36・・・・はんだ接続部、46・・・・配線、50・
・・・モジュール接地ピン、52・・・・モジュール電
圧ピン、54・・・・従来の個別キャパシタ、60・・
・・フリップ・チップ・キャリア、74・・・・接続体
、C1C′・・・・減結合キャパシタ。 出願人  インターナショナル・ビジネス・マシーンズ
・コーポレーション 代理人  弁理士  岡  1) 次  生(外1名)

Claims (1)

  1. 【特許請求の範囲】 減結合キャパシタの第1プレートを形成する部分を少な
    くとも1つ含む、基板上の第一金属層と、上記減結合キ
    ャパシタのための誘電体スペーサを形成する部分を含む
    、上記第1金属上の薄膜誘電体層と、 上記基板上に装着される半導体チップの接点に取付けら
    れるパッドであり、且つ上記第1金属層における上記減
    結合キャパシタの第1プレートに関して位置付けられて
    、上記誘電体スペーサを形成する上記薄膜誘電体層の部
    分により上記第1プレートから離隔された上記減結合キ
    ャパシタの第2プレートを形成するパッドの少なくとも
    1つを含む、上記薄膜誘電体層上の第2金属層とを有す
    る、 電子的パッケージ。
JP62175032A 1986-09-30 1987-07-15 電子的パッケ−ジ Granted JPS6386554A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US91343586A 1986-09-30 1986-09-30
US913435 1986-09-30

Publications (2)

Publication Number Publication Date
JPS6386554A true JPS6386554A (ja) 1988-04-16
JPH0519983B2 JPH0519983B2 (ja) 1993-03-18

Family

ID=25433270

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62175032A Granted JPS6386554A (ja) 1986-09-30 1987-07-15 電子的パッケ−ジ

Country Status (3)

Country Link
EP (1) EP0262493B1 (ja)
JP (1) JPS6386554A (ja)
DE (1) DE3782714T2 (ja)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2548602B2 (ja) * 1988-04-12 1996-10-30 株式会社日立製作所 半導体実装モジュール
ATE171307T1 (de) * 1989-05-22 1998-10-15 Advanced Micro Devices Inc Leiterstruktur für eine integrierte schaltung
SE470415B (sv) * 1992-07-06 1994-02-14 Ericsson Telefon Ab L M Kondensator med hög kapacitans i ett integrerat funktionsblock eller en integrerad krets, förfarande för framställning av kondensatorn och användning av kondensatorn som en integrerad avkopplingskondensator
DE19520700B4 (de) * 1994-06-09 2004-09-09 Samsung Electronics Co., Ltd., Suwon Halbleiterbausteinanordnung
US6411494B1 (en) 2000-04-06 2002-06-25 Gennum Corporation Distributed capacitor
DE10109220A1 (de) * 2001-02-26 2002-09-12 Infineon Technologies Ag Integrierte Schaltung mit einer Stützkapazität

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5821848A (ja) * 1981-07-31 1983-02-08 Nec Corp 集積回路装置用容器
JPS59211251A (ja) * 1983-05-16 1984-11-30 Toshiba Corp 集積回路素子パツケ−ジ
JPS61102770A (ja) * 1984-10-26 1986-05-21 Nec Corp コンデンサ内蔵型半導体装置及びその製造方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4231154A (en) * 1979-01-10 1980-11-04 International Business Machines Corporation Electronic package assembly method
JPS5745955A (en) * 1980-09-02 1982-03-16 Seikosha Co Ltd Sealing container
US4386116A (en) * 1981-12-24 1983-05-31 International Business Machines Corporation Process for making multilayer integrated circuit substrate
US4453176A (en) * 1981-12-31 1984-06-05 International Business Machines Corporation LSI Chip carrier with buried repairable capacitor with low inductance leads
JPS61108160A (ja) * 1984-11-01 1986-05-26 Nec Corp コンデンサ内蔵型半導体装置及びその製造方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5821848A (ja) * 1981-07-31 1983-02-08 Nec Corp 集積回路装置用容器
JPS59211251A (ja) * 1983-05-16 1984-11-30 Toshiba Corp 集積回路素子パツケ−ジ
JPS61102770A (ja) * 1984-10-26 1986-05-21 Nec Corp コンデンサ内蔵型半導体装置及びその製造方法

Also Published As

Publication number Publication date
EP0262493A2 (en) 1988-04-06
DE3782714T2 (de) 1993-06-09
DE3782714D1 (de) 1992-12-24
EP0262493B1 (en) 1992-11-19
JPH0519983B2 (ja) 1993-03-18
EP0262493A3 (en) 1988-11-09

Similar Documents

Publication Publication Date Title
US4945399A (en) Electronic package with integrated distributed decoupling capacitors
US5050039A (en) Multiple circuit chip mounting and cooling arrangement
US5386141A (en) Leadframe having one or more power/ground planes without vias
US4744008A (en) Flexible film chip carrier with decoupling capacitors
US5834832A (en) Packing structure of semiconductor packages
US5686764A (en) Flip chip package with reduced number of package layers
US4941033A (en) Semiconductor integrated circuit device
JP3758678B2 (ja) 高性能集積回路パッケージ
US4975761A (en) High performance plastic encapsulated package for integrated circuit die
JP4163421B2 (ja) 半導体チップパッケージ
US5889325A (en) Semiconductor device and method of manufacturing the same
US7045901B2 (en) Chip-on-chip connection with second chip located in rectangular open window hole in printed circuit board
US6043559A (en) Integrated circuit package which contains two in plane voltage busses and a wrap around conductive strip that connects a bond finger to one of the busses
AU607598B2 (en) Hermetic package for integrated circuit chips
JP2547637B2 (ja) ピン格子配列パッケージ構造
EP0268260B1 (en) Flexible film chip carrier with decoupling capacitors
JPH08504060A (ja) Icマイクロプロセッサ用で、構造的にicマイクロプロセッサに組み合わされたicメモリー積層を含むモジュール
JP2546195B2 (ja) 樹脂封止型半導体装置
US20090091019A1 (en) Memory Packages Having Stair Step Interconnection Layers
EP1629534B1 (en) Foldable substrate with ground plane having a particular shape and corresponding manufacturing method
US20020084107A1 (en) High frequency semiconductor chip package and substrate
US6031283A (en) Integrated circuit package
JPS6386554A (ja) 電子的パッケ−ジ
WO1996004682A1 (en) Electronic circuit package
JP2002270722A (ja) 電気的接続構造体及び半導体チップパッケージ

Legal Events

Date Code Title Description
EXPY Cancellation because of completion of term
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080318

Year of fee payment: 15