JPS6382195A - 時間スイツチ構成方式 - Google Patents

時間スイツチ構成方式

Info

Publication number
JPS6382195A
JPS6382195A JP22782586A JP22782586A JPS6382195A JP S6382195 A JPS6382195 A JP S6382195A JP 22782586 A JP22782586 A JP 22782586A JP 22782586 A JP22782586 A JP 22782586A JP S6382195 A JPS6382195 A JP S6382195A
Authority
JP
Japan
Prior art keywords
memory
read
address
output
frame
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP22782586A
Other languages
English (en)
Inventor
Harutoshi Kameda
亀田 晴俊
Jinko Saito
斉藤 仁孝
Hiroki Yamada
山田 博希
Kenjiro Murakami
村上 健治郎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nippon Telegraph and Telephone Corp
Oki Electric Industry Co Ltd
Original Assignee
Nippon Telegraph and Telephone Corp
Oki Electric Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Telegraph and Telephone Corp, Oki Electric Industry Co Ltd filed Critical Nippon Telegraph and Telephone Corp
Priority to JP22782586A priority Critical patent/JPS6382195A/ja
Publication of JPS6382195A publication Critical patent/JPS6382195A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は、時分割交換機における時間スイッチの構成方
式に関するものである。
(従来の技術) 従来のこの種の時間スイッチとしては、例えば日本電信
電話公社線rD70形自動交換1131(II)((財
)電気通信共済会、P108〜111)に記載されてい
る、通話路試験装置の保守スイッチがある。以下、これ
について説明する。
第2図は前述した保守スイッチMSWの構成を示すもの
で、図中、TSWはリード/ライト交互アクセス形の通
話メモリ、SCMは保持メモリ(制御メモリ)、P−G
ENはパリティジェネレータ、P−CHKはパリティチ
ェック回路、CNTはシーケンシャルカウンタ、5EL
Oはデータセレクタ、5EL1はアドレスセレクタ、R
EGOはオーダ・レジスタ、REGlはアンサ・レジス
タ、0RDDECはオーダデコーダ、TIMはタイミン
グジェネレータである。この保守スイッチMSWでは、
時分割多重化された入ハイウェイFHW上のタイムスロ
ット毎のデータ信号を、シーケンシャルカウンタCNT
のアドレス指示に従って通話メモリTSWに書込み、一
方、出ハイウェイBHWへの出力は保持メモリSCMの
データ信号をアドレスとして、通話メモリTSWのデー
タ信号を読出すことにより交換処理を実行していた。
第3図は前記交換処理の具体例、ここでは入ハイウェイ
FHWのタイムスロット「3」と出ハイウェイBHWの
タイムスロット「0」とを接続した例を示すもので、以
下、詳細に説明する。
■1フレーム[A、B、C・・・・・・Z]のデータ信
号からなるタイムスロットの入ハイウェイFHWがネッ
トワーク(図示せず)から引込まれたとすると、通話メ
モリTSWは、シーケンシャルカウンタCNTで示すア
ドレス指定情報によって、通話メモリTSWの0番地か
ら順番にタイムスロット毎のデータ信号をシーケンシャ
ルに書込む。
■通話メモリTSWの3番地に書かれたデータ信号[D
]を出ハイウェイBHWのタイムスロットrOJに交換
する場合、監視試験制御装置(図示せず)は保持メモリ
SCMの0番地(出ハイウェイB)−IWのタイムスロ
ットに相当)に書込データとして、“’3”(入ハイウ
ェイFHWのデータ信号[D]のタイムスロット番号)
を送出し、これを書込む。このように保持メモリSCM
には、通話メモリTSWのアドレス情報がランダムに書
込まれている。
■データ信号[D]の出ハイウェイBHWへの読出し動
作のため、保持メモリSCMに書かれた通話メモリTS
Wのアドレス情報をシーケンシャルカウンタCNTによ
り順次読出す。
■保持メモリSCMの0番地から読出された通話メモリ
TSWのアドレス情報、即ち3″はタイムスロットrO
Jの時に通話メモリTSWの3番地に書かれていた内容
、即ちデータ信号[D]を出ハイウェイBHWに読出し
、これによってタイムスロットの交換を行なう。
第4図は前述した交換処理の時間関係を示ずタイムチャ
ートである。入ハイウェイFHWのタイムスロット「0
」〜r255Jの同一フレーム内のデータ信号、例えば
[AO、BO、GO。
DO・・・・・・20]は順次、通話メモリTSWに書
込まれる。保持メモリSCMの出力が、出ハイウェイB
HWのタイムスロットrOJに対して“3″、タイムス
ロット「1」に対して111+、タイムスロット「2」
に対して″2″の場合、へ区間(1フレーム)に於ける
通話メモリTSWからのデータ信号の読出しはタイムス
ロット「1」の時に1番地に書込まれていたデータ信号
[BO]、タイムスロット「2」の時に2番地に書込ま
れていたデータ信号[Co1が読出される。同様に、タ
イムスロット「0」の時は3番地に書込まれているデー
タ信号が読出されるが、読出し時点ではデータ信号[D
O]は書込まれていないため、1フレーム前のデータ信
号[DO−1]が読出される。即ち、データ信号[Bx
 、 CX ]は同一フレームで交換され、データ信号
[Dx]は1フレーム遅れて交換されることになる。
(発明が解決しようとする問題点) 1つの呼として複数、例えばn (=6.12゜24等
)個のタイムスロットを使用する装置の交換を行なう場
合、交換網として前記1つの呼のタイムスロットの時間
順序を保証する必要がある。
しかしながら、前記構成の時間スイッチでは、交換対象
のタイムスロットの位置関係によっては時間順序を保証
することができないため、各タイムスロット毎にフレー
ムの管理を行ない、交換網内の別の回路で時間順序を保
証する必要が生じ、ハード量の増加又はソフト処理が複
雑化するという問題点があった。
本発明は前記問題点を除去し、簡単な回路を付加するの
みで、タイムスロットの時間順序を保証し得る時間スイ
ッチ構成方式を提供することを目的とする。
(問題点を解決するだめの手段) 本発明では前記問題点を解決するため、シーケンシャル
ライト/ランダムリード又はランダムライト/シーケン
シャルリードによって、データ信号のタイムスロットの
入替を行なうリード/ライト交互アクセス形の通話メモ
リと、外部の制御装置より供給され且つ前記通話メモリ
における読出しアドレス又は書込みアドレスを示づ°制
御データを外部の制御装置より供給されるアドレス情報
に従って記憶する保持メモリとを備えた時間スイッチに
おいて、通話メモリより読出されたデータ信号をシーケ
ンシャルライト/シーケンシャルリードによって、1フ
レーム期間保持するリード/ライト交互アクセス形の第
2の通話メモリと、通話メモリ又は第2の通話メモリの
出力のいずれか一方を選択的に出力する選択手段と、保
持メモリに対するアドレス情報および制御データに基づ
い−7= て、通話メモリ又は第2の通話メモリの出力のいずれを
出力すべきかを識別する識別情報を発生する識別手段と
を備え、前記選択回路を識別情報に基づいて制御し、全
てのタイムスロットの入替を同一フレーム内で行なうよ
うになした。
(作 用) 本発明によれば、通話メモリに対する読出しアドレス又
は書込みアドレスの制御データが保持メモリに書込まれ
る際、識別手段より送出される識別情報が保持メモリに
書込まれ、該保持メモリに書込まれた識別情報は、通話
メモリに書込まれたデータ信号が読出される時、前記選
択手段に送出され、これによって、タイムスロットの入
替が次のフレームまでかかる場合は通話メモリの出力側
が選択され、同一フレーム内でタイムスロットの入替が
可能な場合は第2の通話メモリの出力側が選択され、同
一フレーム内で全てのタイムスロットの入替が行なわれ
る。
(実施例) 第1図は本発明の時間スイッチ構成方式の第1の実施例
を示すもので、図中、TSWlおよびTSW2は第1お
よび第2の通話メモリ、SELは選択回路、CNTはシ
ーケンシャルカウンタ、F/Fはフリップフロップ、S
CMは保持メモリ、FSCはフレーム識別回路である。
なお、本図において、交換動作に直接関係のないパリテ
ィの付加およびチェック部、タイミング作成部、制御部
等は説明の簡略化のため省略しである。
通話メモリTSW1はシーケンシャルライト/ランダム
リードによりライト/リード交互動作し、そのデータ入
力DINは入ハイウェイFHWに接続され、データ出力
D OUTは通話メモリTSW2のデータ入力DINと
選択回路SELの一方の入力とに接続されている。
通話メモリTSW2はシーケンシャルライト/シーケン
シャルリードによりライト/リード交互動作し、そのデ
ータ出力[) OUTは選択回路SELの他方の入力に
接続されている。また、そのアドレス入力ADはシーケ
ンシャルカウンタCNTと接続されている。
保持メモリSCMは通話メモリTSW1を制御するため
のもので、外部の制御装置(図示せず)よりのアドレス
情報および制御データをフレーム識別部FSCよりの識
別結果(フレーム識別情報)とともに書込む。該保持メ
モリSCMの読出し動作はシーケンシャルに行なわれ、
読出された制御データはデータ出力D OUTから通話
メモリTSW1のアドレス入力ADに送出され、また、
フレーム識別情報は位相補正のための7リツプフロツプ
F/Fを経由し、選択回路SELの制御人力Sに送出さ
れている。
通話メモリTSW1は入ハイウェイFHW上のタイムス
ロット毎のデータ信号を、内蔵されているカウンタ(図
示せず)のアドレス指示に従ってシーケンシャルに書込
む。通話メモリTSW1の出力は保持メモリSCMの出
力をアドレスとしてランダムに読出される。
通話メモリTSW2は通話メモリTSW1からのデータ
信号を、内蔵されているカウンタ(図示せず)のアドレ
ス指示に従ってシーケンシャルに書込む。通話メモリT
SW2の出力はシーケンシャルカウンタCNTの出力を
アドレスとして1フレーム後にシーケンシャルに読出さ
れる。
選択回路SELはフレーム識別情報に基づき、通話メモ
リTSWIにおいて、同一フレーム内でタイムスロット
の交換が不可能な場合(即ち、読出しが次のフレームと
なる場合)は通話メモリTSW1の出力側を、同一フレ
ーム内で交換可能な場合は通話メモリTSW2の出力、
即ち1フレーム遅延したデータ信号を選択することによ
って、全てのデータ信号が1フレーム遅延した同一フレ
ーム内に出力される如く制御する。
保持メモリSCMには、制御装置から与えられるアドレ
ス情報に基づいて、同じく制御装置から与えられる制御
データとともにフレーム識別回路ESCによるフレーム
識別情報が書込まれる。
保持メモリSCMの内容は内蔵されているカウンタ(図
示せず)のアドレス指示に従って、シーケンシャルに読
出される。シーケンシャルに読出された情報のうち、制
御データは通話メモリTSW1のアドレスとして与えら
れ、また、フレーム識別情報は位相補正のためのフリッ
プフロップF/Fを経由して選択回路SELに制御情報
として与えられる。
第5図は前記装置による交換処理の具体例を示すもので
、以下、その動作を説明する。なお、ここでは入ハイウ
ェイFHWのタイムスロット「3」を出ハイウェイBH
Wのタイムス【コツト「0」に、同様にタイムスロット
「1」をタイムスロット「1」に、タイムスロット「2
」をタイムスロット「3」に交換する例を示す。
■入ハイウェイFHWから1フレーム[A、B。
C,D・・・・・・]からなるデータ信号が入力された
場合、通話メモリTSW1は内蔵のカウンタで示される
アドレス指定情報によって、その0番地から順番にタイ
ムスロット毎のデータ信号をシーケンシャルに書込む。
■通話メモリTSWIの3番地に書込まれたデータ信号
[D]をタイムスロット「0」に交換する場合、制御装
置は保持メモリSCMに対するアト−1+    − レス情報として0″ (出側のタイムスロットに相当)
、制御データとして’3”(入側のタイムスロットに相
当)を送出する。
フレーム識別回路FSCでは、アドレス情報と制御デー
タとを比較し、同一フレーム内での交換が可能か否かを
識別する。即ち、アドレス情報をSAとし、制御データ
をSDとした時、SA<SD の場合は通話メモリTSW1において、データ信号の書
込みよりも読出しの方が早くなり、書込まれたデータ信
号が読出されるのは次のフレームになる。一方、 SA≧SD の場合は通話メモリTSW1において、データ信号の書
込みの後、読出しが行なわれるため、読出しは同一フレ
ームで行なわれる。
フレーム識別回路FSCで行なわれる前記識別結果は制
御データ゛3″とともに保持メモリSCMの0番地に書
込まれる。また、1番地には制御データ゛1111.3
番地には制御データ“2″が前記同様にフレーム識別回
路FSCの識別結果とともに書込まれる。
■保持メモリSCMの内容は内蔵のカウンタで示される
アドレスに従って順次読出され、そのうちの制御データ
は通話メモリTSWIのアドレスとして与えられる。ま
た、同時に読出されるフレーム識別情報はフリップフロ
ップF/Fを経由し、選択回路SELの制御情報として
与えられる。
■通話メモリTSW1からは、タイムスロット「0」に
おいて3番地に書込まれていたデータ信号[D]が、タ
イムスロット「1」において1番地に書込まれていたデ
ータ信号[B]が、タイムスロット「3」において2番
地に書込まれていた[C]が読出され、タイムスロット
の交換が行なわれる。なお、読出されたデータ信号[B
]および[0]は同一フレーム内に書込まれたデータ、
データ信号[D]は前フレームに書込まれたデータであ
る。
■通話メモリTSWIから読出されたデータ信号は、通
話メモリTSW2の内蔵カウンタで示されるアドレス指
定情報に従って、通話メモリTSW2のO番地から順番
に書込まれる。
■通話メモリTSW2からは、書込から1フレーム後、
カウンタCNTで示されるアドレス指定情報に従って、
O番地より順番にタイムスロット毎のデータ信号が読出
される。通話メモリTSW2の出力は選択回路SELに
より、タイムスロット「1」および「3」のデータ信号
[B]および[C]のみ選択される。タイムスロットr
OJのデータ信号[D]の選択はフレーム識別情報によ
り通話メモリTSW1の出力側が選択される。
■選択回路SELで選択されたデータ信号は出ハイウェ
イBHWに出力される。
第6図は前記交換処理の時間関係を示すタイムチャート
で、通話メモリTSW1の書込から通話メモリTSW2
の読出し、選択回路SELの出力までの時間関係を示し
ている。
入ハイウェイFHWに入力されたデータ信号[AO,B
O,CO,DO・・・・・・]の内、タイムスロット「
3」をタイムスロット「0」に交換するデータ信号[D
O]は書込みの時間よりも読出しの時間が早いため、書
込みと同一のフレームで読出されるのは1フレーム前の
データ、即ち[DO−1]のデータであり、データ信号
「DO]が読出されるのは次のフレームのタイムスロッ
ト「0」である。従って、選択回路SELはフレーム識
別情報により、この通話メモリTSW1の出力側を選択
する。
一方、タイムスロット「1」をタイムスロット「1」に
交換するデータ信号[Bol、およびタイムスロット「
2」をタイムスロット「3」に交換するデータ信号「C
O」の場合は読出し時間よりも書込み時間が早いため、
書込まれたフレームと同一のフレーム内に読出される。
従って、通話メモリTSW2により1フレーム遅延させ
た出力データを選択回路SELで選択することにより、
全てのタイムスロットは1フレーム後の同一のフレーム
で交換されることになる。
第7図は本発明の第2の実施例を示ザもので、ここでは
第1の通話メモリとして、ランダムライト/シーケンシ
ャルリードによりライト/リード交互動作するものを用
いている。即ち、図中、TSWlaは第1の時間スイッ
チであり、そのデータ入力DIHには入ハイウェイFH
Wからのデータ信号とともに保持メモリSCMからのフ
レーム識別情報が入力され、また、そのデータ出力D 
OUTからはデータ信号とともにフレーム識別情報が選
択回路SELに出力される如くなっている。前記構成に
よれば、入ハイウェイFHWからのデータ信号を時間ス
イッチTSW1 aへ書込む際、同時に保持メモリSC
Mからのフレーム識別情報が書込まれ、該時間スイッチ
TSWI aからのデータ信号の読出しと同時にフレー
ム識別情報も読出され、選択回路SELの制御入力Aに
与えられ、これに従って、選択回路SELが切換え制御
される。
なお、その他の構成・作用は第1の実施例と同一である
第8図は第2の実施例における交換処理の時間関係を示
したタイムチャートで、時間スイッチTSW1 aの書
込から通話メモリTSW2の読出し、選択回路SELの
出力までの時間関係を示している。同図に示す動作は通
話メモリTSW1aにおいて、入ハイウェイFHWから
入力されたデータ信号の書込みがランダムに実行され、
また、読出しがシーケンシャルに実行され、さらにフレ
ーム識別情報もデータ信号の読出しとともにシーケンシ
ャルに読出されることを除き、第1の実施例と同一であ
る。
(発明の効果) 以上説明したように本発明によれば、リード/ライト交
互アクセス形の第2の通話メモリを設けて、タイムスロ
ットの入替を行なうリード/ライト交互アクセス形の通
話メモリの出力データを1フレームの間、保持するとと
もに、タイムスロットの入替えを行なう通話メモリ制御
用の保持メモリに対するアドレスおよび制御データによ
り、同一フレーム内でタイムスロットの入替が可能か否
かを識別し、これに基づいて前記2つの通話メモリの出
力を選択し、常に同一のフレーム内でタイムスロットの
入替を行なうようになしたため、同−フレーム内の複数
のタイムスロットを使用する装置のタイムスロットの交
換を行なう場合に、使用するタイムスロットの制限やフ
レームの管理を行なう必要がなく、ソフトウェアによる
交換の制御が複雑になる恐れがなく、また、汎用のリー
ド/ライト交互アクセス形の時間スイッチLSIを使用
することができ、従って、経済的な時分割交換機を構成
することができる等の利点がある。
【図面の簡単な説明】
第1図は本発明の時間スイッチ構成方式の第1の実施例
を示す構成図、第2図は従来の時間スイッチの構成を示
す図、第3図は第2図の回路による交換動作を示す図、
第4図は第2図の回路における動作タイムチャート、第
5図は本発明の第1の実施例による交換処理を示す図、
第6図は本発明の第1の実施例における動作タイムチャ
ート、第7図は本発明の第2の実施例を示づ構成図、第
8図は本発明の第2の実施例における動作タイムチャー
トである。 TSWl、TSW2・・・通話メモリ、SCM・・・保
持メモリ、SEL・・・選択回路、FSC・・・フレー
ム識別回路。 特許出願人  沖電気工業株式会社 日本電信電話株式会社

Claims (1)

  1. 【特許請求の範囲】 シーケンシャルライト/ランダムリード又はランダムラ
    イト/シーケンシャルリードによって、データ信号のタ
    イムスロットの入替を行なうリード/ライト交互アクセ
    ス形の通話メモリと、外部の制御装置より供給され且つ
    前記通話メモリにおける読出しアドレス又は書込みアド
    レスを示す制御データを外部の制御装置より供給される
    アドレス情報に従つて記憶する保持メモリとを備えた時
    間スイッチにおいて、 通話メモリより読出されたデータ信号をシーケンシャル
    ライト/シーケンシャルリードによつて、1フレーム期
    間保持するリード/ライト交互アクセス形の第2の通話
    メモリと、 通話メモリ又は第2の通話メモリの出力のいずれか一方
    を選択的に出力する選択手段と、保持メモリに対するア
    ドレス情報および制御データに基づいて、通話メモリ又
    は第2の通話メモリの出力のいずれを出力すべきかを識
    別する識別情報を発生する識別手段とを備え、 前記選択回路を識別情報に基づいて制御し、全てのタイ
    ムスロットの入替を同一フレーム内で行なうようになし
    た ことを特徴とする時間スイッチ構成方式。
JP22782586A 1986-09-26 1986-09-26 時間スイツチ構成方式 Pending JPS6382195A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP22782586A JPS6382195A (ja) 1986-09-26 1986-09-26 時間スイツチ構成方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP22782586A JPS6382195A (ja) 1986-09-26 1986-09-26 時間スイツチ構成方式

Publications (1)

Publication Number Publication Date
JPS6382195A true JPS6382195A (ja) 1988-04-12

Family

ID=16866961

Family Applications (1)

Application Number Title Priority Date Filing Date
JP22782586A Pending JPS6382195A (ja) 1986-09-26 1986-09-26 時間スイツチ構成方式

Country Status (1)

Country Link
JP (1) JPS6382195A (ja)

Similar Documents

Publication Publication Date Title
US4771420A (en) Time slot interchange digital switched matrix
JPS6023557B2 (ja) 時分割多重データワード転送装置
US4972407A (en) Time-division switching circuit transforming data formats
US4959830A (en) Method and apparatus for through-connecting a wideband connection in a digital time switch
US5351238A (en) Method of controlling a frame phase of a time-division switch and frame phase variable time-division switch
JPS6382195A (ja) 時間スイツチ構成方式
US3997874A (en) Time divided switching and concentration apparatus
JPH0767154A (ja) タイムスイッチのアドレス変換装置
US3725590A (en) Arrangement for tdm telecommunication between pcm switching networks
JPS6216000A (ja) 時分割時間スイツチの制御方式
JPS6010996A (ja) 時分割ハイウエイスイツチ装置
JP2661823B2 (ja) 情報通信装置
CA1121895A (en) Arrangement for conversion of random to fixed data channel format
JPH06276558A (ja) 時分割交換回路
JP2725700B2 (ja) 時分割多元交換方式
KR970004890B1 (ko) 전전자 교환기의 광데이타 링크 수신 장치에서의 슬립 방지 회로
JP2914289B2 (ja) 時分割スイッチの制御方式
KR0153016B1 (ko) 전전자 교환기용 시공간 분할 스위칭 회로
JPS61189099A (ja) 時分割交換機
JP2600494B2 (ja) 分割hチャンネル交換伝送方式
JPS6285596A (ja) 時分割スイツチ
JPH0417597B2 (ja)
JPS5939192A (ja) 時分割スイツチの同期回路
JPH04144329A (ja) オーバーヘッドインターフェース回路
JPH04156095A (ja) 時分割通話路装置における時間スイッチ