JPS6339060A - 記憶装置 - Google Patents

記憶装置

Info

Publication number
JPS6339060A
JPS6339060A JP61182742A JP18274286A JPS6339060A JP S6339060 A JPS6339060 A JP S6339060A JP 61182742 A JP61182742 A JP 61182742A JP 18274286 A JP18274286 A JP 18274286A JP S6339060 A JPS6339060 A JP S6339060A
Authority
JP
Japan
Prior art keywords
switch
ram
turned
write
terminal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61182742A
Other languages
English (en)
Inventor
Yasumasa Sakai
坂井 康真
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP61182742A priority Critical patent/JPS6339060A/ja
Publication of JPS6339060A publication Critical patent/JPS6339060A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明は、記憶装置、たとえば計算機等の外部記憶装置
において書き換え可能なメモリとして使用するRAMパ
ック、RAMカード等の記憶装置に関するものである。
[従来の技術1 従来、RAMパック等は携帯型の計算機、あるいはワー
ドプロセッサー等において、高速処理が可能で、しかも
、小型な外部記憶装置として広く普及している。
それらに保存されている記憶情報の中には使用者にとっ
て重要な情報、つまり書き換えられたり消去されたりし
てはならない情報もある。
しかるに現在、それらの管理は使用者自身に任されてお
り、従って、操作上の誤りから、それらの記憶情報を使
えなくしてしまうこともあった。
[発明が解決しようとする問題点1 本発明の目的は、上述したように、使用者側での誤操作
が行われた場合にも、それらから記憶情報の破壊を防止
するようにした記憶装置を提供することにある。
E問題点を解決するための手段] このような目的を達成するために、本発明は、書き換え
可能な記憶手段と、記憶手段に対する書込みを禁止する
手段とを具えたことを特徴とする。
本発明では、たとえばRAMパック本体に書込み禁止ス
イッチを設け、スイッチがオンのとき書込みが禁止され
るようにする。
[作 用] 本発明によれば、書込み禁止スイッチをオンするなどし
て、書込み禁止手段に記憶手段の書込みを禁止すること
により、誤操作による記憶情報の破壊を防止することが
できる。
[実施例] 以下に、図面を参照して、本発明の詳細な説明する。
第1図は本発明の一実施例の構成を示す配置図、第2図
は本発明の一実施例の構成を示すブロック図である。
図において、1はパック本体、2は書込み禁止スイッチ
、3は接続端子、4はマイクロスイッチ、5は電池、6
はRAM、7は書込み禁止端子、8はアドレスバスであ
る。
マイクロスイッチ4は計算機本体に接続されるときは、
押された状態でオンになる。
書込み禁止スイッチ2がオフの時は、通常の外部RAM
として動作する。書込み禁止スイッチ2がオンの時は、
計算機本体に接続されているときには、マイクロスイッ
チ4もオンになっており、電池5より書込み禁止端子7
に電圧が印加され、RAM6は書込みが禁止される。
RAMパックが計算機本体に接続されているときでも、
書込み禁止スイッチ2をオフにすると、電池5から書込
み禁止端子7への回路が開き、書込み禁止端子7の印加
電圧がなくなるので、再度書込み可能となる。
本実施例における書込み禁止スイッチ2.マイクロスイ
ッチ4については、書込み禁止スイッチ2としては例え
ば所定の設定電圧値を与えたらオンになり、簡単には復
帰しない型式のものであれば、デイツプスイッチでもス
ナップスイッチでも特に限定しなくてよい。
また、スイッチ4については、スプリング等が挿入され
ていて、RAMパック本体1が接続される機器と接続さ
れているときのみオンしているか、あるいはオフになる
タイプのものであれば、マイクロスイッチに限定するこ
とはない。
[発明の効果] 以上から明らかなように、本発明によれば、たとえばス
イッチを2個設けるのみなどの極めて簡単な構成の書込
み禁止手段により、使用者側での操作誤りなどによって
RAMバック等の記憶情報が破壊されることを防止する
ことができる。
また、この構成を採用すると書込み禁止端子に高電位が
加えられるが、RAMバックが機器本体と接続された状
態にあるときのみに限られるので、電池の寿命に与える
影響は極めて小さい。
【図面の簡単な説明】
第1図は本発明の一実施例の構成を示す配置図、 第2図は本発明の一実施例の構成を示すブロック図であ
る。 1・・・パック本体、 2・・・書込み禁止スイッチ、 3・・・接続端子、 4・・・マイクロスイッチ、 5・・・電池、 6・・・RAM。 7・・・書込み禁止端子、 8・・・アドレスバス。 本命BQの一実施例1の構広を示す配置図第1図 本発明の一賞施旬1の構広左ホすアロツク図第2図

Claims (1)

  1. 【特許請求の範囲】 書き換え可能な記憶手段と、 該記憶手段に対する書込みを禁止する手段とを具えたこ
    とを特徴とする記憶装置。
JP61182742A 1986-08-05 1986-08-05 記憶装置 Pending JPS6339060A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61182742A JPS6339060A (ja) 1986-08-05 1986-08-05 記憶装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61182742A JPS6339060A (ja) 1986-08-05 1986-08-05 記憶装置

Publications (1)

Publication Number Publication Date
JPS6339060A true JPS6339060A (ja) 1988-02-19

Family

ID=16123640

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61182742A Pending JPS6339060A (ja) 1986-08-05 1986-08-05 記憶装置

Country Status (1)

Country Link
JP (1) JPS6339060A (ja)

Similar Documents

Publication Publication Date Title
US4791608A (en) Memory card having shutter protected terminals
JPS6227843A (ja) 電子装置
US4620707A (en) Non-volatile reprogrammable ram cartridge
JPS6339060A (ja) 記憶装置
JPS6333184B2 (ja)
JP2504864B2 (ja) メモリシステム
JPH04199246A (ja) 高信頼化記憶システム
KR930011347B1 (ko) 이동체 단말기의 전원 온/오프에 의한 불휘발성 메모리 오동작 보호회로
JPH05134940A (ja) スタテイツク型メモリ装置とそのメモリバツクアツプ方式
JPS6345658A (ja) 書込禁止/解除設定機構
JP2702820B2 (ja) Icメモリカードおよびカードホルダ
JPH0612601B2 (ja) アクセス可能メモリパツクホルダ
JPS59168586A (ja) Ic内蔵カ−ド
JPH0640436B2 (ja) メモリパツクを備えた電子機器
JPH0363783A (ja) Icメモリカード
JPS6336349A (ja) マイクロプロセツサ内メモリの書込み防止回路
JPH0250788A (ja) Icカード
JPH0419714Y2 (ja)
JPS6336454A (ja) メモリカ−ド
JPS5847599Y2 (ja) 半導体記憶装置
JPS60138780A (ja) 書き込み菱止の取扱い方法
JPH02226349A (ja) データ処理装置
JPH077367B2 (ja) 記憶保護機能付不揮発性メモリ
JPH0417465B2 (ja)
KR19990048423A (ko) 휴대용 사용자 단말기에서의 데이터 보호방법