JPS63316511A - 映像信号切替器 - Google Patents

映像信号切替器

Info

Publication number
JPS63316511A
JPS63316511A JP15218587A JP15218587A JPS63316511A JP S63316511 A JPS63316511 A JP S63316511A JP 15218587 A JP15218587 A JP 15218587A JP 15218587 A JP15218587 A JP 15218587A JP S63316511 A JPS63316511 A JP S63316511A
Authority
JP
Japan
Prior art keywords
control
circuit
control input
video signal
goes
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP15218587A
Other languages
English (en)
Inventor
Hiroshi Takahashi
浩 高橋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP15218587A priority Critical patent/JPS63316511A/ja
Publication of JPS63316511A publication Critical patent/JPS63316511A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Studio Circuits (AREA)
  • Electronic Switches (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はテレビスタジオ伝送系に関し、特に半導体映像
信号切替器に関する。
〔従来の技術〕
従来のこの種の映像信号切替器を第3図に示す6第3図
に示すような複数個のクロスポイント10゜20.30
,40からなる半導体映像信号切替器においては、例え
ばクロスポイント10が1オン“のとき、クロスポイン
ト20,30.40は逆バイアスされた状態のオフ状態
となっている。第3図において、各クロスポイント10
,20,30,40の構成は同一であり、ここではクロ
スポイント10を参照して説明する。
映像信号は入力端子11から供給され、トランジスタ1
2を経て切替用のトランジスタ14のベースに加えられ
る。ここで、トランジスタ12のベースには所定のバイ
アス、例えばOvが印加されている。
トランジスタ14のエミッタは出力端子15に接続され
ている。制御入力端子16からの制御入力により、ダイ
オード17がオン、オフする。同図で制御入力端子16
がLOW レベルの場合、ダイオード17が1オン′と
なり、トランジスタ14のベース電位を逆バイアス状態
とし、クロスポイント10がオフ状態となる。制御入力
端子がHighレベルの場合、ダイオード17がオフと
なりトランジスタ14のベース電位は順バイアスとなり
、クロスポイント10はオン状態となる。クロスポイン
ト20,30.40においても、入力端子21,31,
41.制御入力端子26,36.46がそれぞれ設けら
れている。各クロスポイント10,20,30゜40は
抵抗器100を通して負電圧電源−Vに接続されている
。尚、13は抵抗器である。
第4図(a)、(b)は第3図の映像信号切替器を複数
列使用してマトリックス映像信号切替器を構成した場合
を示す。
このマトリックス映像信号切替器はX11X2+・・・
XI。
のn入力映像信号を受けY□、Y2.・・・YIIlの
m出力に切替るnXmの映像信号切替器を構成している
。このnXmの映像信号切替器はnXm個のクロスポイ
ントより構成され各クロスポイント制御入力端子は、制
御回路CTよりの(C□□、C□2.・・・C□m、)
(czx。
C2z、−Czm、)−(Cnt、Cnz、−Cnm)
のnXm本の制御線により接続され、制御線と各クロス
ポイントが1対1で制御されている。
〔発明が解決しようとする問題点〕
上述した従来の映像信号切替器は、クロスポイントとク
ロスポイントをオン/オフするための制御回路が1対1
に対応しており、クロスポイントを制御するための制御
線の本数は制御するクロスポイントの数だけ必要となり
、映像信号切替器の規模が大きくなるという難点があっ
た。
本発明の目的は前記問題点を解決するためになされたも
のであり、クロスポイントと制御回路間の制御線の本数
及び制御回路を大幅に減少させることができる映像信号
切替器を提供することにある。
〔問題点を解決するための手段〕
本発明は複数の映像信号を複数のクロスポイントに入力
し選択された映像信号を出力する映像信号切替器におい
て、前記クロスポイントに設けた2本の制御入力端子と
、該2本の制御入力端子のAND条件をとるAND回路
と、該AND回路のAND条件を前記2本の制御入力端
子へのコントロール信号のうちの1本でラッチするラッ
チ回路とを有し、該ラッチ回路の出力によりクロスポイ
ントをオン。
オフするようにしたことを特徴とする映像信号切替器で
ある。
〔実施例〕
次に本発明の実施例について図面を参照して説明する。
第1図は本発明の一実施例を示す図である。第1図にお
いて、本発明に係る映像信号切替器は複数個のクロスポ
イント10,20.:Jo、40を備え、制御入力端子
16の前段に2本の制御入力端子101.102と、前
記入力端子101.102のAND条件をとるAND回
路103と、AND回路103の出力を制御入力端子1
02よりのコントロール信号によりラッチするラッチ回
路104 を付加している。またクロスポイント10に
はトランジスタ12.14、抵抗器13、ダイオード1
7を備えている。他のクロスポイント20,30,40
は前記クロスポイント10と同一構成となっており、こ
こではクロスポイント10を参照して説明する。クロス
ポイント10は制御入力端子101.102の両方がH
i ghレベルのときAND回路103の出力はHig
hとなり、このHighデータはラッチ回路104にて
制御入力端子102よりのコントロール信号でラッチさ
れ、ラッチ回路104の出力はl(ighとなり、ダイ
オード17がオフとなりトランジスタ14のベース電位
は順バイアスとなり、クロスポイント10はオン状態と
なる。この状態はラッチ回路104によりホールドされ
るためコントロール信号が無くなっても保持される。又
制御入力端子101がLollレベルで制御入力端子1
02にHighレベルのコントロール信号が入力された
場合、AND回路103の出力はLOW レベルで、こ
のLOWレベルがラッチ回路104にて、前記制御入力
端子102のコントロール信号の立ち上がりでラッチさ
れ、ラッチ回路104の出力はLOWとなり、ダイオー
ド17がオンとなり、トランジスタ14のベース電位が
逆バイアス状態となり、クロスポイントがオフ状態とな
る。又制御入力端子101だけが旧ghとなっても、制
御入力端子102よりのラッチパルスが入らないため、
ラッチ回路の状態は不変となる。尚制御入力端子102
より供給されるラッチ回路104のラッチパルスはAN
D回路103の出力データを正しくラッチするために遅
延をかけている。
上述の説明の通り制御入力端子101.102の両方が
Highレベルとなると、クロスポイントはオンとなり
、制御入力端子1.02のみ)lighのとき、クロス
ポイントはオフとなる。この状態はラッチ回路104に
より次の制御が行われるまで保持される。
第2図(a)、(b)に第1図の映像信号切替器を複数
列使用してマトリックス映像信号切替器を構成した場合
を示す。このマトリックス映像信号切替器において、n
入力×m出力の映像切替器を構成している場合、nXm
個のクロスポイントの制御入力端子101は縦方向の共
通制御ラインcx、、 cx2・・・CX、のn本、制
御入力端子102は横方向の共通制御ラインCY1.C
Y、・・・CX、のn本のマトリックス状に接続されて
いる。いま、Y1列でxlの入力をオンするためにはC
X□とCY、のラインをHighレベルとすると、クロ
スポイントCP1□の制御入力端子101.102が両
方Highレベルとなり、クロスポイントがオンとなる
。このとき、70列の他のクロスポイントCP2□、C
P31・・・CpH1の制御入力端子は制御入力端子1
02のみが)lighとなるため、クロスポイントCP
zt、CP31・・・CPnlは全てオフとなり、Y1
列はCPllが選択される。
X1人力の他のクロスポイントCP1□、CP13・・
・CPlmの制御入力端子101がI(ighとなるが
、制御入力端子102がHighとならないため、状態
は不変であり、他のY2・・・Y、に対しては状態は不
変である。すなわち、各クロスポイントをオン制御する
ためには制御したいクロスポイントの縦、横の共通制御
ラインの両方をHighレベルにすればよく、全クロス
ポイントを制御するにはm+nの制御線があればよく、
クロスポイントと制御回路CT間の制御線の本数はm 
+ n本で済み、制御回路CTも大幅に削減することが
できる。
〔発明の効果〕
本発明は以上説明したように、複数の映像信号を複数の
クロスポイントに入力し選択された映像信号を出力する
映像信号切替器において、前記クロスポイントの制御入
力端子として2本の制御入力端子を有し、2本のコント
ロール信号のAND条件を1本のコントロール信号によ
りラッチするラッチ回路のラッチデータによりクロスポ
イントをオン、オフするため、2本の制御入力端子を共
通制御ラインにでき、クロスポイントとクロスポイント
ー ント制御回路間の制御線の本数及び制御回路を大幅に減
少できる効果がある。
【図面の簡単な説明】
第1図は本発明の実施例を示す回路図、第2図(a)、
(b)は第1図の回路を複数用いた例を示す回路図、第
3図は従来例を示す回路図、第4図(a)’、 (b)
は第3図の回路を複数用いた例を示す回路図である。

Claims (1)

    【特許請求の範囲】
  1. (1)複数の映像信号を複数のクロスポイントに入力し
    選択された映像信号を出力する映像信号切替器において
    、前記クロスポイントに設けた2本の制御入力端子と、
    該2本の制御入力端子のAND条件をとるAND回路と
    、該AND回路のAND条件を前記2本の制御入力端子
    へのコントロール信号のうちの1本でラッチするラッチ
    回路とを有し、該ラッチ回路の出力によりクロスポイン
    トをオン、オフするようにしたことを特徴とする映像信
    号切替器。
JP15218587A 1987-06-18 1987-06-18 映像信号切替器 Pending JPS63316511A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP15218587A JPS63316511A (ja) 1987-06-18 1987-06-18 映像信号切替器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15218587A JPS63316511A (ja) 1987-06-18 1987-06-18 映像信号切替器

Publications (1)

Publication Number Publication Date
JPS63316511A true JPS63316511A (ja) 1988-12-23

Family

ID=15534915

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15218587A Pending JPS63316511A (ja) 1987-06-18 1987-06-18 映像信号切替器

Country Status (1)

Country Link
JP (1) JPS63316511A (ja)

Similar Documents

Publication Publication Date Title
US4581541A (en) Switch device equipped with muting function
US3430071A (en) Logic circuit
JPS63316511A (ja) 映像信号切替器
JPH0633715Y2 (ja) トランジスタ−トランジスタ論理回路
US4626711A (en) Exclusive or gate circuit
US3248567A (en) Selectively shunted series-switching transmission gates
US3917959A (en) High speed counter latch circuit
JPS6017261B2 (ja) デジタル−アナログ変換回路
US3970865A (en) Pseudo-complementary decode driver
US3473149A (en) Memory drive circuitry
JPS61274584A (ja) 映像信号切替器
US5870028A (en) Input expansion for crosspoint switch module
JP2743662B2 (ja) マトリクススイッチヤ
JP2751387B2 (ja) Ecl回路の入力回路
US4954738A (en) Current source technology
JP2696870B2 (ja) 信号切換回路
JP3128661B2 (ja) 高分解能タイミング調整回路
EP0399126A1 (en) Current source technology
JPS605663Y2 (ja) 映像信号切替器
JPH04313910A (ja) スイッチャー回路
KR840002144Y1 (ko) 영상신호 상호전환회로
JPS6255327B2 (ja)
SU1262717A1 (ru) Логический элемент
JPH0410767B2 (ja)
JPH0712143B2 (ja) パルス回路