JPS6329859B2 - - Google Patents
Info
- Publication number
- JPS6329859B2 JPS6329859B2 JP56190267A JP19026781A JPS6329859B2 JP S6329859 B2 JPS6329859 B2 JP S6329859B2 JP 56190267 A JP56190267 A JP 56190267A JP 19026781 A JP19026781 A JP 19026781A JP S6329859 B2 JPS6329859 B2 JP S6329859B2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- agc
- electric field
- output
- input electric
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 230000005684 electric field Effects 0.000 claims description 46
- 238000001514 detection method Methods 0.000 claims description 28
- 238000010586 diagram Methods 0.000 description 3
- 230000003321 amplification Effects 0.000 description 2
- 238000003199 nucleic acid amplification method Methods 0.000 description 2
- 230000007423 decrease Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03J—TUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
- H03J3/00—Continuous tuning
- H03J3/02—Details
- H03J3/12—Electrically-operated arrangements for indicating correct tuning
- H03J3/14—Visual indication, e.g. magic eye
Landscapes
- Monitoring And Testing Of Transmission In General (AREA)
- Circuits Of Receivers In General (AREA)
Description
【発明の詳細な説明】
本発明は、FM多重通信受信装置等においてそ
のUHF帯高周波増幅回路部分に設けられる入力
電界検出回路、さらに詳しく云えば上記装置等に
おいて、例えば切替え動作や入力電界比較等を行
なう場合に用いる入力電界検出回路に関する。
のUHF帯高周波増幅回路部分に設けられる入力
電界検出回路、さらに詳しく云えば上記装置等に
おいて、例えば切替え動作や入力電界比較等を行
なう場合に用いる入力電界検出回路に関する。
FM多重通信受信装置においては、従来より
UHF帯の高周波増幅回路に用いられているAGC
回路のAGC電圧が入力電界の変動に対応して変
化するため、入力電界を検出する電圧として使用
されていた。
UHF帯の高周波増幅回路に用いられているAGC
回路のAGC電圧が入力電界の変動に対応して変
化するため、入力電界を検出する電圧として使用
されていた。
第1図aはその従来の入力電界検出回路例を、
第1図bはその入力電界または増幅器利得対出力
電界およびAGC電圧を示すものである。
第1図bはその入力電界または増幅器利得対出力
電界およびAGC電圧を示すものである。
第1図aにおいて、1は信号入力端子、2は
AGC制御形高周波増幅回路、3は信号出力端子、
4は検波回路、5はAGC回路、6は入力電界検
出出力端子をそれぞれ示す。
AGC制御形高周波増幅回路、3は信号出力端子、
4は検波回路、5はAGC回路、6は入力電界検
出出力端子をそれぞれ示す。
高周波信号が端子1より入力され、AGC制御
形増幅回路2で増幅され、端子3より高周波信号
が出力される。
形増幅回路2で増幅され、端子3より高周波信号
が出力される。
上記増幅回路の出力の一方は、検波回路4に接
続され、出力電界に対応する直流電圧が検波回路
4から出力され、さらにAGC回路5で増幅され、
AGC制御形増幅回路2にAGC電圧が供給され、
この電圧に応じて増幅回路2の利得を制御する。
このため出力電界は一定に保持される。また、
AGC回路の出力電圧は端子6から入力電界検出
電圧として出力される。
続され、出力電界に対応する直流電圧が検波回路
4から出力され、さらにAGC回路5で増幅され、
AGC制御形増幅回路2にAGC電圧が供給され、
この電圧に応じて増幅回路2の利得を制御する。
このため出力電界は一定に保持される。また、
AGC回路の出力電圧は端子6から入力電界検出
電圧として出力される。
この電圧は入力電界1に対応して変化する。
しかしこの方法では、第1図bに示すように
AGC制御形増幅回路2が最大利得以内に制御さ
れる強度の入力電界ではAGC電圧が入力電界に
対応して変化するが、入力電界が低下し、AGC
付増幅回路2が最大利得に固定される値にある
と、AGC電圧は一定の値になり、AGC電圧では
入力電界変動を検出できなくなる欠点があつた。
AGC制御形増幅回路2が最大利得以内に制御さ
れる強度の入力電界ではAGC電圧が入力電界に
対応して変化するが、入力電界が低下し、AGC
付増幅回路2が最大利得に固定される値にある
と、AGC電圧は一定の値になり、AGC電圧では
入力電界変動を検出できなくなる欠点があつた。
本発明の目的は、FM多重通信受信装置等の
AGC制御形高周波増幅回路において、前述の微
弱な入力電界変動も検出できる入力電界検出回路
を提供することにある。
AGC制御形高周波増幅回路において、前述の微
弱な入力電界変動も検出できる入力電界検出回路
を提供することにある。
前記目的を達成するために本発明による入力電
界検出回路は、AGC制御形高周波増幅回路の出
力電力の一部を検波回路により検波し、この検波
出力を前記AGC制御形高周波増幅回路の利得を
制御するAGC回路に接続し、さらにこのAGC回
路出力を前記AGC制御形高周波増幅回路に接続
してなる回路の、前記AGC回路と検波回路の出
力の一部を取り出し、加算器によつてこの2出力
を加算することにより、前記AGC制御形高周波
増幅器に入力する電界変動を検出するように構成
してある。
界検出回路は、AGC制御形高周波増幅回路の出
力電力の一部を検波回路により検波し、この検波
出力を前記AGC制御形高周波増幅回路の利得を
制御するAGC回路に接続し、さらにこのAGC回
路出力を前記AGC制御形高周波増幅回路に接続
してなる回路の、前記AGC回路と検波回路の出
力の一部を取り出し、加算器によつてこの2出力
を加算することにより、前記AGC制御形高周波
増幅器に入力する電界変動を検出するように構成
してある。
前記構成によれば、微弱入力電界変動も検出で
き、本発明の目的は完全に達成される。
き、本発明の目的は完全に達成される。
以下図面を参照して、本発明をさらに詳しく説
明する。
明する。
第2図aは本発明の実施例を示す回路図であ
る。第2図bは本発明回路の入力電界または増幅
器利得対出力電界およびAGC電圧の特性を、c
は入力電界または増幅器利得対出力電界および検
波回路出力電圧の特性を、dは入力電界または増
幅器利得対加算回路出力電圧の特性をそれぞれ示
す。
る。第2図bは本発明回路の入力電界または増幅
器利得対出力電界およびAGC電圧の特性を、c
は入力電界または増幅器利得対出力電界および検
波回路出力電圧の特性を、dは入力電界または増
幅器利得対加算回路出力電圧の特性をそれぞれ示
す。
第2図aにおいて、1は信号入力端子、2は
AGC制御形高周波増幅回路、3は信号出力端子、
4は検波回路、5はAGC回路、7は加算回路、
6は入力電界検出出力端子をそれぞれ示す。
AGC制御形高周波増幅回路、3は信号出力端子、
4は検波回路、5はAGC回路、7は加算回路、
6は入力電界検出出力端子をそれぞれ示す。
高周波信号が端子1より入力され、AGC制御
形増幅回路2で増幅され、端子3より高周波信号
が出力される。
形増幅回路2で増幅され、端子3より高周波信号
が出力される。
上記増幅回路2の出力の一方は、検波回路4に
接続され、出力電界に対応する直流電圧が上記検
波回路4から出力され、さらにAGC回路5で増
幅され、AGC制御形増幅回路2にAGC電圧が供
給され、この電圧に応じて増幅回路の利得を制御
する。このため端子3の出力電界は一定に保持さ
れる。
接続され、出力電界に対応する直流電圧が上記検
波回路4から出力され、さらにAGC回路5で増
幅され、AGC制御形増幅回路2にAGC電圧が供
給され、この電圧に応じて増幅回路の利得を制御
する。このため端子3の出力電界は一定に保持さ
れる。
次に検波回路4の出力電圧とAGC回路5の出
力電圧を加算回路7で加算して、この出力を入力
電界検出出力とする。
力電圧を加算回路7で加算して、この出力を入力
電界検出出力とする。
第2図b,cで示すように、AGC制御形増幅
回路2が最大利得以内に制御される入力電界変動
に対しては、検波回路4の出力電圧は常に一定で
あり、AGC回路5の出力電圧は変化する。また
AGC増幅回路2の最大利得に固定する微弱入力
電界変動に対してはAGC回路5の出力電圧は一
定となるが、AGC制御形増幅回路2の利得が一
定で入力電界変動に対応して出力電界が変動する
ため、検波回路4の出力は変化する。このため、
検波回路4の出力とAGC回路5の出力を加算回
路7で加算することにより第2図dで示すとお
り、加算回路出力電圧は微弱入力電界の変化に対
応して変化する。
回路2が最大利得以内に制御される入力電界変動
に対しては、検波回路4の出力電圧は常に一定で
あり、AGC回路5の出力電圧は変化する。また
AGC増幅回路2の最大利得に固定する微弱入力
電界変動に対してはAGC回路5の出力電圧は一
定となるが、AGC制御形増幅回路2の利得が一
定で入力電界変動に対応して出力電界が変動する
ため、検波回路4の出力は変化する。このため、
検波回路4の出力とAGC回路5の出力を加算回
路7で加算することにより第2図dで示すとお
り、加算回路出力電圧は微弱入力電界の変化に対
応して変化する。
本発明は以上詳しく説明したように、従来の
UHF帯の高周波増幅回路に使われるAGC回路に
加算回路を追加することにより、AGC制御形増
幅回路が最大利得になる微弱入力電界に対しても
入力電界変動を検出できる。
UHF帯の高周波増幅回路に使われるAGC回路に
加算回路を追加することにより、AGC制御形増
幅回路が最大利得になる微弱入力電界に対しても
入力電界変動を検出できる。
第1図aは従来の入力電界検出回路例を示す回
路ブロツク図、第1図bは入力電界または増幅器
利得対出力電圧およびAGC電圧のグラフ、第2
図aは本発明による入力電界検出回路の一実施例
を示す回路ブロツク図、第2図bは本発明回路の
入力電界または増幅器利得対出力電圧および
AGC電圧のグラフ、第2図cは同じく入力電界
または増幅器利得対出力電圧および検波回路出力
電圧のグラフ、第2図dは同じく入力電界または
増幅器利得対出力電圧および加算回路出力電圧の
グラフである。 1…信号入力端子、2…AGC制御形高周波増
幅回路、3…信号出力端子、4…検波回路、5…
AGC回路、6…入力電界検出出力端子。
路ブロツク図、第1図bは入力電界または増幅器
利得対出力電圧およびAGC電圧のグラフ、第2
図aは本発明による入力電界検出回路の一実施例
を示す回路ブロツク図、第2図bは本発明回路の
入力電界または増幅器利得対出力電圧および
AGC電圧のグラフ、第2図cは同じく入力電界
または増幅器利得対出力電圧および検波回路出力
電圧のグラフ、第2図dは同じく入力電界または
増幅器利得対出力電圧および加算回路出力電圧の
グラフである。 1…信号入力端子、2…AGC制御形高周波増
幅回路、3…信号出力端子、4…検波回路、5…
AGC回路、6…入力電界検出出力端子。
Claims (1)
- 1 AGC制御形高周波増幅回路の出力電力の一
部を検波回路により検波し、この検波出力を前記
AGC制御形高周波増幅回路の利得を制御する
AGC回路に接続し、さらにこのAGC回路出力を
前記AGC制御形高周波増幅回路に接続してなる
回路の、前記AGC回路と検波回路の出力の一部
を取り出し、加算器によつてこの2出力を加算す
ることにより、前記AGC制御形高周波増幅器に
入力する電界変動を検出することを特徴とする入
力電界検出回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP56190267A JPS5892149A (ja) | 1981-11-27 | 1981-11-27 | 入力電界検出回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP56190267A JPS5892149A (ja) | 1981-11-27 | 1981-11-27 | 入力電界検出回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS5892149A JPS5892149A (ja) | 1983-06-01 |
JPS6329859B2 true JPS6329859B2 (ja) | 1988-06-15 |
Family
ID=16255297
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP56190267A Granted JPS5892149A (ja) | 1981-11-27 | 1981-11-27 | 入力電界検出回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5892149A (ja) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS58115940A (ja) * | 1981-12-29 | 1983-07-09 | Matsushita Electric Ind Co Ltd | 信号強度指示回路 |
JPS60127832A (ja) * | 1983-12-15 | 1985-07-08 | Nec Corp | 受信機 |
JPS61123318A (ja) * | 1984-11-20 | 1986-06-11 | Matsushita Electric Ind Co Ltd | シグナルメ−タ回路 |
JPS61149874U (ja) * | 1985-03-08 | 1986-09-16 | ||
JP2008258738A (ja) * | 2007-04-02 | 2008-10-23 | Mitsubishi Electric Corp | 検波対数増幅器 |
JP6240010B2 (ja) * | 2014-03-24 | 2017-11-29 | 日本電信電話株式会社 | 増幅器 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5715550B2 (ja) * | 1977-06-23 | 1982-03-31 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6134768Y2 (ja) * | 1980-06-30 | 1986-10-09 |
-
1981
- 1981-11-27 JP JP56190267A patent/JPS5892149A/ja active Granted
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5715550B2 (ja) * | 1977-06-23 | 1982-03-31 |
Also Published As
Publication number | Publication date |
---|---|
JPS5892149A (ja) | 1983-06-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH05259775A (ja) | 出力制御回路 | |
JPS6329859B2 (ja) | ||
JPS5564412A (en) | Frequency characteristic regulator | |
JPS6215909A (ja) | 光受信回路 | |
JPS57200926A (en) | Signal processing circuit | |
US4691357A (en) | Stereophonic receiving circuit providing improved switching characteristics between stereophonic and monaural modes | |
US2997656A (en) | Gain control for transistor detector or amplifier | |
JPS5787639A (en) | Am stereo receiver | |
US4393354A (en) | Crossover circuit for use in automatic gain control systems | |
US3004157A (en) | Automatic gain control system for semi-conductor devices | |
US3416090A (en) | Chopper stabilized direct current amplifier with precision plus and minus output | |
KR840008231A (ko) | 전기 신호 처리용 장치 | |
JP3148540B2 (ja) | ラジオ受信機のagc回路 | |
US2966631A (en) | Stabilized direct current amplifier | |
KR960003837B1 (ko) | 수신기 | |
JPS5717207A (en) | Amplifying circuit | |
SU760407A1 (ru) | Устройство для автоматического регулирования коэффициента усиления1 - | |
JP2765879B2 (ja) | パイロット信号除去回路 | |
JPS6214760Y2 (ja) | ||
US3452288A (en) | Dc and high frequency transistor amplifier circuit | |
SU400002A1 (ru) | Дифференциальный усилитель постоянного тока | |
JPS6143300Y2 (ja) | ||
JPH07212674A (ja) | テレビジョン音声信号の処理回路 | |
JPS5644289A (en) | Signal receiver | |
JPS6134771Y2 (ja) |