KR960003837B1 - 수신기 - Google Patents

수신기 Download PDF

Info

Publication number
KR960003837B1
KR960003837B1 KR1019920006104A KR920006104A KR960003837B1 KR 960003837 B1 KR960003837 B1 KR 960003837B1 KR 1019920006104 A KR1019920006104 A KR 1019920006104A KR 920006104 A KR920006104 A KR 920006104A KR 960003837 B1 KR960003837 B1 KR 960003837B1
Authority
KR
South Korea
Prior art keywords
circuit
output
smoothing
smoothing circuit
speaker
Prior art date
Application number
KR1019920006104A
Other languages
English (en)
Other versions
KR930003582A (ko
Inventor
야스노리 오까다
Original Assignee
비쯔비시 덴끼 가부시끼가이샤
시끼 모리야
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 비쯔비시 덴끼 가부시끼가이샤, 시끼 모리야 filed Critical 비쯔비시 덴끼 가부시끼가이샤
Publication of KR930003582A publication Critical patent/KR930003582A/ko
Application granted granted Critical
Publication of KR960003837B1 publication Critical patent/KR960003837B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers
    • H03G3/20Automatic control
    • H03G3/30Automatic control in amplifiers having semiconductor devices
    • H03G3/3052Automatic control in amplifiers having semiconductor devices in bandpass amplifiers (H.F. or I.F.) or in frequency-changers used in a (super)heterodyne receiver
    • H03G3/3057Automatic control in amplifiers having semiconductor devices in bandpass amplifiers (H.F. or I.F.) or in frequency-changers used in a (super)heterodyne receiver using at least one diode as controlling device
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Noise Elimination (AREA)
  • Circuits Of Receivers In General (AREA)
  • Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)

Abstract

내용 없음.

Description

수신기
제 1 도 본 발명에 따른 수신기의 구성도.
제 2a 도 및 제 2b 도는 본 발명에 따른 평활 회로의 동작 파형도.
제 3 도 종래의 수신기의 구성도.
제 4a 도 내지 제 4c 도는 종래의 평활 회로의 동작 파형도.
제 5 도 본 발명에 따른 수신기의 상세 구성도.
* 도면의 주요부분에 대한 부호의 설명
1 : IF증폭 회로 2 : 검파 회로
4 : 스피커 5 : 평활회로
6 : AGC 증폭회로 7 : 바이패스 회로
10 : 다이오드
본 발명은, 자동차등에 탑재되는 수신기에 관한 것이다.
제 3 도는 종래의 AM 무선 수신기에 있어서, 450㎑의 중간 주파수로 변환된 이후의 구성을 도시하는데, (1)은 IF(중간 주파수) 증폭 회로, (2)는 오디오 츨력을 인출하는 검파 회로, (3)은 저주파 증폭 회로, (4)는 스피커, (5)는 평활회로, (6)은 IF 증폭 회로(1)에 AGC(자동 이득 제어)전압을 공급하는 AGC 증폭 회로이다.
다음으로, 동작에 대해서 설명을 한다. 수신기에서 수신된 신호 IF 신호로 변환된 이후에, IF 증폭 회로(1)에 의해 증폭되어, 검파 회로(2)에 의해 오디오 신호로서 인출되고, 저주파 증폭 회로(3)를 통해 스피커(4)에 출력된다. 또한, 검파 회로(2)의 출력은 평활 회로(5)를 평활하여 얻어진 DC 전압을 AGC 증폭 회로(6)에 공급하고, 그에 따라, AGC 증폭 회로(6)의 AGC 전압을 IF 증폭 회로(1)에 공급한다.
종래의 AM 무선 수신기는 상기한 바와 같이 구성되어 있으며, 예를 들면, 자동차에 탑재된 경우, 터널출구 등에서 전계 레벨이 급격히 상승하면, 평활 회로(5)의 입력 전압은 제 4b 도에 도시하는 바와 같이 급격하게 상승하여, 평활 회로(5)의 출력 전압은 평활 회로(5)의 시정수에 의한 응답 지연에 의해 제 4a 도와 같이 된다. 따라서, 평활 회로(5)의 입출력 사이의 전위차는 제 4c 도에 도시하는 바와 같이 된다. 이것은 평활 회로(5)의 응답 지연을 나타내고 있으며, 이것에 의해 AGC 증폭 회로(6)에서 IF 증폭 회로(1)로 공급되는 AGC 전압은 지연되고, IF 신호 레벨이 일시적으로 커져, 스피커(4)의 출력도 일시적으로 커져서 오우버 슈트(over shoot)를 발생시킨다.
그러한 응답 지연을 적게하기 위해, 예를 들면, 저항과 콘덴서로 형성되는 평활 회로(5)의 콘덴서의 정전용량을 적게하면, 평활 작용이 불충분하게 되어, 평활 회로(5)에서 AGC 증폭 회로(6)에 공급되는 DC 전압에 교류 성분이 가해져, 이것에 의해 AGC 증폭 회로(6)에서 출력되는 AGC 전압도 변화하여, 결과적으로, 스피커(4)의 출력의 왜율 악화를 발생시켰다.
본 발명은 상기한 바와 같은 과제를 해결하기 위해 형성된 것이며, 수신 신호의 전계 레벨의 급격한 상승에 의한 스피커(4)의 출력의 오우버슈트가 적고, 왜율도 낮고, 양호한 출력을 발생할 수 있는 수신기를 얻는 것을 목적으로 한다.
본 발명에 따르는 수신기는, 평활 회로(5)와 병렬로 접속되어, 평활 회로의 입출력 사이의 전위차가 소정값 이상으로 되면 도통하는 바이패스 회로를 설치한 것이다.
본 발명에 있어서는, 수신 신호의 전계 레벨이 급격히 상승하면, 평활 회로의 시정수에 의한 지연에 의해 그 입출력 사이의 전위차가 커져, 바이패스 회로가 도통한다. 이로인하여, 평활 회로의 시정수에 의한 지연은 없어지며, 스피커 출력의 오우버슈트가 완화된다. 또한, 통상의 수신 상태에서는 바이패스 회로는 도통하지 않고, 평활 회로는 큰 평활 능력을 가지며, 그 DC 출력의 교류 성분은 적고, 스피커 출력의 왜율은 낮아진다.
다음에, 본 발명의 실시예를 도면과 함께 설명한다. 제 1 도는 이 실시예에 대한 AM 무선 수신기의 구성을 도시하고, (7)은 평활 회로(5)와 병렬로 접속된 바이패스 회로이며, 다른 구성은 종래와 같다. 제 5 도는 평활 회로(5) 및 바이패스 회로(7)의 상세한 구성을 도시하고, 평활 회로(5)는 저항(8)과 콘덴서(9)로 구성되고, 바이패스 회로(7)는 다이오드(10)에 의해 구성이 되어 있다.
다음으로, 동작에 대해서 설명한다. 통상의 방송 수신 상태에서 수신 신호의 전계 레벨이 급격하게 상승하면, 평활 회로(5)의 입출력 전압(V1, V2)은 제 2b 도, 제 2a 도에 도시하는 바와 같이 되어, 평활 회로(5)의 시정수에 의해 그 입출력 사이에는 전위차를 일으키나, 이 전위차가 바이패스 회로(7)의 다이오드(10)의 스레시 홀드(threshold) 전압을 넘으면 다이오드(10)는 도통 상태로 되어, 평활 회로(5)를 바이패스 한다. 이로인하여, 평활 회로(5)의 시정수에 의한 지연은 없어지고, AGC 증폭 회로(6)에 DC 전압을 공급한다. 따라서, 이에 의해 생성된 AGC 전압의 지연에 따른 스피커(4)의 출력의 오우버슈트는 크게 완화된다.
한편, 통상의 수신 상태에서는 평활 회로(5)의 입출력 사이의 전위차는 다이오드(10)의 스패시홀드 전압보다 적으므로, 바이패스 회로(7)는 도통하지 않고, 바이패스 회로(7)의 영향은 없으며, 검파 회로(2)의 출력 (V1)은 평활회로(5)에 의해 평활되어, 교류 성분이 적은 DC 전압이 AGC 증폭 회로(6)로 공급되어, 왜율이 낮은 양호한 스피커 출력이 얻어진다.
이상과 같이 본 발명에 의하면, 수신 신호의 급격한 상승시에는 바이패스 회로의 도통에 의해 AGC 전압의 지연은 없어져, 스피커 출력의 오우버 슈트를 억제할 수가 있다. 또한, 통상 수신에는 평활 회로에 의해 충분한 평활이 행해지므로, 스피커 출력의 왜율은 적게할 수가 있다.

Claims (1)

  1. 수신 신호를 증폭하는 증폭 회로(1) ; 상기 증폭 회로의 출력을 검파하는 검파 회로(2) ; 상기 검파 회로의 출력을 음성으로 변환하는 스피커(4) ; 상기 검파 회로의 출력을 평활하는 평활 회로(5) ; 상기 평활 회로의 출력에 따라 증폭 회로의 증폭 이득을 제어하는 이득 제어회로(6)와 ; 상기 평활 회로와 병렬로 접속되어, 평활 회로의 입출력 사이의 전위차가 소정값 이상으로 되면 도통하는 바이패스 회로(7)를 포함하는 것을 특징으로 하는 수신기.
KR1019920006104A 1991-07-12 1992-04-13 수신기 KR960003837B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP3172199A JPH0522180A (ja) 1991-07-12 1991-07-12 受信機
JP91-172199 1991-07-12

Publications (2)

Publication Number Publication Date
KR930003582A KR930003582A (ko) 1993-02-24
KR960003837B1 true KR960003837B1 (ko) 1996-03-22

Family

ID=15937423

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920006104A KR960003837B1 (ko) 1991-07-12 1992-04-13 수신기

Country Status (3)

Country Link
JP (1) JPH0522180A (ko)
KR (1) KR960003837B1 (ko)
DE (1) DE9207878U1 (ko)

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5711309A (en) * 1980-06-24 1982-01-21 Fujitsu Ltd Production of supporting element for optical fiber joining device
JPH02217010A (ja) * 1989-02-17 1990-08-29 Nec Corp 自動利得制御回路

Also Published As

Publication number Publication date
JPH0522180A (ja) 1993-01-29
KR930003582A (ko) 1993-02-24
DE9207878U1 (de) 1992-09-03

Similar Documents

Publication Publication Date Title
US4254303A (en) Automatic volume adjusting apparatus
GB2198002A (en) Switchable mode amplifier for wide dynamic range
US2681989A (en) Squelching system
US4366450A (en) Automatic gain control circuit
JPH0661752A (ja) 光電変換用プリアンプ回路
US4255716A (en) Automatic gain control circuit
KR960003837B1 (ko) 수신기
US3196354A (en) Signal to noise ratio controlled squelch circuit
JP3088172B2 (ja) Agcシステム
US3165699A (en) Automatic gain control system for suppressed carrier single sideband radio receivers
US4289981A (en) Pulsive component detecting apparatus
US3144611A (en) Reflex amplifier circuit with reduction of minimum yolume contrl play-through effect
JPS6329859B2 (ko)
US3119970A (en) Variable gain amplifiers
US2997656A (en) Gain control for transistor detector or amplifier
US1985914A (en) Automatic volume control circuits
JP3148540B2 (ja) ラジオ受信機のagc回路
US2858423A (en) Feedback circuit for semiconductor amplifiers
JPS6047783B2 (ja) 自動利得制御方式
US4051442A (en) Gain control circuits for audio amplifiers
US20020021172A1 (en) Automatic level controlling circuit
JPS6224969Y2 (ko)
US3004157A (en) Automatic gain control system for semi-conductor devices
JPS6138271Y2 (ko)
JPH08116277A (ja) 受信機

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20060313

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee