JPS6329342B2 - - Google Patents

Info

Publication number
JPS6329342B2
JPS6329342B2 JP54065032A JP6503279A JPS6329342B2 JP S6329342 B2 JPS6329342 B2 JP S6329342B2 JP 54065032 A JP54065032 A JP 54065032A JP 6503279 A JP6503279 A JP 6503279A JP S6329342 B2 JPS6329342 B2 JP S6329342B2
Authority
JP
Japan
Prior art keywords
signal
control word
synchronization signal
circuit
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP54065032A
Other languages
English (en)
Other versions
JPS55157141A (en
Inventor
Hiromichi Tanaka
Masaharu Kobayashi
Takao Arai
Takashi Hoshino
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP6503279A priority Critical patent/JPS55157141A/ja
Publication of JPS55157141A publication Critical patent/JPS55157141A/ja
Publication of JPS6329342B2 publication Critical patent/JPS6329342B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Transmission Systems Not Characterized By The Medium Used For Transmission (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Management Or Editing Of Information On Record Carriers (AREA)

Description

【発明の詳細な説明】 本発明は、家庭用VTRを用いたPCM録音アダ
プターにおいて、記録されたデータ信号内からコ
ントロールワードを検出する回路に関する。
一般に家庭用VTRを用いたオーデイオ信号の
PCM録音信号のフオーマツトは、テレビジヨン
の垂直同期信号と水平同期信号を基準にしてお
り、垂直同期信号単位に録音されている内容及び
制御信号を含むコントロールワードが記録されて
いる。第1図はこのコントロールワードを示した
ものである。第1図において水平同期信号1から
次の水平同期信号1までが1水平期間(以下1H
という)であり、この間にはデータの同期信号
2、頭出し信号3、内容識別信号4、アドレス信
号5、制御信号6、CRC信号7、ホワイト・ピ
ーク信号8が含まれる。以上2〜8の信号がコン
トロールワードであり、第2図の1垂直期間で見
れば1H単位のデータ群11の先頭部分10に位
置する。なお9は垂直同期信号である。
コントロールワード内の頭出し信号3は「1100
1100…1100」の56bit固定パターンである。そこ
でコントロールワード10と他のデータ群11と
の識別法として、上記の頭出し信号3のパターン
を検出する方法がある。しかしデータ群11の中
には、頭出し信号3のパターンと同じパターンが
来ることがあり、これを検知するとコントロール
ワード10内のデータを間違つて取り込むことは
もちろんのこと、他のデータ群からのデータ取り
込みも間違うという危険性がある。
本発明は、データ群の中に頭出し信号と同じパ
ターンが存在しても、誤動作なくコントロールワ
ードを識別するコントロールワード検出回路を提
供することを目的とする。
本発明では、入力信号より垂直同期信号が得ら
れた時のみ水平同期信号をカウントしてデータ群
の頭に位置するコントロールワードを検出し、ま
た垂直同期信号のドロツプアウト等により垂直同
期信号が得られず垂直同期信号保護回路より垂直
同期信号が出力された時は、コントロールワード
を検出しないようになしたものである。
以下図面に示した実施例によつて本発明を詳細
に説明する。
第3図は本発明の基本ブロツク図である。図に
おいてビデオ信号12は垂直同期信号検出回路1
3、水平同期信号検出回路15、データ信号分離
回路21にそれぞれ接続され、垂直同期信号検出
回路13の出力信号である垂直同期信号14は、
タイマー17のスタート端子と垂直同期信号保護
回路25に接続されている。又水平同期信号検出
回路15の出力信号である水平同期信号16はタ
イマー17のクロツク端子に接続されている。前
記データ信号分離回路21の出力信号である所の
データ信号22は、タイマー出力信号18を制御
信号とするゲート回路19に接続され、ゲート出
力信号20はコントロールワード検出回路23を
介して出力端子24に導びかれる。以下動作原理
を説明する。
ビデオ信号12は、垂直同期信号検出回路1
3、水平同期信号検出回路15及びデータ信号分
離回路21によつてそれぞれ垂直同期信号14、
水平同期信号16及びデータ信号22の3つの信
号に分離される。垂直同期信号14が出力される
とタイマー17が作動して水平同期信号16をカ
ウントし、垂直同期信号からデータ群11の先頭
部分10までの時間26(第2図)の遅延後に、
タイマー出力信号18がゲート回路19に入力さ
れる。ここでゲート回路19は、1H間データ信
号22をコントロールワード検出回路23に送り
込む。コントロールワード検出回路23は、入力
されたデータ信号22(ゲート出力信号20)の
データ及びCRC信号7によつてエラーの検出を
行い、エラー無しの時、データ(内容識別信号
4、アドレス信号5、制御信号6等)を解読し、
その内容を出力端子24より出力する。
ところで、ビデオ信号内の垂直同期信号がテー
プのドロツプアウト等により垂直同期信号検出回
路13によつて検出されなかつた時は、垂直同期
信号14は出力されないのでコントロールワード
検出回路23は動作せず内容解読も行なわない。
一般にコントロールワード内のデータはテープの
内容識別用のデータで常時変化するものでないの
で、1秒間に60回入力される中で数回解読されれ
ば十分である。しかしデータ群11の内容は常時
変化し、これを正しく再生する上で垂直同期信号
が必要であり、上記垂直同期信号の欠落時には内
部で成生して補充するため垂直同期信号保護回路
25が設けられている。
第4図は第3図の具体的回路図であり、第5図
はそのタイムチヤートである。第4図において、
垂直同期信号14はR―Sフリツプフロツプ17
aの端子に入力され、そのQ出力端子は一入力
端子が水平同期信号16に接続されたアンド回路
17bの他入力端子に接続されている。アンド回
路17bの出力端子は、バイナリイ・カウンタ1
7cのIN入力端子に接続されている。バイナリ
イ・カウンタ17cの3つの出力端子は、アンド
回路17dを介して一入力端子がデータ検出クロ
ツク信号30に接続されたアンド回路19aの他
入力端子に接続され、アンド回路19aの出力は
データ信号22を入力とするシフトレジスタ19
bのクロツク端子と、カウンタ19cに接続され
ている。シフトレジスタ19bの並列出力はラツ
チ回路23aを介して出力端子23bに接続され
ている。カウンタ19cの出力は遅延回路19d
を介して、前記R―Sフリツプフロツプ17aの
R端子と、カウンタ17cのCLR端子と、ラツ
チ回路23aのクロツク端子に接続されている。
以下動作を説明する。垂直同期信号14がR―
Sフリツプフロツプ17aに入力されるとその出
力27がハイレベルとなり、アンド回路17bは
水平同期信号16を出力させる。カウンタ17c
はこの水平同期信号をカウントする。垂直同期信
号よりコントロールワードの頭に当る6ケ目の水
平同期信号でアンド回路17dの出力28はハイ
レベルとなる。そこでアンド回路19aはデータ
と同サイクルで来るクロツク信号30が出力さ
れ、シフトレジスタ19bはクロツクされるので
入力されたデータ信号22はシフトされる。よつ
て前記コントロール信号がシフトレジスタ19b
内の全てに割合てられる。カウンタ19cは前記
クロツク信号30を116個カウントし、遅延回路
19dによつて1/2クロツク周期後にラツチ回路
23aをラツチし、加えてカウンタ17cとR―
Sフリツプフロツプ17aをリセツトする。ラツ
チ回路23aの出力は垂直同期信号が入力される
ごとにコントロールワード内のデータをラツチ出
力する。
第5図において、10及び11はビデオ信号内
のコントロールワード及びデータ群であり、14
が垂直同期信号、27がR―Sフリツプフロツプ
17aの出力信号、16が水平同期信号、28が
アンド回路17dの出力信号、29が遅延回路1
9dの出力信号である。
本発明によると、正しい垂直同期信号が入力さ
れるごとにコントロールワード取り込み、テープ
のドロツプアウト等で垂直同期信号が検出されな
い時はコントロールワードを取り込まないので、
つねに正しいコントロールワードのデータを出力
することができる。又、コントロールワードの頭
出し信号によつてコントロールワードを捜してい
ないので、データ群内にあるデータ内容の同じパ
ターンによる誤検知によつて誤まつたコントロー
ルワードのデータを取り込まない。
【図面の簡単な説明】
第1図及び第2図はそれぞれコントロールワー
ド及びビデオ信号の構成図であり、第3図は本発
明の基本ブロツク図、第4図は第3図の具体的回
路図、第5図は第4図のタイムチヤートである。 14;垂直同期信号、10;コントロール・ワ
ード、11;データ(群)、1,16;水平同期
信号、13;垂直同期信号検出回路、15;水平
同期信号検出回路、17;タイマー、17a;R
―Sフリツプフロツプ、17b,17d;アンド
回路、17c;カウンタ、19;ゲート回路、1
9a;アンド回路、19b;シフトレジスタ、1
9c;カウンタ、19d;遅延回路、23;コン
トロール・ワード検出回路、23a;ラツチ回
路。

Claims (1)

  1. 【特許請求の範囲】 1 入力信号から同期信号及びデータ信号をそれ
    ぞれ分離する同期信号検出回路及びデータ信号分
    離回路とを備えたPCM再生機において、前記デ
    ータ信号内のコントロールワードを抽出し、誤り
    検出を行つてコントロールワードを出力するコン
    トロールワード検出手段と、同期信号検出回路に
    接続されたコントロールワード制御手段とを具備
    し、前記コントロールワード制御手段は前記同期
    信号検出回路で同期信号が検出できなかつた時前
    記コントロールワードの検出を無効とすることを
    特徴とするコントロールワード検出回路。 2 前記コントロールワード制御手段は前記コン
    トロールワード検出手段の前部又は後部に設けた
    ゲート手段によつて同期信号が検出できなかつた
    時コントロールワードの伝達を阻止することを特
    徴とする特許請求の範囲第1項記載のコントロー
    ルワード検出回路。 3 前記コントロールワード制御手段は同期信号
    が検出できなかつた時前記コントロールワード検
    出手段で検出したコントロールワードを誤りとす
    ることを特徴とする特許請求の範囲第1項記載の
    コントロールワード検出回路。
JP6503279A 1979-05-28 1979-05-28 Control word detecting circuit Granted JPS55157141A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP6503279A JPS55157141A (en) 1979-05-28 1979-05-28 Control word detecting circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6503279A JPS55157141A (en) 1979-05-28 1979-05-28 Control word detecting circuit

Publications (2)

Publication Number Publication Date
JPS55157141A JPS55157141A (en) 1980-12-06
JPS6329342B2 true JPS6329342B2 (ja) 1988-06-13

Family

ID=13275224

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6503279A Granted JPS55157141A (en) 1979-05-28 1979-05-28 Control word detecting circuit

Country Status (1)

Country Link
JP (1) JPS55157141A (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6349660U (ja) * 1986-09-19 1988-04-04

Also Published As

Publication number Publication date
JPS55157141A (en) 1980-12-06

Similar Documents

Publication Publication Date Title
US4275466A (en) Block sync signal extracting apparatus
KR860000118B1 (ko) 디지탈 신호 처리장치
US4238770A (en) Vertical synchronizing signal detector circuit
JPS62169589A (ja) ビデオレコ−ダ用回路配置
US4786985A (en) Method and apparatus for extracting binary signals included in vertical blanking intervals of video signals
JPS6215946B2 (ja)
JPS6016027B2 (ja) タイムコ−ド読取装置
JPS6329342B2 (ja)
US4843489A (en) Detection and verification of lapses or shifts of synch words in PCM data
JPS6113476A (ja) カセツト式磁気テ−プ装置の同期制御方式
JP2535828B2 (ja) 信号伝送装置
KR930001104B1 (ko) 서브코드 재생회로
JPH03198596A (ja) 磁気記録再生装置
KR100192409B1 (ko) 디지탈 신호처리장치
JP2756114B2 (ja) ディジタルテープレコーダ
JPH05167881A (ja) 入力信号エラー検出回路
JP3923553B2 (ja) 映像音声処理装置の同期装置
JPH0130238B2 (ja)
JPH07302487A (ja) タイムコード判別装置
JPH04237283A (ja) 再生装置
JPS6052504B2 (ja) Pcm信号伝送装置
JPS5938913A (ja) Pcm録音再生装置
JPH02143977A (ja) 再生装置
JPS6128186B2 (ja)
JPH06284160A (ja) 同期ブロック検出方法および同期ブロック検出装置