JPS5938913A - Pcm録音再生装置 - Google Patents
Pcm録音再生装置Info
- Publication number
- JPS5938913A JPS5938913A JP14966882A JP14966882A JPS5938913A JP S5938913 A JPS5938913 A JP S5938913A JP 14966882 A JP14966882 A JP 14966882A JP 14966882 A JP14966882 A JP 14966882A JP S5938913 A JPS5938913 A JP S5938913A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- synchronization signal
- field synchronization
- synchronizing signal
- data control
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/18—Error detection or correction; Testing, e.g. of drop-outs
- G11B20/1806—Pulse code modulation systems for audio signals
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
- Optical Recording Or Reproduction (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
産業上の利用分野
本発明は、ビデオテープレコーダlt下VTRと呼ぶ)
又はその一部を利用して標準テレビジョン信号に準拠し
たPCM信号を録音再生するPCM録音再生装置に関し
、VTRから再生される際のジッターやドロップアウト
等によりデータ制御信号中のフィールド同期信号が欠落
した場合、これを検出して別に作成しておいたフィール
ド同期信号を挿入することによシ、正確なPCM信号再
生が行なえるようにしたものである。
又はその一部を利用して標準テレビジョン信号に準拠し
たPCM信号を録音再生するPCM録音再生装置に関し
、VTRから再生される際のジッターやドロップアウト
等によりデータ制御信号中のフィールド同期信号が欠落
した場合、これを検出して別に作成しておいたフィール
ド同期信号を挿入することによシ、正確なPCM信号再
生が行なえるようにしたものである。
従来例の構成とその問題点
第1図は一般的なPCM信号のフォーマットを示すもの
である。第1図の上方の図から明らかなように、データ
制御信号は1Hが168ビツトで構成され、垂直同期信
号と、”11oO″ のパターンが14回連続するフィ
ールド同期信号と、14ビツトの内容識別信号と、28
ビツトのアドレス信号と、14ビツトの制御信号と、C
RCとを含んでいる。そしてこのデータ制御信号が垂直
同期信号部、データと共に第1図下方に示す図のように
配列されている。
である。第1図の上方の図から明らかなように、データ
制御信号は1Hが168ビツトで構成され、垂直同期信
号と、”11oO″ のパターンが14回連続するフィ
ールド同期信号と、14ビツトの内容識別信号と、28
ビツトのアドレス信号と、14ビツトの制御信号と、C
RCとを含んでいる。そしてこのデータ制御信号が垂直
同期信号部、データと共に第1図下方に示す図のように
配列されている。
このよりなPCM信号を再生すると、ジッターやドロッ
プアウト等の原因によりデータ制御信号の一部またはデ
ータが欠落し8.雑音の原因となる。
プアウト等の原因によりデータ制御信号の一部またはデ
ータが欠落し8.雑音の原因となる。
このうちデータの欠落に対しては周知の誤り訂正機能に
よっである程度の補正ができるが、同期信号の欠落も何
らかの手段で補正しない限り、雑音の発生は避けられな
い。
よっである程度の補正ができるが、同期信号の欠落も何
らかの手段で補正しない限り、雑音の発生は避けられな
い。
発明の目的
本発明はこのような同期信号の欠落を補正するようにし
たPCM録音再生装置を提供するものである。
たPCM録音再生装置を提供するものである。
発明の構成
本発明は再生されだPCM信号にもとづいてフィールド
同期信号を作成しておき、再生さnたPCM信号中のフ
ィールド同期信号が欠落したとき、予め作成しておいた
フィールド同期信号をデータ制(財)信号内に挿入し、
これによってフィールド同期信号の欠落による雑音の発
生を防止するようにしたものである。
同期信号を作成しておき、再生さnたPCM信号中のフ
ィールド同期信号が欠落したとき、予め作成しておいた
フィールド同期信号をデータ制(財)信号内に挿入し、
これによってフィールド同期信号の欠落による雑音の発
生を防止するようにしたものである。
実施例の説明
第2図は本発明一実施例を示すものであり、1はVTR
から再生されたPCM信号の入力端子、2は第1図のス
ライスレベルDでPCM信号をスライスすることにより
データ制御信号Aを検出するデータ制(財)信号検出回
路、3は同様に第1図のスライスレベルSでPCM信号
をスライスすることにより、同期−信号Bを検出する同
期信号検出回路、4は同期信号検出回路3の出力を入力
として垂直同期信号を検出し、ある一定時間後にウィン
ドウとなる所定のパルス幅のゲート信号Eを発生するゲ
ート信号発生回路である。すなわち、第3図に示すよう
に、同期信号B中の垂直同期信号を検出してから11時
間後に、フィールド同期信号を検出するだめのウィンド
ウ(t2の幅のパルス)を出力するものである。6はデ
ータ制御信号検出回路2からのデータ制御信号Aを入力
としてクロックを発生するクロック発生回路である。す
なわち第4図に示すようにデータ制御信号Aに同期して
クロックを発生するとともに、データが確実に打ち抜け
るようにするために、このクロックを、常にデータの中
央付近で発生させるものである。
から再生されたPCM信号の入力端子、2は第1図のス
ライスレベルDでPCM信号をスライスすることにより
データ制御信号Aを検出するデータ制(財)信号検出回
路、3は同様に第1図のスライスレベルSでPCM信号
をスライスすることにより、同期−信号Bを検出する同
期信号検出回路、4は同期信号検出回路3の出力を入力
として垂直同期信号を検出し、ある一定時間後にウィン
ドウとなる所定のパルス幅のゲート信号Eを発生するゲ
ート信号発生回路である。すなわち、第3図に示すよう
に、同期信号B中の垂直同期信号を検出してから11時
間後に、フィールド同期信号を検出するだめのウィンド
ウ(t2の幅のパルス)を出力するものである。6はデ
ータ制御信号検出回路2からのデータ制御信号Aを入力
としてクロックを発生するクロック発生回路である。す
なわち第4図に示すようにデータ制御信号Aに同期して
クロックを発生するとともに、データが確実に打ち抜け
るようにするために、このクロックを、常にデータの中
央付近で発生させるものである。
6はデータ制御信号検出回路2からのデータ制御信号を
入力とし、ゲート信号発生回路4及びクロック発生回路
5からのゲート信号E及びクロックCを制菌信号として
フィールド同期信号を検出するフィールド同期信号検出
回路であり、上記クロック信号Cによって上記ウィンド
ウの期間中に”1100”のパターンを検出するもので
ある。すなわち、第5図に示すように、データ制御信号
中の’1100”のパターンを検出するごとに・々ター
ン検出パルスを発生させ、このノくルスが8個以上あれ
ばフィールド同期信号があったことを示す検出パルスG
を出力するものである。7はフ(−ルド同期信号Fの発
生回路である。フィールド同期信号Fは1100”のパ
ターンの繰り返しであるから、第6図に示すようにクロ
ック発生回路5から出力されるクロックCをH分周する
ことによって得られる。そしてこのフィールド同期信号
1Fは上記ウィンドウの期間発生される。8はフィール
ド同期信号挿入回路であり、フィールド同期信号検出回
路6からフィールド同期信号を検出したことを表わす検
出パルスGが出力さ九たときはデータ制御信号をそのま
ま出力端子9へ通過させ、検出パルスGが入力されない
ときは、フィールド同期信号発生回路7から出力さnる
フィールド同期信号Fを挿入して出力端子9に出力する
ものである。、・ このように、上記実施例によれば、ジッターやドロップ
アウトによってフィールド同期信号が欠落しても、こn
を回路的に付加して、常に正しいフィールド同期信号の
あるデータ信号を出力することができ、PCM信号再生
時の雑音を確実に除去することができる。
入力とし、ゲート信号発生回路4及びクロック発生回路
5からのゲート信号E及びクロックCを制菌信号として
フィールド同期信号を検出するフィールド同期信号検出
回路であり、上記クロック信号Cによって上記ウィンド
ウの期間中に”1100”のパターンを検出するもので
ある。すなわち、第5図に示すように、データ制御信号
中の’1100”のパターンを検出するごとに・々ター
ン検出パルスを発生させ、このノくルスが8個以上あれ
ばフィールド同期信号があったことを示す検出パルスG
を出力するものである。7はフ(−ルド同期信号Fの発
生回路である。フィールド同期信号Fは1100”のパ
ターンの繰り返しであるから、第6図に示すようにクロ
ック発生回路5から出力されるクロックCをH分周する
ことによって得られる。そしてこのフィールド同期信号
1Fは上記ウィンドウの期間発生される。8はフィール
ド同期信号挿入回路であり、フィールド同期信号検出回
路6からフィールド同期信号を検出したことを表わす検
出パルスGが出力さ九たときはデータ制御信号をそのま
ま出力端子9へ通過させ、検出パルスGが入力されない
ときは、フィールド同期信号発生回路7から出力さnる
フィールド同期信号Fを挿入して出力端子9に出力する
ものである。、・ このように、上記実施例によれば、ジッターやドロップ
アウトによってフィールド同期信号が欠落しても、こn
を回路的に付加して、常に正しいフィールド同期信号の
あるデータ信号を出力することができ、PCM信号再生
時の雑音を確実に除去することができる。
なお、上記実施例では垂直同期信号を検出してから一定
時間後にフィールド同期信号検出ウィンドウのだめのパ
ルスを発生するようにしだが、第7図に示すようにデー
タ信号の終シを検出してから一定時間t1′後にウィン
ドウをt2′間発生するようにしてもよい。
時間後にフィールド同期信号検出ウィンドウのだめのパ
ルスを発生するようにしだが、第7図に示すようにデー
タ信号の終シを検出してから一定時間t1′後にウィン
ドウをt2′間発生するようにしてもよい。
発明の効果
本発明はPCM信号のデータ制(財)信号中のフィール
ド同期信号の有無を検出し、フィールド同期信号がある
ときはそのままデータ制(財)信号を後段に伝送し、な
いときは回路的に作成しておいたフィールド同期信号を
データ制(財)信号中に挿入するようにしたものである
から、ジッターやドロツプアウトによってフィールド同
期信号が欠落した場合にも、これを補正して再生時の雑
音を確実に防止することができる。
ド同期信号の有無を検出し、フィールド同期信号がある
ときはそのままデータ制(財)信号を後段に伝送し、な
いときは回路的に作成しておいたフィールド同期信号を
データ制(財)信号中に挿入するようにしたものである
から、ジッターやドロツプアウトによってフィールド同
期信号が欠落した場合にも、これを補正して再生時の雑
音を確実に防止することができる。
第1図は一般的なPCM信号フォーマットを示す図、第
2図は本発明の一実施例のブロック図、第3図〜第6図
は上記実施例の要部の動作説明医第7図は他の実施例の
要部の動作説明図である。□1・・・・・・入力端子、
2・・・・・・データ側倒信号検出回路、3・・・・・
・同期信号検出回路、4・・・・・・ゲート信号発生回
路、5・・・・・・クロック発生回路、6・・・・・・
フィールド同期信号検出回路、7・・・・・・フィール
ド同期信号発生回路、8・・・・・フィールド同期信号
挿入回路、9・・・・・・出力端子。
2図は本発明の一実施例のブロック図、第3図〜第6図
は上記実施例の要部の動作説明医第7図は他の実施例の
要部の動作説明図である。□1・・・・・・入力端子、
2・・・・・・データ側倒信号検出回路、3・・・・・
・同期信号検出回路、4・・・・・・ゲート信号発生回
路、5・・・・・・クロック発生回路、6・・・・・・
フィールド同期信号検出回路、7・・・・・・フィール
ド同期信号発生回路、8・・・・・フィールド同期信号
挿入回路、9・・・・・・出力端子。
Claims (1)
- 標準テレビジョン信号に準拠したPCM信号中のデータ
制御信号と同期信号とを分離する手段と、上記分離され
たデータ制御信号を入力とし、このデータ制御信号中の
フィールド同期信号が所定のフォーマット通りに存在す
るか否かを検出するフィールド同期信号検出回路と、上
記データ制御信号と同期信号にもとづいてフィールド同
期信号を発生するフィールド同期信号発生回路と、デー
タ制御信号中にフィールド同期信号があるときはデータ
制御信号をそのまま通過させ、データ制御信号中にフィ
ールド同期信号がないときは上記データ制御信号に上記
フィールド同期信号発生回路の出力するフィールド同期
信号を挿入するフィールド同期信号挿入回路とを備えた
PCM録音再生装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP14966882A JPS5938913A (ja) | 1982-08-27 | 1982-08-27 | Pcm録音再生装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP14966882A JPS5938913A (ja) | 1982-08-27 | 1982-08-27 | Pcm録音再生装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS5938913A true JPS5938913A (ja) | 1984-03-03 |
Family
ID=15480222
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP14966882A Pending JPS5938913A (ja) | 1982-08-27 | 1982-08-27 | Pcm録音再生装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5938913A (ja) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5443712A (en) * | 1977-09-13 | 1979-04-06 | Sony Corp | Pcm signal transmitter |
JPS5545151A (en) * | 1978-09-27 | 1980-03-29 | Hitachi Ltd | Detection circuit for vertical synchronizing signal |
-
1982
- 1982-08-27 JP JP14966882A patent/JPS5938913A/ja active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5443712A (en) * | 1977-09-13 | 1979-04-06 | Sony Corp | Pcm signal transmitter |
JPS5545151A (en) * | 1978-09-27 | 1980-03-29 | Hitachi Ltd | Detection circuit for vertical synchronizing signal |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4446488A (en) | Video format signal recording/reproducing system | |
US5251041A (en) | Method and apparatus for modifying a video signal to inhibit unauthorized videotape recording and subsequent reproduction thereof | |
US4238770A (en) | Vertical synchronizing signal detector circuit | |
US4786985A (en) | Method and apparatus for extracting binary signals included in vertical blanking intervals of video signals | |
JPS6215946B2 (ja) | ||
JPS5938913A (ja) | Pcm録音再生装置 | |
JPH1069720A (ja) | コード多重/読取装置 | |
JPS60206387A (ja) | ビデオフオ−マツトデ−タ同期回路 | |
JPH06105284A (ja) | ビデオテープレコーダ | |
KR0171139B1 (ko) | 디지탈 비디오 카세트 레코더에서의 인터페이스 장치 | |
JPS6129582B2 (ja) | ||
JPS5837816A (ja) | Pcm録音再生装置 | |
JP2535828B2 (ja) | 信号伝送装置 | |
JP2947393B2 (ja) | タイムコード信号再生装置 | |
JP3923553B2 (ja) | 映像音声処理装置の同期装置 | |
JPH0523557B2 (ja) | ||
JP3232563B2 (ja) | 映像再生装置 | |
JPS5837815A (ja) | Pcm録音再生装置 | |
JPS6013359A (ja) | Pcm記録再生装置 | |
JPH0727696B2 (ja) | デジタル信号のバ−ストエラ−検出装置 | |
JPH0158576B2 (ja) | ||
JPS58199407A (ja) | Pcm録音再生装置 | |
JPS59215015A (ja) | Pcm録音再生装置 | |
JPH0550191B2 (ja) | ||
JPS6329342B2 (ja) |