JPS63284658A - 装置内ユニット間インタ−フェ−ス方式 - Google Patents

装置内ユニット間インタ−フェ−ス方式

Info

Publication number
JPS63284658A
JPS63284658A JP11886787A JP11886787A JPS63284658A JP S63284658 A JPS63284658 A JP S63284658A JP 11886787 A JP11886787 A JP 11886787A JP 11886787 A JP11886787 A JP 11886787A JP S63284658 A JPS63284658 A JP S63284658A
Authority
JP
Japan
Prior art keywords
unit
serial interface
interface port
central processing
address
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP11886787A
Other languages
English (en)
Inventor
Shinya Nakamura
中村 眞也
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP11886787A priority Critical patent/JPS63284658A/ja
Publication of JPS63284658A publication Critical patent/JPS63284658A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、装置内ユニット間インターフェース方式に関
し、特にマイクロプロセッサが他ユニットとインターフ
ェースする必要がある場合の装置内ユニット間インター
フェースに関する。
〔従来の技術〕
装置内状態をその装置を構成する1つ以上のユニット(
装置構成単位)から、その装置内の中央処理ユニットへ
伝える場合の従来のインターフェース方式は、第3図に
示すように中央処理ユニット10からの並列ハスによっ
ていた。すなわち、中央処理ユニット10と各ユニット
U1〜U4とは、アドレスバス1およびデータバス2よ
りなる並列ハスにより接続されている。
〔発明が解決しようとする問題点〕
上述した従来の並列バス構成による装置内ユニット間イ
ンターフェース方式は、 (a)インターフェースのために数多くの端子が必要と
なる、 (b)あるユニットの挿抜により他ユニットまたは中央
処理ユニットが影響を受け、メモリ内容の破壊、論理動
作の暴走などの誤動作を招きゃすい、 という欠点がある。
本発明の目的は、このような欠点を除去した装置内ユニ
ット間インターフェース方式を提供することにある。
c問題点を解決するための手段〕 本発明は、装置内ユニット間インターフェース方式にお
いて、 装置内の各ユニットが、中央処理ユニットと接続される
ためのシリアルインターフェースポートと、各ユニット
にあらかじめ割り当てられたアドレスを検出するアドレ
ス検出回路とを有し、中央処理ユニットが、各ユニット
と接続されるためのシリアルインターフェースポートと
、このシリアルインターフェースポートおよび各ユニ、
トのシリアルインターフェースポートを制御計するシリ
アルインターフェースポート制御部とを有し、各ユニッ
トとの間の伝送タイミングを制御することを特徴とする
〔実施例〕
以下、本発明の実施例について図面を参照して詳細に説
明する。
第1図は本発明の一実施例を示す構成図である。
中央処理ユニット10は各ユニットを接続するためのシ
リアルインターフェースポート11と、シリアルインタ
ーフェースポート制御部12とを有し、各ユニットとの
間の伝送タイミングを制御する。各ユニットは、中央処
理ユニット10と接続されるためのシリアルインターフ
ェースポート13と、各ユニットにあらかじめ割り当て
られたアドレスを検出するアドレス検出回路14とを有
している。なお、第1図は複数のユニットのうち、ユニ
ットU2およびU3のみを代表的に示している。
各ユニットには、あらかじめアドレスが割り当てられる
。各ユニットは、アドレス検出回路14が検出したアド
レスが、自分の持つアドレスと一致するかどうかを確認
し、アドレスが一致した場合には、返答情報を送出する
機能を有している。
中央処理ユニット10のシリアルインターフェースポー
[1からの送信データ信号線15および受信データ信号
線16は、ユニットU2.ユニットU3のシリアルイン
ターフェースポート13にそれぞれ接続される。また、
中央処理ユニット10とユニットU2.ユニットU3と
の間の送信データ、受信データのやりとりを制御するた
めに、中央処理ユニット10のシリアルインターフェー
スポート制御部12からのシリアルインターフェースポ
ート制御信号線17およびシリアルクロック信号線18
は、各ユニットのシリアルインターフェースポート13
にそれぞれ接続される。
送信データ信号線15は、中央処理ユニットOから各ユ
ニットへの送信データを伝送する。
受信データ信号線16は、各ユニットから中央処理ユニ
ット0への受信データを伝送する。
シリアルインターフェースポート制御信号線17は、中
央処理ユニット10から各ユニットへシリアルインター
フェースポート制御信号(SCONT)を伝送する。
シリアルクロック信号線18は、中央処理ユニッNOか
ら各ユニットへシリアルクロック(SCLK)を伝送す
る。
中央処理ユニソ目θ内では、シリアルインターフェース
ポート制御部12からシリアルインターフェースポート
11へ、シリアルインターフェースポート制御信号5C
ONTおよびシリアルクロック5CLKが入力される。
次に、本実施例の動作を第2図のタイミング図を参照し
ながら説明する。なお第2図は、ユニットU2.ユニッ
トU3へのアドレス情報送信のタイミングと、ユニット
U2.ユニットU3のうちどちらかがアドレスされた場
合の返答のタイミングを示している。
中央処理ユニット0からの送信データと、各ユニットか
らの受信データは、すべて中央処理ユニット10のシリ
アルインターフェースポート制御部12からの5CLK
に同期して伝送される。また、SCONT信号は、中央
処理ユニット10からデータの送信があるときのみ“ハ
イ”レベルとする。
各ユニット側は、中央処理ユニット1oからシリアルイ
ンターフェースポート制御信号線17を経て送られてく
る5CONT信号の立上がりでシリアルインターフェー
スポート13をリセットし、中央処理ユニソ目Oから送
信データ信号綿15を経て送られてくる送信データの受
信を開始し、5CONT信号の立下がりで受信を終了し
、アドレス検出回路14で検出したアドレス情報が自分
の持つアドレスと一致するかどうかを確認する。アドレ
スが一致したユニットのみが、続いて中央処理ユニット
10からシリアルクロック信号線18を経て送られてく
る5CLKに同期して返答情報を受信データ信号線16
を経て中央処理ユニット10に送出する。
以上の本実施例の装置内シリアルインターフェース方式
によれば、5CONT信号によって各ユニット側のシリ
アルインターフェースポート13のリセットを通信に同
期して行うことが可能であるため、中央処理ユニットI
O以外のユニットが動作中に挿抜された場合に5CON
T信号、5CLK。
送信データ、受信データがノイズにより乱れても、ただ
ちに復旧が可能となる。また、中央処理ユニット10が
装置より抜かれた場合でも、各ユニット側にて5CON
T信号を“ハイ”レベル電圧にてプルアンプしておけば
、すべてのシリアルインターフェースポート13はリセ
ットされ誤動作は生じない。
〔発明の効果〕
以上の説明で明らかなように、本発明によれば、装置内
状態をその装置を構成する1つ以上のユニットからその
装置内の中央処理ユニットへ伝える際に、その装置内の
各ユニットにあらかじめ割り当てられたアドレスを用い
、その装置の1組のシリアル信号線により中央処理ユニ
ットへ情報を送出することにより、装置動作中のユニッ
ト挿抜によって他ユニットの誤動作が生じない。また、
たとえ誤動作が生じても短時間に自動的に復旧可能とす
る効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例の基本構成を示した構成図、 第2図は第1図の実施例の簡単な動作例を示したタイミ
ング図、 第3図は従来の装置内インターフェース方式の一例を示
したブロック図である。 10・・・・・中央処理ユニット 11、13・・・シリアルインターフェースポート12
・・・・・シリアルインターフェースポート制御部 U2.U3・・・ユニット

Claims (1)

    【特許請求の範囲】
  1. (1)装置内ユニット間インターフェース方式において
    、 装置内の各ユニットが、中央処理ユニットと接続される
    ためのシリアルインターフェースポートと、各ユニット
    にあらかじめ割り当てられたアドレスを検出するアドレ
    ス検出回路とを有し、中央処理ユニットが、各ユニット
    と接続されるためのシリアルインターフェースポートと
    、このシリアルインターフェースポートおよび各ユニッ
    トのシリアルインターフェースポートを制御するシリア
    ルインターフェースポート制御部とを有し、各ユニット
    との間の伝送タイミングを制御することを特徴とする装
    置内ユニット間インターフェース方式。
JP11886787A 1987-05-18 1987-05-18 装置内ユニット間インタ−フェ−ス方式 Pending JPS63284658A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11886787A JPS63284658A (ja) 1987-05-18 1987-05-18 装置内ユニット間インタ−フェ−ス方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11886787A JPS63284658A (ja) 1987-05-18 1987-05-18 装置内ユニット間インタ−フェ−ス方式

Publications (1)

Publication Number Publication Date
JPS63284658A true JPS63284658A (ja) 1988-11-21

Family

ID=14747088

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11886787A Pending JPS63284658A (ja) 1987-05-18 1987-05-18 装置内ユニット間インタ−フェ−ス方式

Country Status (1)

Country Link
JP (1) JPS63284658A (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5971526A (ja) * 1982-10-18 1984-04-23 Nec Corp マイクロコンピユ−タ・システム

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5971526A (ja) * 1982-10-18 1984-04-23 Nec Corp マイクロコンピユ−タ・システム

Similar Documents

Publication Publication Date Title
US5202884A (en) Multiplexing scheme for modem control signals
EP0203111A1 (en) DISTRIBUTED PACKAGE BROKERING SYSTEM.
JPH03289738A (ja) パケット交換システムにおける端末収容回路のアドレス設定・フィルタリング方式
EP0097028A2 (en) Multiple-microcomputer communications system
US20030229738A1 (en) Controller interface
EP0525736B1 (en) Data storing system for a communication control circuit
US5086505A (en) Selective individual reset apparatus and method
US4550401A (en) Delivery information packet switching system
JPS63284658A (ja) 装置内ユニット間インタ−フェ−ス方式
EP0279627A2 (en) Communication apparatus
JP3401729B2 (ja) スプリットバス制御回路
JPH0234518B2 (ja)
JP3352607B2 (ja) シリアルバス接続装置
JP2671426B2 (ja) シリアルデータ転送方法
JPH0313038A (ja) 非同期式シリアルデータ伝送装置
JPS63228855A (ja) 通信制御装置
RU1807495C (ru) Устройство дл сопр жени процессоров
JPS62123541A (ja) 受信デ−タバッファ制御方式
JP3133733B2 (ja) データ送信制御システム
KR100427764B1 (ko) 서로 다른 데이터 버스를 가지는 디바이스들의 정합 장치
JPH08179893A (ja) 情報処理装置
JPS6227848A (ja) バス制御方式
JPS6188635A (ja) 信号送受信回路
JPS6074848A (ja) シリアルデ−タ転送方式
JPS5853251A (ja) 伝送システム