JPS63244287A - Icカ−ドリ−ドライト装置 - Google Patents
Icカ−ドリ−ドライト装置Info
- Publication number
- JPS63244287A JPS63244287A JP62077727A JP7772787A JPS63244287A JP S63244287 A JPS63244287 A JP S63244287A JP 62077727 A JP62077727 A JP 62077727A JP 7772787 A JP7772787 A JP 7772787A JP S63244287 A JPS63244287 A JP S63244287A
- Authority
- JP
- Japan
- Prior art keywords
- card
- circuit
- power supply
- supplied
- power
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000005540 biological transmission Effects 0.000 abstract description 5
- 230000010355 oscillation Effects 0.000 abstract description 5
- 239000003990 capacitor Substances 0.000 abstract description 3
- 238000010586 diagram Methods 0.000 description 4
- 230000003111 delayed effect Effects 0.000 description 1
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
産業上の利用分野
本発明はICカードリードライト装置、特にその電源供
給回路に関するものである。
給回路に関するものである。
従来の技術
一般にICカードに供給する電源とクロックパルスとを
同一の信号で制御する場合、ICカードに供給する電源
を、クロックパルスを出力する発振回路の電源としても
供給する。このような従来の構成では、電源が供給され
た後にクロックパルスが供給されるため、電源が供給さ
れているにもかかわらずクロックパルスが供給されない
時間が発生する。このため、ICカード内で不安定状態
が発生し、ノイズが重畳し、ICカード内の記憶された
データが書き換えられてしまう可能性がある。
同一の信号で制御する場合、ICカードに供給する電源
を、クロックパルスを出力する発振回路の電源としても
供給する。このような従来の構成では、電源が供給され
た後にクロックパルスが供給されるため、電源が供給さ
れているにもかかわらずクロックパルスが供給されない
時間が発生する。このため、ICカード内で不安定状態
が発生し、ノイズが重畳し、ICカード内の記憶された
データが書き換えられてしまう可能性がある。
第3図は従来のICカードリードライト装置の供給回路
を示すものである。同図において、抵抗器”1 @
’2 1 ”5およびトランクl’Q+、Q2で電源供
給回路を構成している。Mac はICカードの電源
供給端子、CLKはICカードのクロックパルス供給端
子である。制御信号Vcc ・CNTt−Hレベルに
すると抵抗r、を通じてトランジスタQ1 にベース電
流が流れ、トランジスタQ、が導通となり抵抗r3を通
してトランジスタQ2にベース電流が流れてトランジス
タQ2 は導通する。その結果、ICカードの電源供給
端子Vcc に電源が供給される。またトランジスタ
Q2が導通になったことにより、発振回路ムに電源が供
給され、を時間経過後安定したクロックパルスが、クロ
ックパルス供給端子CtLKに供給される。
を示すものである。同図において、抵抗器”1 @
’2 1 ”5およびトランクl’Q+、Q2で電源供
給回路を構成している。Mac はICカードの電源
供給端子、CLKはICカードのクロックパルス供給端
子である。制御信号Vcc ・CNTt−Hレベルに
すると抵抗r、を通じてトランジスタQ1 にベース電
流が流れ、トランジスタQ、が導通となり抵抗r3を通
してトランジスタQ2にベース電流が流れてトランジス
タQ2 は導通する。その結果、ICカードの電源供給
端子Vcc に電源が供給される。またトランジスタ
Q2が導通になったことにより、発振回路ムに電源が供
給され、を時間経過後安定したクロックパルスが、クロ
ックパルス供給端子CtLKに供給される。
第4図は、第3図中のVcc と(、LKの波形を示し
ている。
ている。
発明が解決しようとする問題点
このような従来の構成では、ICカードに電源が供給さ
れた後に発振回路ムからクロックパルスが同ICカード
に供給されるため、電源が供給されているにもかかわら
ずクロックパルスが供給されない時間が発生する。この
ため、ICカード内で不安定状態が発生し、ノイズが重
畳し、ICカード内の記憶されたデータが書き換えられ
てしまう可能性があるという問題点があった。
れた後に発振回路ムからクロックパルスが同ICカード
に供給されるため、電源が供給されているにもかかわら
ずクロックパルスが供給されない時間が発生する。この
ため、ICカード内で不安定状態が発生し、ノイズが重
畳し、ICカード内の記憶されたデータが書き換えられ
てしまう可能性があるという問題点があった。
本発明はこのような問題点を解決するもので、クロック
パルスが安定するまでICカードに電源を供給するのを
遅らせて、動作を安定化することを目的とするものであ
る。
パルスが安定するまでICカードに電源を供給するのを
遅らせて、動作を安定化することを目的とするものであ
る。
問題点を解決するための手段
本発明は10カードに電源を供給する回路に遅延回路を
設けたものである。
設けたものである。
作用
本発明は前記した構成により、制御信号を入れた直後は
発振回路が働いてクロックパルスは発生しはじめており
、遅延回路により遅延され・てICカードに電源が供給
される時には安定したクロックパルスがICカードに供
給される。
発振回路が働いてクロックパルスは発生しはじめており
、遅延回路により遅延され・てICカードに電源が供給
される時には安定したクロックパルスがICカードに供
給される。
実施例
第1図は、本発明の一実施例の構成を示すもので、第3
図と同一の符号のものは同一部分を示している。1は、
C@MOSインバータ集積回路IC,と、ダイオードD
、と、抵抗r4とコンデンサC1で構成する積分回路と
、この積分回路から出力される信号の波形を整形するC
−MOSインバータ集積回路IC2と、トランジスタQ
、。
図と同一の符号のものは同一部分を示している。1は、
C@MOSインバータ集積回路IC,と、ダイオードD
、と、抵抗r4とコンデンサC1で構成する積分回路と
、この積分回路から出力される信号の波形を整形するC
−MOSインバータ集積回路IC2と、トランジスタQ
、。
Q4と抵抗r5. r6. x、とを具備した遅延回路
である。2は、ダイオードD2、抵抗r8とC・MOS
インバータ集積回路IC,で構成した伝達制御回路であ
る。
である。2は、ダイオードD2、抵抗r8とC・MOS
インバータ集積回路IC,で構成した伝達制御回路であ
る。
このように構成された本実施例では、制御信号Vcc
・CNTをHレベルにすると、第3図と同様に、トラン
ジスタQ+ 、Q2が導通し、発振回路ムがクロックパ
ルスを出力する(第2図a及びb)。一方、トランジス
タQ2 が導通したことによシ、インバータ集積回路I
C4の入力がHレベルになり、あらかじめ蓄えられたコ
ンデンサC1の電荷が抵抗r4を通して放電しく第2図
C)、t2時間経過後、C,MOSインバータ集積回路
IC2が出力し抵抗r5を通してトランジスタQ。
・CNTをHレベルにすると、第3図と同様に、トラン
ジスタQ+ 、Q2が導通し、発振回路ムがクロックパ
ルスを出力する(第2図a及びb)。一方、トランジス
タQ2 が導通したことによシ、インバータ集積回路I
C4の入力がHレベルになり、あらかじめ蓄えられたコ
ンデンサC1の電荷が抵抗r4を通して放電しく第2図
C)、t2時間経過後、C,MOSインバータ集積回路
IC2が出力し抵抗r5を通してトランジスタQ。
にベース電流が流れ、トランジスタQ5が導通となり抵
抗r7を通してトランジスタQ4のベース電流が流れ、
トランジスタQ4が導通する。その結果、ICカードの
電源供給端子Vcc からICカードに電源が供給され
る(M2図d)。一方、発振回路ムから出力されている
クロックパルスは、端子Vcc に電源が供給されて
い力い間は1、伝達回路2に遮ぎられ端子(jLKは0
ボルトであるが、端子Macに電源が供給されたことに
より、伝達回路2を介して端子(jLKにクロックパル
スが出力される(第2図e)。
抗r7を通してトランジスタQ4のベース電流が流れ、
トランジスタQ4が導通する。その結果、ICカードの
電源供給端子Vcc からICカードに電源が供給され
る(M2図d)。一方、発振回路ムから出力されている
クロックパルスは、端子Vcc に電源が供給されて
い力い間は1、伝達回路2に遮ぎられ端子(jLKは0
ボルトであるが、端子Macに電源が供給されたことに
より、伝達回路2を介して端子(jLKにクロックパル
スが出力される(第2図e)。
発明の詳細
な説明したように、本発明によれば、ICカードに電源
と安定したクロックパルスを同時に供給できるので、I
Cカード内で不安定状態が発生しないものとなる。
と安定したクロックパルスを同時に供給できるので、I
Cカード内で不安定状態が発生しないものとなる。
第1図は本発明の一実施例の構成図、第2図は本発明の
一実施例の波形図である。第3図は従来例のICカード
リードライト装置の電源供給回路部の構成図、第4図は
波形図である。 1・・・・・・遅延回路、2・・・・・・伝達制御回路
。 代理人の氏名 弁理士 中 尾 敏 男 ほか1名第1
図 I 第2図 第3図 第4図
一実施例の波形図である。第3図は従来例のICカード
リードライト装置の電源供給回路部の構成図、第4図は
波形図である。 1・・・・・・遅延回路、2・・・・・・伝達制御回路
。 代理人の氏名 弁理士 中 尾 敏 男 ほか1名第1
図 I 第2図 第3図 第4図
Claims (1)
- ICカードに電源電圧を供給する回路と、前記ICカ
ードにクロックパルスを供給する回路とを備え、電源電
圧を供給する回路に遅延回路を付加したICカードリー
ドライト装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP62077727A JPS63244287A (ja) | 1987-03-31 | 1987-03-31 | Icカ−ドリ−ドライト装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP62077727A JPS63244287A (ja) | 1987-03-31 | 1987-03-31 | Icカ−ドリ−ドライト装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS63244287A true JPS63244287A (ja) | 1988-10-11 |
Family
ID=13641930
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP62077727A Pending JPS63244287A (ja) | 1987-03-31 | 1987-03-31 | Icカ−ドリ−ドライト装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS63244287A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1996020457A1 (fr) * | 1994-12-28 | 1996-07-04 | Oki Electric Industry Co., Ltd. | Circuit de commande pour cartes a circuit integre, et systeme de commande de cartes a circuit integre |
-
1987
- 1987-03-31 JP JP62077727A patent/JPS63244287A/ja active Pending
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1996020457A1 (fr) * | 1994-12-28 | 1996-07-04 | Oki Electric Industry Co., Ltd. | Circuit de commande pour cartes a circuit integre, et systeme de commande de cartes a circuit integre |
EP0749090A1 (en) * | 1994-12-28 | 1996-12-18 | Oki Electric Industry Company, Limited | Ic card control circuit and ic card control system |
US5864695A (en) * | 1994-12-28 | 1999-01-26 | Oki Electric Industry Co., Ltd. | IC card control circuit and IC card control system |
EP0749090B1 (en) * | 1994-12-28 | 2002-11-06 | Oki Electric Industry Company, Limited | Ic card control circuit and ic card control system |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3023238B2 (ja) | パワ−オンリセットシステムおよびこのパワ−オンリセットシステムを具備する半導体記憶装置 | |
JPS63244287A (ja) | Icカ−ドリ−ドライト装置 | |
US6345365B1 (en) | Semiconductor device with an external delay circuit that delays an internal clock | |
JP3176296B2 (ja) | クロック信号発生回路 | |
JPH0585082B2 (ja) | ||
JPS63305755A (ja) | スイッチング電源制御回路 | |
JPS60189029A (ja) | 電源オンリセツト回路 | |
JP3158490B2 (ja) | 発振誘導回路 | |
JPH01149204A (ja) | 電圧昇圧回路 | |
JP2723741B2 (ja) | 半導体集積回路のクロック発生回路 | |
JP2853718B2 (ja) | 出力制御回路 | |
JPS5813045B2 (ja) | 主従フリッブフロツプ回路の位相反転回路 | |
JPH0628831Y2 (ja) | 電源オン時リセット回路 | |
JPH0837447A (ja) | インバータ発振回路 | |
JPS58144926U (ja) | 論理回路 | |
JPH048668Y2 (ja) | ||
JPS5921718U (ja) | パルス数監視回路 | |
JPH0651860A (ja) | 発振安定時間保証回路 | |
JPS6248922B2 (ja) | ||
JPH04314116A (ja) | マイクロコンピュータ | |
JPH06203310A (ja) | 磁気記録装置の書込み回路 | |
JPS5840766B2 (ja) | オ−トクリア回路 | |
JPS60132666U (ja) | Pll回路のドロツプアウト補償回路 | |
JPS6076293U (ja) | サイクルアラ−ムタイマ− | |
JPS6048520A (ja) | 半導体集積回路 |