JPS63234781A - 信号クランプ回路 - Google Patents

信号クランプ回路

Info

Publication number
JPS63234781A
JPS63234781A JP62069502A JP6950287A JPS63234781A JP S63234781 A JPS63234781 A JP S63234781A JP 62069502 A JP62069502 A JP 62069502A JP 6950287 A JP6950287 A JP 6950287A JP S63234781 A JPS63234781 A JP S63234781A
Authority
JP
Japan
Prior art keywords
circuit
clamp
video signal
drop out
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP62069502A
Other languages
English (en)
Inventor
Toru Amamoto
天本 徹
Atsushi Ogawa
敦 小川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP62069502A priority Critical patent/JPS63234781A/ja
Publication of JPS63234781A publication Critical patent/JPS63234781A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Picture Signal Circuits (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [発明の目的コ (産業上の利用分野) この発明は、テレビジョン信号処理回路に用いられる信
号クランプ回路に関する。
(従来の技術) ビデオディスクプレーヤ、ビデオテープレコーダ等の信
号処理回路には、ビデオの同期信号の先端を一定レベル
にクランプするクランプ回路が設けられる。
第5図は従来のクランプ回路であり、入力端子1には周
波数変調されたビデオ信号が供給され、FM検波回路2
においてFM復調される。復調されたビデオ信号は、低
域フィルタ3を通り、直流再生用のコンデンサ4で直流
再生されたのちバッファ増幅器5に供給される。ここで
、トランジスタ9は、抵抗7.8.1oはトランジスタ
9のバイアス回路とし曽て機能し、又トランジスタ9は
、そのエミッタ電位をコンデンサ4の端子に設定してい
る。また抵抗1oは、コンデンサ4の放電路として機能
する。
上記の抵抗7.8.1o1 トランジスタ9、バッファ
増幅器5は、クランプ回路として動作し、第6図(a)
に示すようなビデオ信号が低域フィルタ3を介して入力
すると、その最低電位(同期信号の先端)が、トランジ
スタ9のエミッタ電位と等しくなるようにクランプ動作
を行なう。
トランジスタ9のエミッタ電位Veは、と表わせる。V
eeは電源電圧であり、R1,R2はそれぞれ抵抗7.
8の値である。
(発明が解決しようとする問題点) 上記したクランプロ路によると、第6図(a)に示すよ
うに、信号にドロップアウト部D 4<発生した場合に
、動作上の問題がある。つまり、ドロップアウトが発生
した場合には、そのときの信号レベルは、水平同期信号
より下位のレベルとなることが多く、クランプ回路は、
この最低レベルに信号全体をクランプすることになる。
第6図(b)はそのときの出力端子6の出力信号波形を
示している。このような誤動作が生じると、同期信号の
分離が不可能となってシステムの同期に乱れを生じる。
そこでこの発明は、ドロップアウトが発生しノイズが含
まれた場合にも、クランプ動作の誤りが生じるのを防止
できる信号クランプ回路を提供することを目的とする。
[発明の構成] (問題点を解決するための手段) この発明は、周波数変調されたビデオ信号を復調する復
調回、路と、前記周波数変調されたビデオ信号の欠落を
検出するドロップアウト検出回路と、前記復調回路から
出力された復調ビデオ信号が供給されその同期信号の先
端を一定レベルにクランプするクランプ回路と、前記ド
ロップアウト検出回路が前記ビデオ信号の欠落を検出し
たときに、前記前記クランプ回路のクランプ動作を停止
せしめるクランプ動作制御回路とを備えるものである。
(作用) 上記の手段により、クランプ回路はドロップアウトが発
生した場合にはその動作を停止するために、ドロップア
ウト時のノイズに応答することはなく、同期信号のみに
シンクチップクランプを施した信号を得ることができる
(実施例) 以下この発明の実施例を図面を参照して説明する。
第1図はこの発明の一実施例であり、たとえばビデオテ
ープレコーダから再生された周波数変調されたビデオ信
号(FMビデオ信号)は、へカ端子1に供給される。こ
のFMビデオ信号は、FM検波回路2と、ドロップアウ
ト検出回路11に供給される。FM検波回路2で検波さ
れたビデオ信号は、低域フィルタ3を通して、コンデン
サ4に供給され直流再生された後、バッファ増幅器5に
供給される。
ここで、コンデンサ4の出力側電極は、トランジスタ9
のエミッタに接続され一定のクランプレベルを設定され
ている。トランジスタ9のエミッタは、放電用の抵抗1
0を介して接地ラインに接続され、またベースは、電源
ラインと接地ライン間に直列接続された抵抗7.8の接
続点に接続されている。
さらにトランジスタ9のベースと接地ライン間には、ス
イッチSW1が接続され、このスイッチSW1は、前記
ドロップアウト検出回路11が入力信号の欠落を検出し
たときにオンし、トランジスタ9をオフせしめる。
この発明の一実施例は上記のように構成され、第2図の
ように入力FM波にドロップアウト部りが有ると、これ
をドロップアウト検出回路11が検出し、その検出パル
スによりスイッチSWIをオンする。仁のために、トラ
ンジスタ9はオフするので、再生ビデオ信号にドロップ
アウトによるノイズNが混入していてもその下位レベル
へクランプ処理を行なうような誤動作をすることはない
この場合、出力端子6には、ノイズNを含む出力ビデオ
信号が導出されるが、この部分は、ドロップアウト処理
回路により処理され1水平期間前の信号により補間され
る。
第3図はこの発明の他の実施例であり、クランプ回路の
オンオフ制御回路として差動スイッチ回路を用いた例で
ある。トランジスタQl−05は、スイッチSW2がオ
フしているときはオフであり、クランプ動作を停止させ
る。
スイッチSW2がオンしているときは、トランジスタQ
l−Q5がオンし、トランジスタ9が動作するのでクラ
ンプ処理を行なうことができる。
上記の差動回路は、トランジスタ9のエミッタ電位が 以下にならないようにクランプする。トランジスタQl
は、トランジスタQ5が飽和状態にならないように供給
電流を調整している。このクランプ回路の場合、第1図
の回路に比べて正確にクランプ電圧を設定することがで
きる。
第4図は更にこの発明の他の実施例である。この回路の
場合、第1図の回路に対して、トランジスタ9aの極性
が異なる。すなわち、ビデオ信号の極性が異なる場合の
クランプ回路であり、抵抗R5、Reはバイアス抵抗、
抵抗R7は放電用の抵抗である。そしてドロップアウト
検出回路11からの検出パルスによりスイッチSWIが
オンされ、トランジスタ9aがオフされる。これにより
クランプ動作が停止される。
[発明の効果コ 以上説明したようにこの発明は、ドロップアウトが発生
しノイズが含まれた場合にも、クランプ動作の誤りが生
じるのを防止できる信号クランプ回路を提供することが
できる。
【図面の簡単な説明】
第1図はこの発明の一実施例を示す回路図、第2図は第
1図の回路動作を説明するのに示した信号波形図、第3
図、第4図はそれぞれこの発明の他の実施例を示す回路
図、第5図は従来のクランプ回路を示す回路図、第6図
は第5図の回路動作を説明するのに示した信号波形図で
ある。 2・・・FM検波回路、3・・・低域フィルタ、4・・
・コンデンサ、5・・・バッファ増幅器、9.9aSQ
l〜Q5・・・トランジスタ、SWl、8w2・・・ス
イッチ、11・・・ドロップアウト検出回路。

Claims (1)

    【特許請求の範囲】
  1. 周波数変調されたビデオ信号を復調する復調回路と、前
    記周波数変調されたビデオ信号の欠落を検出するドロッ
    プアウト検出回路と、前記復調回路から出力された復調
    ビデオ信号が供給されその同期信号の先端を一定レベル
    にクランプするクランプ回路と、前記ドロップアウト検
    出回路が前記ビデオ信号の欠落を検出したときに、前記
    前記クランプ回路のクランプ動作を停止せしめるクラン
    プ動作制御回路とを具備したことを特徴とする信号クラ
    ンプ回路。
JP62069502A 1987-03-24 1987-03-24 信号クランプ回路 Pending JPS63234781A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62069502A JPS63234781A (ja) 1987-03-24 1987-03-24 信号クランプ回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62069502A JPS63234781A (ja) 1987-03-24 1987-03-24 信号クランプ回路

Publications (1)

Publication Number Publication Date
JPS63234781A true JPS63234781A (ja) 1988-09-30

Family

ID=13404569

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62069502A Pending JPS63234781A (ja) 1987-03-24 1987-03-24 信号クランプ回路

Country Status (1)

Country Link
JP (1) JPS63234781A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0346872A (ja) * 1989-07-14 1991-02-28 Matsushita Electric Ind Co Ltd 直流再生器

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0346872A (ja) * 1989-07-14 1991-02-28 Matsushita Electric Ind Co Ltd 直流再生器

Similar Documents

Publication Publication Date Title
JPH07212412A (ja) 直流再生回路
KR0157482B1 (ko) 클리퍼 회로
JPS63234781A (ja) 信号クランプ回路
GB2047056A (en) Fm defect compensation apparatus
US5461305A (en) Preprocessing circuit for measuring signal envelope flatness degree in a reproducer
JP2705074B2 (ja) ドロップアウト補償回路
KR940003434Y1 (ko) 사운드 유, 무에 의한 비디오 헤드의 이물질 오염여부 검출회로
GB2150734A (en) Inter-music interval detecting system and method
KR920006746Y1 (ko) 영상재생기의 고음질 자동추적회로
JPS6397074A (ja) ビデオ信号再生装置
JP2671510B2 (ja) 直流再生器
KR0132042B1 (ko) 고속 배속시 정상음 출력회로
JP2591118Y2 (ja) 信号自動判別回路を備えたvtr
JP2524539B2 (ja) ビデオ装置のトラッキング制御系包絡線検波回路
JPS5850677Y2 (ja) Agc回路
JPS61137278A (ja) 記録方式識別回路
JPS6122386Y2 (ja)
KR910004622Y1 (ko) 비데오 시스템 자동 선택회로
JPH0213188A (ja) 映像信号処理装置
JPH0725900Y2 (ja) 記録方式判別回路
JPH0132447Y2 (ja)
JPH023586B2 (ja)
KR0133866Y1 (ko) 드롭 아웃 펄스를 이용한 테이프 재생 속도 검출 회로
KR910002995Y1 (ko) 하이파이 브이씨알의 음성신호 자동 스위칭회로
JPS63104584A (ja) ビデオ信号再生装置