JPS6323272A - フオ−マツト変換方式 - Google Patents

フオ−マツト変換方式

Info

Publication number
JPS6323272A
JPS6323272A JP14585086A JP14585086A JPS6323272A JP S6323272 A JPS6323272 A JP S6323272A JP 14585086 A JP14585086 A JP 14585086A JP 14585086 A JP14585086 A JP 14585086A JP S6323272 A JPS6323272 A JP S6323272A
Authority
JP
Japan
Prior art keywords
cylinder
address
physical
magnetic disk
format
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP14585086A
Other languages
English (en)
Other versions
JPH0578108B2 (ja
Inventor
Takashi Koike
小池 隆士
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP14585086A priority Critical patent/JPS6323272A/ja
Publication of JPS6323272A publication Critical patent/JPS6323272A/ja
Publication of JPH0578108B2 publication Critical patent/JPH0578108B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】
〔概要〕 複数のフォーマットを持つ磁気ディスク装置のフォーマ
ット変換を容易とするため、SAシリンダをフォーマッ
トに対応して磁気ディスクに設けることにより、各フォ
ーマットにおける媒体欠陥の位置の把握を可能とし、各
フォーマットに対応して論理アドレスと物理アドレスの
変換手段を持つことで、論理シリンダ及びヘッドと物理
シリンダ及びヘッドの関係が容易に分かるようにした。 〔産業上の利用分野〕 本発明は磁気ディスクのフォーマットに係り、特に各々
のフォーマットに対応する磁気ディスクのトラックに存
在する欠陥状態把握を容易とすると共に、各フォーマッ
トに対応して物理アドレスと論理アドレスの変換を簡単
に実施出来るフォーマット変換方式に関する。 磁気ディスク装置では、一般的にフォーマ、ティングす
る前に(H気ディスクの表面を解析し、各トラック毎に
欠陥がある場合には、インデックスマーカからの距離で
示す位置をスキップディフェクトとして、そのトラック
上に設けたホームアドレス内に記録する。 このホームアドレスにはスキップディフェクトの他に、
物理シリンダ及び物理ヘッドのアドレスを示す物理アド
レスと、論理シリンダ及び論理ヘッドのアドレスを示す
論理アドレスと、該当トランクが良か不良か交代トラッ
クかを示すフラグ等が記録されている。 又磁気ディスクには該当するフォーマットで使用する総
てのトラックのホームアドレスが順序良く記録されるサ
ーフイスアナリシス(SA)シリンダが有り、このSA
シリンダを見ることにより、磁気ディスク装置の初期設
定は容易に実施することが出来るようになっている。 第4図は複数のヘッドを使用する磁気ディスク装置の一
例を示す図である。 磁気ディスク装置ではシリンダが異なる場合、ヘッドを
位置付けするシーク動作が必要となるため、アクセスに
時間がかかる。従って、シリンダ当たりの記憶容量を大
きくすることが望まれ、複数のヘッドで一つのシリンダ
をアクセスするものが使用されるようになって来た。 即ち、キャリッジ17のアーム16に、例えば6個のヘ
ッド18〜23が取付けられ、磁気ディスク15上を移
動し、目的のシリンダに位置付けしてリード/ライトを
行う。 従って、磁気ディスク15の1シリンダは本例の場合、
6トラツクで構成される。 ところで゛、シリンダ当たりの記憶容量はユーザにより
異なっており、例えばヘッドの数が4個で良い場合があ
るが、磁気ディスク装置としては同一のものを共通に使
用することが望まれる。 一つの磁気ディスクを複数のフォーマットに変換して使
用する場合、例えば上記の如(、成るフォーマットでは
使用しないトラックを他のフォーマットでは使用すると
か、フォーマットにより使用するトラックの長さが異な
るような場合、トラックの欠陥状況の把握が可能で、且
つ論理アドレスと物理アドレスの変換が容易に行えて、
全トランクが有効に利用出来ることが望ましい。 〔従来の技術〕 第4図に示す磁気ディスク15はデータの記録領域に基
準となるシリンダ0を内周側か外周側に設けている。そ
して、SAシリンダはシリンダOが外周側にある場合、
シリンダOより更に外周側の例えばシリンダー4に設け
られている。 従来は磁気ディスク15に複数のSAシリンダを持つこ
とが無り、該当するフォーマットに対応したSAシリン
ダのみであったため、フォーマットを変換する場合、磁
気ディスクの表面の解析から行い、媒体の欠陥を特定す
る必要があった。 即ち、使用するトラックの長さが異なる場合、未使用の
トラック領域の状態が記録されておらず、又第3図に示
すヘッド18〜21を使用することで作成されたSAシ
リンダを持つ磁気ディスクを、ヘッド18〜23を使用
する磁気ディスクとして使用する場合、ヘッド22と2
3が使用するトラックの状態は記録されていなかった。 又更に、論理アドレスと物理アドレスの変換を行う変換
手段も備わってはいなかった。 〔発明が解決しようとする問題点〕 従来はフォーマットを変換する場合、磁気ディスクの表
面の解析からやり直すため時間がかかると共に、SAシ
リンダは納入先で書き換えすることは禁止されており、
納入先でのフォーマ・ノド変換は不可能であった。 従って、例えばヘッド6個を使用して、シリンダ当たり
の記録容量を大きくしたいユーザと、従来通り4個のヘ
ッドを使用する、少ない記録容量のユーザとで、同一の
磁気ディスク装置を使用するような場合、4個のヘッド
を使用するユーザでは、■シリンダ当たり2トラツク分
の利用が不可能で、効率の良い運用が出来ないという問
題がある。 〔問題点を解決するための手段〕 第1図は本発明の原理ブロック図である。 磁気ディスク制御装置11は磁気ディスク装置12の磁
気ディスクに記録されている複数のSAシリンダ14か
ら、該当するフォーマットに対応するSAシリンダ14
に磁気ヘッドを位置付けし、該SAシリンダ14に記録
されているホームアドレスからスキップディフェクトを
読出して、トラックの欠陥位置を知ると共に、論理アド
レスと物理アドレスが異なる場合、変換手段13により
フォーマットに対応する論理アドレスと物理アドレスを
相互に変換する構成とする。 〔作用〕 上記構成とすることにより、磁気ディスク制御装置11
は磁気ディスク装置12をフォーマットに対応して容易
に初期設定することが可能となり、且つ論理アドレスと
物理アドレスが異なる場合も、容易にアドレスを変換し
て、効率良く全トランクを利用することが出来る。 〔実施例〕 第2図は本発明の一実施例を説明する回路のブロック図
で、第3図は第2図の動作を説明するシリンダマツプで
ある。 磁気ディスク制御装置11のマイクロプロセッサ27は
制御記憶28に格納されているプログラムを読出して動
作し、インクフェース制御回路24を経て入る上位装置
からのコマンドを解析して、インタフェース制御回路2
6を経て、磁気ディスク装置12のインタフェース制御
回路29にコマンドを送出する。 又インタフェース制御回路24を経て入るデータを、デ
ータ転送制御回路25を制御し、インタフェース制御回
路26を経て磁気ディスク装置12のインタフェース制
御回路29に送出する。 又更に、磁気ディスク装置12のインタフェース制御回
路29を経てインタフェース制御回路26に入るデータ
を、データ転送制御回路25を制御して、インタフェー
ス制御回路24を経て上位装置に送出する。 磁気ディスク装置12のシーク制御回路31はインタフ
ェース制御回路29を経て入る前記マイクロプロセ、す
27の送出したコマンドにより、キャリッジ17を制御
し、アーム16に取付けられたヘッド18〜23を磁気
ディスク15の所定のシリンダに位置付けする。 リード/ライト制御回路30はインタフェース制御回路
29を経て入る前記マイクロプロセッサ27のコマンド
により、ヘッド18〜23が読取るデータをインタフェ
ース制御回路29に送出するか、インタフェース制御回
路29から与えられるデータをヘッド18〜23に送出
し、磁気ディスク15の所定のトランクに夫々書込む。 磁気ディスク15には、例えばシリンダOの外周側の−
2〜−4シリンダにSAシリンダを夫々設けている。 従って、フォーマットを変更する場合マイクロプロセッ
サ27はキャリフジ17を制御して、ヘッド18〜23
をシリンダー2又は−3又は−4に位置付けさせ、その
内容を読取る。 そして、フォーマットにより使用するヘッドの数が異な
り、論理アドレスと物理アドレスとが異なる場合、制御
記憶28に予め格納した変換テーブルを参照してアドレ
スの変換を行う。 第3図(alは物理ヘッドアドレスが6で、論理ヘッド
アドレスも6の場合のシリンダマツプで、物理ヘッドア
ドレスと論理ヘッドアドレスが1対1で対応することを
示し、第3図(b)は物理ヘッドアドレスが6で論理ヘ
ッドアドレスが4の場合のシリンダマツプで、物理ヘッ
ドアドレスと論理ヘッドアドレスを変換しないと、1シ
リンダ当たり2トラック分が無駄になるため、この変換
を指示するテーブルである。 第3図(alにおいて、O〜■は物理ヘッドアドレス、
(−4)〜(5)は物理シリンダアドレス、0〜5は論
理ヘッドアドレス、〔O)〜〔5〕は論理シリンダアド
レスを夫々示す。 第3図(alの場合のSAシリンダは磁気ディスク15
のシリンダー4、即ち物理シリンダアドレス(−4)に
記録されており、このSAシリンダを読出すへ、7ド1
8〜23の物理ヘッドアドレスは■〜■である。従って
マイクロプロセッサ27はfn気ヘッド18〜23をシ
リンダー4に位置付けさせ、物理へ・ノドアドレス■〜
■から入るデータをRQ理ヘッドアドレス0〜5に変換
して読取る。 SAシリンダには前記の如くスキップディフェクトが記
録されているため、媒体欠陥位置を知ることが可能であ
る。 磁気ディスクのデータ領域は物理シリンダ0番から番号
順に1番、2番と順次設けられており、この時の論理シ
リンダアドレス及び論理ヘッドアドレス対物理シリンダ
アドレス及び物理ヘッドアドレスとの関係を示す変換テ
ーブルが制御記憶28に格納されている。 即ち、第3図(a)のAに示す範囲の内容が格納されて
いるが、このテーブルは次の如(論理アドレスと物理ア
ドレスの変換を指示する。この場合論理アドレスと物理
アドレスとは1対1で対応しており、論理シリンダアド
レス
〔0〕に対応する物理シリンダアドレスは(0)で
、この時の論理ヘッドアドレスO〜5は物理ヘッドアド
レスO〜■に変換することを示す。 同様に論理シリンダアドレス〔1〕に対応する物理シリ
ンダアドレスはfl)で、論理ヘッドアドレスO〜5は
物理ヘッドアドレス■〜■に変換することを示し、論理
シリンダアドレス〔2〕に対応する物理シリンダアドレ
スは(2)で、論理ヘッドアドレス0〜5は物理ヘッド
アドレスO〜■に変換することを示し、論理シリンダア
ドレス〔3〕に対応する物理シリンダアドレスは(3)
で、論理ヘッドアドレスO〜5は物理ヘッドアドレス■
〜■に変換することを示し、以下同様である。 第3図(blにおいて、SAシリンダは磁気ディスク1
5のシリンダー2と−3、即ち物理シリンダアドレス(
−3)と(−2)に記録されており、このSAシリンダ
を読出すへ・ノドは18〜21で、物理ヘッドアドレス
は■〜■である。 従って、マイクロプロセッサ27はヘッド18〜23を
シリンダー3、即ち物理シリンダの一3番目に位置付け
させ、物理ヘッドアドレスO〜■から入るデータを論理
ヘッドアドレス0〜3に変換して読取り、続いてヘッド
18〜23をシリンダー2、即ち物理シリンダの一2番
目に位置付けさせ、物理ヘッドアドレス■〜■から入る
データを論理ヘッドアドレス0〜3に変換して読取る。 SAシリンダには前記の如くスキップディフェクトが記
録されているため、媒体欠陥位置を知ることが可能であ
る。 第3図(blの場合、シリンダー2と−3のヘッド22
と23、即ち物理ヘッドアドレス■と■に対応するトラ
ンクは使用されていない。 制御記憶28に格納されている変換テーブルは第3図(
blのBに示す範囲であり、このテーブルは次の如く論
理アドレスと物理アドレスの変換を指示する。即ち、論
理シリンダアドレス
〔0〕は物理シリンダアドレス(0
)であり、この時の論理ヘッドアドレスO〜3は夫々物
理ヘッドアドレスO〜■に変換する。 次に論理シリンダアドレス〔1〕は物理シリンダアドレ
ス(0)と(1)とに跨がって変換することを示し、マ
イクロプロセッサ27はキャリ・7ジ17を制御して、
先ず物理シリンダアドレス+01にヘッド18〜23を
位置付けして、論理ヘッドアドレス0と1を夫々物理ヘ
ッドアドレス■と■に変換してリード/ライトを行い、
次に物理シリンダアドレス(1)にヘッド18〜23を
位置付けして、論理ヘッドアドレス2と3を夫々物理へ
ノドアドレス■と■に変換して、リード/ライトを行わ
せる。 論理シリンダアドレス〔2〕は物理シリンダアドレス(
1)に変換し5、この時の論理ヘッドアドレス0〜3は
物理ヘッドアドレスO〜■に夫々変換し、論理シーリン
ダアドレス〔3〕は物理シリンダアドレス(2)に変換
し、この時の論理ヘッドアドレス0〜3は物理ヘッドア
ドレス■〜■に夫々変換する。 又、論理シリンダアドレス〔4〕は物理シリンダアドレ
ス(2)と(3)とに跨がって変換することを示し、マ
イクロプロセッサ27はキャリッジ17を制御して、先
ず物理シリンダアドレス(2)にヘッド18〜23を位
置付けして、論理ヘッドアドレス0と1を夫々物理ヘッ
ドアドレス■と■に変換してリード/ライトを行い、次
に物理シリンダアドレス(3)にヘッド18〜23を位
置付けして、論理ヘッドアドレス2と3を夫々物理ヘッ
ドアドレス■と■に変換して、リード/ライトを行わせ
る。 論理シリンダアドレス〔5〕は物理シリンダアドレス(
3)に変換し、この時の論理ヘッドアドレスO〜3は物
理ヘッドアドレスO〜■に夫々変換し、論理シリンダア
ドレス〔6〕は物理シリンダアドレス(4)に変換し、
この時の論理ヘッドアドレスO〜3は物理ヘッドアドレ
ス■〜■に夫々変換する。 又、論理シリンダアドレス〔7〕は物理シリンダアドレ
ス(4)と(5)とに跨がって変換することを示し、マ
イクロプロセッサ27はキャリッジ17制御して、先ず
物理シリンダアドレス(4)にヘッド18〜23を位置
付けして、論理ヘッドアドレスOと1を夫々物理ヘッド
アドレス■と■に変換してリード/ライトを行い、次に
物理シリンダアドレス(5)にヘッド18〜23を位置
付けして、論理ヘッドアドレス2と3を夫々物理ヘッド
アドレス■と■に変換して、リード/ライトを行わせる
。 論理シリンダアドレス〔8〕は物理シリンダアドレス(
5)に変換し、この時の論理ヘッドアドレス0〜3は物
理ヘッドアドレスc〜■に夫々変換することを示し、以
下同様である。 〔発明の効果〕 以上説明した如く、本発明はフォーマツティングしよう
とするフォーマット対応のSAシリンダを参照しながら
初期設定することで、納入先においても、容易にフォー
マット変換を行うことが出来る。
【図面の簡単な説明】
第1図は本発明の原理ブロック図、 第2図は本発明の一実施例を示す回路のブロック図、 第3図は第2図の動作を説明するシリンダマツプ。 第4図は複数のヘッドを使用する磁気ディスク装置の一
例を示す図である。 図において、 11は磁気ディスク制御装置、 12は磁気ディスク装置\ 13は変換手段、   14はSAシリンダ、15は磁
気ディスク、 16はアーム、17はキャリッジ、  
18〜23はヘッド、24.26.29はインタフェー
ス制御回路、25はデータ転送制御回路、 27はマイクロプロセッサ、 2日は制御記憶、 30はリード/ライト制御′n回路、 31はシーク制御回路である。 羊2図 単3図

Claims (1)

  1. 【特許請求の範囲】 磁気ディスク装置(12)とこの磁気ディスク装置(1
    2)を制御する磁気ディスク制御装置(11)において
    、該磁気ディスク装置(12)には各トラックのホーム
    アドレスの内容を格納するSAシリンダ(14)をフォ
    ーマット毎に複数設け、 前記磁気ディスク制御装置(11)には各フォーマット
    に対応して論理アドレスと物理アドレスを相互に変換す
    る変換手段(13)を設け、 磁気ディスク装置(12)のフォーマットを変更する場
    合、磁気ディスクから変更フォーマットに該当するSA
    シリンダ(14)を読出して初期設定し、前記変換手段
    (13)の変換した物理アドレスでリード/ライトを行
    うことを特徴とするフォーマット変換方式。
JP14585086A 1986-06-20 1986-06-20 フオ−マツト変換方式 Granted JPS6323272A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP14585086A JPS6323272A (ja) 1986-06-20 1986-06-20 フオ−マツト変換方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP14585086A JPS6323272A (ja) 1986-06-20 1986-06-20 フオ−マツト変換方式

Publications (2)

Publication Number Publication Date
JPS6323272A true JPS6323272A (ja) 1988-01-30
JPH0578108B2 JPH0578108B2 (ja) 1993-10-28

Family

ID=15394536

Family Applications (1)

Application Number Title Priority Date Filing Date
JP14585086A Granted JPS6323272A (ja) 1986-06-20 1986-06-20 フオ−マツト変換方式

Country Status (1)

Country Link
JP (1) JPS6323272A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4729037B2 (ja) * 2004-04-30 2011-07-20 ジ・ディ・ソシエタ・ペル・アチオニ タバコ製品の強固なヒンジ式フタ付きパッケージ

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4729037B2 (ja) * 2004-04-30 2011-07-20 ジ・ディ・ソシエタ・ペル・アチオニ タバコ製品の強固なヒンジ式フタ付きパッケージ

Also Published As

Publication number Publication date
JPH0578108B2 (ja) 1993-10-28

Similar Documents

Publication Publication Date Title
US5084789A (en) "Parallel transfer type disk system"
US5873125A (en) Logical address structure for disk memories
JPS6323272A (ja) フオ−マツト変換方式
JPH01151467U (ja)
JPS58219658A (ja) 磁気デイスク制御装置
JPH0628779A (ja) ディスク装置におけるデータ記録制御方法
JPS63306567A (ja) 回転型記憶装置
JPH05128735A (ja) 不良ブロツク交代制御方式
JPS595009U (ja) 交代トラツク方式磁気記憶装置
JPS5969856A (ja) 内蔵磁気デイスク制御方式
JPH1049312A (ja) 磁気ディスク装置
JP2503371B2 (ja) ディスク・システム
JPH0612786A (ja) 磁気ディスク装置
JPH01112574A (ja) ディスク装置の不良セクタ交代方式
JPS6387690A (ja) 光デイスク媒体装着制御装置
JPH02270166A (ja) 磁気デイスク装置
JPS62219333A (ja) 追記型光デイスク装置の書き換え方式
JPH0457252A (ja) 磁気ディスク装置
JPH02206082A (ja) 記憶システム
JPH103359A (ja) フォーマット情報記録方式
JPH0447755U (ja)
JPS63255887A (ja) 光デイスク装置
JPS63117370A (ja) デイスク装置
JPS62131321A (ja) 磁気記憶装置
JPH05182369A (ja) 磁気ディスク制御方法

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees