JPS63217444A - 多重ポ−トメモリ - Google Patents

多重ポ−トメモリ

Info

Publication number
JPS63217444A
JPS63217444A JP5164587A JP5164587A JPS63217444A JP S63217444 A JPS63217444 A JP S63217444A JP 5164587 A JP5164587 A JP 5164587A JP 5164587 A JP5164587 A JP 5164587A JP S63217444 A JPS63217444 A JP S63217444A
Authority
JP
Japan
Prior art keywords
port
information
memory
flag information
bus
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP5164587A
Other languages
English (en)
Inventor
Yoshifumi Sasamoto
笹本 芳文
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP5164587A priority Critical patent/JPS63217444A/ja
Publication of JPS63217444A publication Critical patent/JPS63217444A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Multi Processors (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は複数のポートを有する多重ポートメモリに関す
る。
(従来の技術) 従来の多重ポートメモリにおいては、あるポートに接続
された情報処理装置からは、他のポートからアクセスさ
れた状況をY!!接知ることができない、従って、多重
ポートメモリの特定エリアにポート毎のアクセス状況の
管理テーブルを設ける等のソウトウエア管理でアクセス
の状況を把握することが提案されている。
第2図はメモリ内容の同一化を図ることにより処理の連
続性を実現する所謂、二重化プロセッサシステムに用い
られる従来のデニアルポートメモリを示したブロック図
である。
第2図に示すように2個のポート5a、5bを有するメ
モリ2a、2bの一方のポート5aとプロセッサla、
lbとが共通のバス3を介して相互に接続されている。
従って、バス3からのデータはポート5aを介して一対
のメモリ2a、 2bに同時に書き込むことができる。
(発明が解決しようとする問題点) しかしながら、メモリ2a、2bのそれぞれのポート5
bに接続されるバス4aとバス4bは互いに独立してお
り、このバス4a又は4bを介して特定のデータが書き
込まれると、メモリ2aと2bの記憶情報が互いに異な
ってしまう。
二重化プロセッサシステムの系切換、例えばメモリの切
換を行なう場合は一対のメモリ1aと1bの記憶内容を
同一にする必要がある。ところが、第2図の従来のデュ
アルポートメモリでは両メモリの記憶内容を確実に同一
にするには各メモリla、lbの全ての記憶内容をコピ
ーしなければならず、手間を要した。
また、管理テーブルを設けて、アクセスの状況を把握す
る場合には、メモリに対するデータの書き込みのアクセ
スと同時に管理テーブル自体に対してもアクセスする必
要がある。メモリだけでなく管理テーブルにもアクセス
すると、アクセスの頻度が増加し、メモリの処理能力が
低下してしまうという欠点があった。
本発明は上記問題点に鑑みてなされたもので、任意の一
つのポートから他のポートのアクセス状況を容易に把握
することのできる多重ポートメモリを提供することを目
的とする。
(問題点を解決するための手段) 前述の問題点を解決するなめに本発明が提供する多重ポ
ートメモリは、複数のポートを有する記憶手段と、前記
複数のポートに相応する数のバスと、各バスを介して入
力する情報を該情報の属するポート側に調整する調整手
段と、該W@整手段の出力に基づいて前記情報を前記記
憶手段の対応するポートから入力して書き込む書込選択
手段と、該書き込みがなされたときのフラグ情報を前記
ポート毎に記憶するフラグ情報記憶手段と、該フラグ情
報を前記ポート毎に読み出すフラグ情報読出手段とを設
けたことを特徴とする。
(実施例) 第1図は本発明の一実施例を示したブロック図である。
第1図において、14はアクセス調停回路(ABT)で
あり、2つのポート21aと21bを有している。デー
タバス11a、アドレスバス12a及びコントロールバ
ス13aはポート21a側に属するバスであり、データ
バス11b、アドレスバス12b及びコントロールバス
13bはポート21b側に属するバスである。データバ
ス11a、 11bはデータセレクタ(DSEL)15
に接続され、アドレスバス12a。
12bはアドレスセレクタ(ASEL)16に接続され
、コントロールバス13a 、 13bはコントロール
セレクタ(C3EL117に接続されている。また、ア
クセス調停回路14は一対のポート21aと21bに入
力したコントロール信号22a、22bに基づいていず
れのポート側の情報を記憶するかを調整し、調整の結果
の信号、例えばポート21aに属するバスの情報を選択
する旨の指令信号14aをデータセレクタ15.アドレ
スセレクタ16及びコントロールセレクタ17に出力す
る。指令信号14aを受けたデータセレクタ15.アド
レスセレクタ16及びコントロールセレクタ17の各セ
レクタは双方の入力信号のうち、指令信号14aに応じ
て一方の情報、即ちこの例ではポート21aに属するバ
スの情報を選択してメモリ18に出力する。メモリ18
はポート21aに属するバスの情報、即ちアドレスバス
12aで指定されたアドレスに対してデータバス11a
のデータ情報を格納する。フラグ情報記憶部19は、ア
クセス調停回路14とアドレスセレクタ16がらの各信
号を入力しており、ポート21bに属するバスのデータ
情報がメモリ18に書き込まれたときだけ、該書き込み
がなされた旨の信号、例えば“1′″と、書き込みがな
されたメモリ18のアドレスとで成るフラグ情報を記憶
する。このフラグ情報teaは、ポート21aから読み
出しを指令する旨のコントロール信号22aが入力した
時だけ出力される。即ち、メモリ18の記憶情報の読み
出しを指令する旨のコントロール信号22aがポート2
1aに入力すると、アクセス調停回路14は指令信号1
4aを前述したデータセレクタ15.アドレスセレクタ
16.コントロールセレクタ17に出力すると同時にフ
ラグ情報記憶部19に出力する。フラグ情報記憶部19
は指令信号14aを入力すると、アドレスセレクタ16
から出力される信号16aによって指定されたアドレス
に対応するフラグ情報19aを出力する。従って、ボー
)21a側からのアクセスによって、反対側のポート2
1b側からデータの書き込みがあったが否かを知ること
ができる。 尚、上記の実施例は、ポート21aからの
アクセスがあったときだけフラグ情報19aを出力する
ように構成したが、逆の場合、即ち、ポート21bから
アクセスがあったときにポート21aからのデータの書
き込みを示すフラグ情報を出力するようにしてもよい。
また、フラグ情報記憶部19に対して独立した制御線を
接続し、この制御線を介してフラグ情報を単独に読み出
すようにしてもよい。
(発明の効果) 以上説明したように本発明は、第1図に示した本発明の
デュアルポートメモリを第2図に示した二重化システム
に適用すると、二重化システムの系切換時のメモリのコ
ピーを実行するに際してフラグ情報が示すアドレスの領
域に対してのみコピーを実行すればよく、系切換時のり
カバリ一時間を大巾に短縮することができる。
更に、フラグ情報により他のポートからの書き込みを知
ることが可能であるから、多重メモリを用いた情報処理
装置相互間での通信の割込制御情報としてフラグ情報を
用いることができ、このような多重ポートメモリ方式は
従来のルックイン方式に比べ、迅速なメツセージ通信が
実現できる。
このように本発明の多重ポートメモリを適用すると、高
い処理能力を有する多様なシステム構成を実現すること
ができる。
【図面の簡単な説明】
第1図は本発明の一実施例を示すブロック図、第2図は
従来の二重化プロセッサシステムに用いられるデュアル
ポートメモリを示したブロック図である。 Ia、lb・・・プロセッサ、2a、2b・・・デュア
ルポートメモリ、3.4a、4b−バス、11a。 11b・・・データバス、12a 、 12b・・・ア
ドレスバス、13a 、 13b・・・コントロールバ
ス、14・・・アクセス調停回路、15・・・データセ
レクタ、16・・・アドレスセレクタ、17・・・コン
トロール信号セレクタ、18・・・メモリ、19・・・
フラグ情報記憶部。

Claims (1)

    【特許請求の範囲】
  1. 複数のポートを有する記憶手段と、前記複数のポートに
    相応する数のバスと、各バスを介して入力する情報を該
    情報の属するポート別に調整する調整手段と、該調整手
    段の出力に基づいて前記情報を前記記憶手段の対応する
    ポートから入力して書き込む書込選択手段と、該書き込
    みがなされたときのフラグ情報を前記ポート毎に記憶す
    るフラグ情報記憶手段と、該フラグ情報を前記ポート毎
    に読み出すフラグ情報読出手段とを設けたことを特徴と
    する多重ポートメモリ。
JP5164587A 1987-03-06 1987-03-06 多重ポ−トメモリ Pending JPS63217444A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5164587A JPS63217444A (ja) 1987-03-06 1987-03-06 多重ポ−トメモリ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5164587A JPS63217444A (ja) 1987-03-06 1987-03-06 多重ポ−トメモリ

Publications (1)

Publication Number Publication Date
JPS63217444A true JPS63217444A (ja) 1988-09-09

Family

ID=12892588

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5164587A Pending JPS63217444A (ja) 1987-03-06 1987-03-06 多重ポ−トメモリ

Country Status (1)

Country Link
JP (1) JPS63217444A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0683700A (ja) * 1991-12-30 1994-03-25 Gold Star Co Ltd 多重プロセッサーシステムのメモリアクセス制御装置及びその方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0683700A (ja) * 1991-12-30 1994-03-25 Gold Star Co Ltd 多重プロセッサーシステムのメモリアクセス制御装置及びその方法

Similar Documents

Publication Publication Date Title
KR970029014A (ko) 데이타 프로세싱 시스템 및 방법
JPH04367023A (ja) 二重化ディスク制御装置
KR100353448B1 (ko) 공유메모리 제어장치 및 방법
JPS63217444A (ja) 多重ポ−トメモリ
KR20000018850A (ko) 듀얼포트램의 엑세스장치
JPH07160655A (ja) メモリアクセス方式
JPS63142455A (ja) 半導体記憶装置
JPH0391191A (ja) マルチポートメモリ
JP2606824Y2 (ja) マルチポートメモリ装置
JPH03105440A (ja) 共有メモリアクセス方式
JPH09212344A (ja) 新旧世代プログラム実行方法
JPS61237158A (ja) 共有メモリ装置
JPS63305447A (ja) メモリアクセス制御回路
JPH04117697A (ja) マルチポートメモリ回路
JPH0756860A (ja) マルチcpuシステム
JPS6386054A (ja) メモリ方式
JPH0652101A (ja) データバッファ用マルチポートメモリ
JPH07152669A (ja) 入出力制御装置
JPS6042976B2 (ja) デ−タ処理装置
JPS63259746A (ja) バンクメモリ間のデ−タ転送方式
JPH07129524A (ja) 二重化システムの高速切替装置
JPH04361349A (ja) 入出力制御装置
JPS60153556A (ja) 共有メモリ装置
JPH04294440A (ja) プロセッサ間データ転送システム
JPH0785651A (ja) マルチポートメモリ