JPS63211764A - 縦形半導体装置およびその製造方法 - Google Patents
縦形半導体装置およびその製造方法Info
- Publication number
- JPS63211764A JPS63211764A JP62043176A JP4317687A JPS63211764A JP S63211764 A JPS63211764 A JP S63211764A JP 62043176 A JP62043176 A JP 62043176A JP 4317687 A JP4317687 A JP 4317687A JP S63211764 A JPS63211764 A JP S63211764A
- Authority
- JP
- Japan
- Prior art keywords
- film
- semiconductor
- pattern
- insulating film
- polycrystalline silicon
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 81
- 238000004519 manufacturing process Methods 0.000 title claims description 14
- 239000012535 impurity Substances 0.000 claims abstract description 31
- 239000004020 conductor Substances 0.000 claims abstract description 26
- 239000000758 substrate Substances 0.000 claims description 28
- 229910052751 metal Inorganic materials 0.000 claims description 8
- 239000002184 metal Substances 0.000 claims description 8
- 238000000034 method Methods 0.000 claims description 8
- 229910021420 polycrystalline silicon Inorganic materials 0.000 abstract description 43
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 abstract description 4
- 229910052782 aluminium Inorganic materials 0.000 abstract description 3
- 229910052681 coesite Inorganic materials 0.000 abstract 1
- 229910052906 cristobalite Inorganic materials 0.000 abstract 1
- 238000000059 patterning Methods 0.000 abstract 1
- 239000000377 silicon dioxide Substances 0.000 abstract 1
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N silicon dioxide Inorganic materials O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 abstract 1
- 229910052682 stishovite Inorganic materials 0.000 abstract 1
- 229910052905 tridymite Inorganic materials 0.000 abstract 1
- 108091006146 Channels Proteins 0.000 description 30
- 238000009792 diffusion process Methods 0.000 description 9
- 229920002120 photoresistant polymer Polymers 0.000 description 7
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 6
- 238000005468 ion implantation Methods 0.000 description 6
- 229910052710 silicon Inorganic materials 0.000 description 6
- 239000010703 silicon Substances 0.000 description 6
- -1 Phospho Chemical class 0.000 description 4
- 229910052796 boron Inorganic materials 0.000 description 4
- 150000002500 ions Chemical class 0.000 description 4
- 230000015556 catabolic process Effects 0.000 description 3
- 230000005684 electric field Effects 0.000 description 3
- 230000003647 oxidation Effects 0.000 description 3
- 238000007254 oxidation reaction Methods 0.000 description 3
- 230000015572 biosynthetic process Effects 0.000 description 2
- 230000007547 defect Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000005530 etching Methods 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 238000002844 melting Methods 0.000 description 2
- 230000008018 melting Effects 0.000 description 2
- 235000012431 wafers Nutrition 0.000 description 2
- ZXEYZECDXFPJRJ-UHFFFAOYSA-N $l^{3}-silane;platinum Chemical compound [SiH3].[Pt] ZXEYZECDXFPJRJ-UHFFFAOYSA-N 0.000 description 1
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 1
- 108090000699 N-Type Calcium Channels Proteins 0.000 description 1
- 102000004129 N-Type Calcium Channels Human genes 0.000 description 1
- 108010075750 P-Type Calcium Channels Proteins 0.000 description 1
- 238000009825 accumulation Methods 0.000 description 1
- 239000008186 active pharmaceutical agent Substances 0.000 description 1
- 230000003321 amplification Effects 0.000 description 1
- YXTPWUNVHCYOSP-UHFFFAOYSA-N bis($l^{2}-silanylidene)molybdenum Chemical compound [Si]=[Mo]=[Si] YXTPWUNVHCYOSP-UHFFFAOYSA-N 0.000 description 1
- 239000000969 carrier Substances 0.000 description 1
- 229910052804 chromium Inorganic materials 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 229910021419 crystalline silicon Inorganic materials 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000018109 developmental process Effects 0.000 description 1
- 239000007772 electrode material Substances 0.000 description 1
- 238000000605 extraction Methods 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 150000002736 metal compounds Chemical class 0.000 description 1
- 229910021344 molybdenum silicide Inorganic materials 0.000 description 1
- 229910021334 nickel silicide Inorganic materials 0.000 description 1
- RUFLMLWJRZAWLJ-UHFFFAOYSA-N nickel silicide Chemical compound [Ni]=[Si]=[Ni] RUFLMLWJRZAWLJ-UHFFFAOYSA-N 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 238000001259 photo etching Methods 0.000 description 1
- 238000001020 plasma etching Methods 0.000 description 1
- 229910021339 platinum silicide Inorganic materials 0.000 description 1
- 238000011282 treatment Methods 0.000 description 1
- 238000001039 wet etching Methods 0.000 description 1
- 238000009279 wet oxidation reaction Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7801—DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
- H01L29/7802—Vertical DMOS transistors, i.e. VDMOS transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/417—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
- H01L29/41725—Source or drain electrodes for field effect devices
- H01L29/41775—Source or drain electrodes for field effect devices characterised by the proximity or the relative position of the source or drain electrode and the gate electrode, e.g. the source or drain electrode separated from the gate electrode by side-walls or spreading around or above the gate electrode
- H01L29/41783—Raised source or drain electrodes self aligned with the gate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/417—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
- H01L29/41725—Source or drain electrodes for field effect devices
- H01L29/41766—Source or drain electrodes for field effect devices with at least part of the source or drain electrode having contact below the semiconductor surface, e.g. the source or drain electrode formed at least partially in a groove or with inclusions of conductor inside the semiconductor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/423—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
- H01L29/42312—Gate electrodes for field effect devices
- H01L29/42316—Gate electrodes for field effect devices for field-effect transistors
- H01L29/4232—Gate electrodes for field effect devices for field-effect transistors with insulated gate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/423—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
- H01L29/42312—Gate electrodes for field effect devices
- H01L29/42316—Gate electrodes for field effect devices for field-effect transistors
- H01L29/4232—Gate electrodes for field effect devices for field-effect transistors with insulated gate
- H01L29/42372—Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out
- H01L29/4238—Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out characterised by the surface lay-out
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/43—Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/45—Ohmic electrodes
- H01L29/456—Ohmic electrodes on silicon
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Thin Film Transistor (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
(産業上の利用分野)
本発明はスイッチングあるいは増幅を目的とした縦形半
導体装置およびその製造方法に関するものであり、特に
微細化および高性能化の技術に関するものである。
導体装置およびその製造方法に関するものであり、特に
微細化および高性能化の技術に関するものである。
(従来の技術)
MIS型半導体装置のうち、特にMOS FETは低耐
圧、低電力デバイスと従来考えられていたが、最近の半
導体製造技術あるいは回路設計技術等の発展に伴い、高
耐圧、大電力設計が可能4なり、現在ではパワーデバイ
スとしてその地位を確保するに至っている。
圧、低電力デバイスと従来考えられていたが、最近の半
導体製造技術あるいは回路設計技術等の発展に伴い、高
耐圧、大電力設計が可能4なり、現在ではパワーデバイ
スとしてその地位を確保するに至っている。
かかる高耐圧パワーMO3FETの代表的なものとして
■オフセットゲート構造、■V−Grooveあるいは
U−Groove構造、■DSA (Diffusio
n 5elf−八l ignme−nt)構造等が知ら
れているが、このうち製造技術、高性能化の点で有利な
従来のDSA構造のパワーMO3FET (以下O3A
MOSと称する)の電極形成後の平面図と、この平面
図におけるA−A線方向の断面゛構造図を第2図(a)
および(b)に示し、また、その順次の製造工程におけ
る断面構造を第3図(a)乃至(f)に示す。ただし、
第2図(a)ではソース電極は省いである。
■オフセットゲート構造、■V−Grooveあるいは
U−Groove構造、■DSA (Diffusio
n 5elf−八l ignme−nt)構造等が知ら
れているが、このうち製造技術、高性能化の点で有利な
従来のDSA構造のパワーMO3FET (以下O3A
MOSと称する)の電極形成後の平面図と、この平面
図におけるA−A線方向の断面゛構造図を第2図(a)
および(b)に示し、また、その順次の製造工程におけ
る断面構造を第3図(a)乃至(f)に示す。ただし、
第2図(a)ではソース電極は省いである。
O3A MOSは二重拡散によりチャンネルを形成する
もので、ゲート酸化膜5aを介して形成された格子状の
ゲート多結晶シリコン膜6に囲まれた同一の拡散窓を介
してチャンネル領域を形成するための不純物拡散(p型
半導体層4)と、ソース領域を形成するための不純物拡
散(n”型半導体層8)とを行っているのが特徴である
。この場合、チャンネル長さはp型半導体層4とn+型
型溝導体層8の拡散深さの差で決まる。絶縁膜5d上に
形成したソース電極9はソース領域を形成するn+型型
溝導体層8チャンネル領域を形成するp型半導体層4(
あるいはp+型型溝導体層3との両方にオーミック接触
している。ゲート電極形状は格子状のものとストライプ
状のものとが一般的であるが、ここでは格子状のものを
示す。n++半導体基板1がドレイン領域であり、その
上にn型エピタキシャル成長層2を堆積させたnオンn
+構造となっている。ドレイン電極は図示していないが
チップ裏面に形成されており、ゲート・ソース間に正の
電圧を加えてチャンネルをオンさせると電流は基板1よ
り縦方向に流れ、チャンネル領域4を通ってソース領域
8に流れ込む。なお、第2図(a)における破線は各セ
ルを構成する多結晶シリコン膜パターン6の開口の輪郭
を示すものである。
もので、ゲート酸化膜5aを介して形成された格子状の
ゲート多結晶シリコン膜6に囲まれた同一の拡散窓を介
してチャンネル領域を形成するための不純物拡散(p型
半導体層4)と、ソース領域を形成するための不純物拡
散(n”型半導体層8)とを行っているのが特徴である
。この場合、チャンネル長さはp型半導体層4とn+型
型溝導体層8の拡散深さの差で決まる。絶縁膜5d上に
形成したソース電極9はソース領域を形成するn+型型
溝導体層8チャンネル領域を形成するp型半導体層4(
あるいはp+型型溝導体層3との両方にオーミック接触
している。ゲート電極形状は格子状のものとストライプ
状のものとが一般的であるが、ここでは格子状のものを
示す。n++半導体基板1がドレイン領域であり、その
上にn型エピタキシャル成長層2を堆積させたnオンn
+構造となっている。ドレイン電極は図示していないが
チップ裏面に形成されており、ゲート・ソース間に正の
電圧を加えてチャンネルをオンさせると電流は基板1よ
り縦方向に流れ、チャンネル領域4を通ってソース領域
8に流れ込む。なお、第2図(a)における破線は各セ
ルを構成する多結晶シリコン膜パターン6の開口の輪郭
を示すものである。
次に、第3図(a)乃至(f)を用いて従来のO3AM
O3の製造工程を説明する。n゛型半導体基板1上にn
型エピタキシャル成長層2を、例えば比抵抗10〜25
ΩCm、厚さ30〜60μmに形成後、表面からp+型
型溝導体層3形成する。その後、ゲート酸化膜5aを約
1000人の厚さに形成した様子を第3図(a)に示す
。
O3の製造工程を説明する。n゛型半導体基板1上にn
型エピタキシャル成長層2を、例えば比抵抗10〜25
ΩCm、厚さ30〜60μmに形成後、表面からp+型
型溝導体層3形成する。その後、ゲート酸化膜5aを約
1000人の厚さに形成した様子を第3図(a)に示す
。
次に多結晶シリコン膜6を、例えば6000人の厚さに
堆積した後選択的にパターニングし、この多結晶シリコ
ン膜パターンをマスクにしてイオン注入を施し、チャン
ネル領域となるp型半導体層4を自己整合的に形成する
。この様子を第3図(b)に示す。
堆積した後選択的にパターニングし、この多結晶シリコ
ン膜パターンをマスクにしてイオン注入を施し、チャン
ネル領域となるp型半導体層4を自己整合的に形成する
。この様子を第3図(b)に示す。
続いてフォト・エツチング技術にてフォトレジスト7を
用いて、ソース領域となるn+型型半体体層8形成すべ
き予定部に選択的に開口を形成した様子を第3図(C)
に示す。
用いて、ソース領域となるn+型型半体体層8形成すべ
き予定部に選択的に開口を形成した様子を第3図(C)
に示す。
次にソース領域となるn゛型 半導体層8および酸化膜
5bを形成しく第3図(d) に図示)、その上にCV
D法にてPSG(Phospho 5ilicate
Glass)膜5Cを約8000人の厚さに堆積した様
子を第3図(e)に示す。第2図(b)ではこの酸化膜
5bとPSG膜5Cを合わせて第2絶縁膜5dとして示
しである。
5bを形成しく第3図(d) に図示)、その上にCV
D法にてPSG(Phospho 5ilicate
Glass)膜5Cを約8000人の厚さに堆積した様
子を第3図(e)に示す。第2図(b)ではこの酸化膜
5bとPSG膜5Cを合わせて第2絶縁膜5dとして示
しである。
次に、各種熱処理を施した後に酸化膜5bおよびPSG
膜5Cに電極取り出し開口部10aを形成し、アルミニ
ウム(Aj2)電極9を形成することによってソース・
ドレイン間耐圧V63.が200〜600v程度のDS
A I、Ins FBTが完成する。この様子を第3図
(f)に示す。
膜5Cに電極取り出し開口部10aを形成し、アルミニ
ウム(Aj2)電極9を形成することによってソース・
ドレイン間耐圧V63.が200〜600v程度のDS
A I、Ins FBTが完成する。この様子を第3図
(f)に示す。
一般的にMOS FETは少数キャリアの蓄積がないた
め高速スイッチングが可能でドレイン電流が負の温度係
数を持つため熱的安定性が高い等大電力用素子として長
所を持っている反面、バイポーラ型トランジスタと比較
した場合多数キャリア素子であるため高耐圧化と大電力
化の相反関係が著しく、高耐圧化に必要な基板抵抗層が
そのまま飽和電圧の上昇に結びつき、同一チップ面積で
はオン抵抗が大きくなるという欠点があった。かかる問
題を解決するためにはFBTの電力通路の抵抗、特にド
レイン抵抗の低減を図ることが必要である。
め高速スイッチングが可能でドレイン電流が負の温度係
数を持つため熱的安定性が高い等大電力用素子として長
所を持っている反面、バイポーラ型トランジスタと比較
した場合多数キャリア素子であるため高耐圧化と大電力
化の相反関係が著しく、高耐圧化に必要な基板抵抗層が
そのまま飽和電圧の上昇に結びつき、同一チップ面積で
はオン抵抗が大きくなるという欠点があった。かかる問
題を解決するためにはFBTの電力通路の抵抗、特にド
レイン抵抗の低減を図ることが必要である。
換言すれば、いかにドレインの面積効率を上げるかとい
うことであり、このためには微細加工技術を駆使して最
良パターン設計を行わなければならない。これらを満足
させる構造として一般的にはDSA MO3′FBTが
採用されている。
うことであり、このためには微細加工技術を駆使して最
良パターン設計を行わなければならない。これらを満足
させる構造として一般的にはDSA MO3′FBTが
採用されている。
(発明が解決しようとする問題点)
しかしながら従来のDSA MOS FBTの構造は必
ずしも最適なものとはなっていない。限られたシリコン
・チップ面積内に電流通路の幅、つまりチャンネルの周
縁長であるチャンネル幅を長くとれるような多結晶シリ
コン膜パターンやチャンネル領域の形状について種々の
工夫が必要である。チャンネル幅を長くすることによっ
てドレイン電流を大きくすることが可能で、しかも大電
流領域での相互コンダクタンスgつも大きなものが得ら
れる。
ずしも最適なものとはなっていない。限られたシリコン
・チップ面積内に電流通路の幅、つまりチャンネルの周
縁長であるチャンネル幅を長くとれるような多結晶シリ
コン膜パターンやチャンネル領域の形状について種々の
工夫が必要である。チャンネル幅を長くすることによっ
てドレイン電流を大きくすることが可能で、しかも大電
流領域での相互コンダクタンスgつも大きなものが得ら
れる。
これらがひいてはオン抵抗の低減化を可能にする最大の
要因であるため、いかにして限られた面積内でチャンネ
ル幅を長くするかが、最大の目標であった。
要因であるため、いかにして限られた面積内でチャンネ
ル幅を長くするかが、最大の目標であった。
上述した従来のDSA MOS FBTではチャンネル
領域とソース領域を二重拡散で形成しているため、チャ
ンネル領域が表面に沿う方向に見て不純物濃度勾配を有
することになり、その結果ソース領域の拡散の深さの不
均一性によってゲートしきい値電圧が変動することにな
る。このため、チャンネル領域を、例えば4〜5μmと
深くし、ソース領域を1μmと浅く形成して濃度勾配に
影響されないようにしている。しかしながら、このよう
にチャンネル領域が深くなると相互コンダクタンスg1
が小さくなってオン抵抗を低くすることができず、その
ためスイッチングスピードが高速とならない欠点があっ
た。
領域とソース領域を二重拡散で形成しているため、チャ
ンネル領域が表面に沿う方向に見て不純物濃度勾配を有
することになり、その結果ソース領域の拡散の深さの不
均一性によってゲートしきい値電圧が変動することにな
る。このため、チャンネル領域を、例えば4〜5μmと
深くし、ソース領域を1μmと浅く形成して濃度勾配に
影響されないようにしている。しかしながら、このよう
にチャンネル領域が深くなると相互コンダクタンスg1
が小さくなってオン抵抗を低くすることができず、その
ためスイッチングスピードが高速とならない欠点があっ
た。
このような欠点を除去するために、本発明者は特開昭6
1−158180号および同61−158181号公報
に記載されているように不純物のイオン注入によってチ
ャンネル領域を形成することを提案している。
1−158180号および同61−158181号公報
に記載されているように不純物のイオン注入によってチ
ャンネル領域を形成することを提案している。
例えば特開昭61−158180号公報においてはゲー
ト多結晶シリコンパターンの上にオーバーハング状に絶
縁膜を形成し、チャンネル領域形成のためのイオン注入
はこの絶縁膜を透して行い、ソース領域形成のためのイ
オン注入は絶縁膜をマスクとして行うことによってチャ
ンネル領域を浅くしかも均一な不純物濃度で形成するよ
うにしている。また、特開昭61−158181号公報
では、ゲート多結晶シリコンパターンの上に選択的にマ
スクを形成してチャンネル領域形成のためのイオン注入
を行い、次にゲート多結晶シリコンパターンをマスクと
してソース領域形成のためのイオン注入を行って不純物
濃度が均一で浅いチャンネル領域を形成するようにして
いる。
ト多結晶シリコンパターンの上にオーバーハング状に絶
縁膜を形成し、チャンネル領域形成のためのイオン注入
はこの絶縁膜を透して行い、ソース領域形成のためのイ
オン注入は絶縁膜をマスクとして行うことによってチャ
ンネル領域を浅くしかも均一な不純物濃度で形成するよ
うにしている。また、特開昭61−158181号公報
では、ゲート多結晶シリコンパターンの上に選択的にマ
スクを形成してチャンネル領域形成のためのイオン注入
を行い、次にゲート多結晶シリコンパターンをマスクと
してソース領域形成のためのイオン注入を行って不純物
濃度が均一で浅いチャンネル領域を形成するようにして
いる。
しかしながら、これらの方法ではゲート多結晶シリコン
パターンがイオン注入のためのマスクとして作用してい
るため、このゲート多結晶シリコンパターンはソース領
域の上方まで延在させることはできず、ゲート多結晶シ
リコンパターンは薄いゲート酸化膜を介してエピタキシ
ャル層の表面上に形成せざるを得ない。一方、ゲート多
結晶シリコンパターンのエッヂでは電界集中が起こり易
いが、これによって薄いゲート酸化膜が破壊され、ゲー
トソース間で短絡が生じたり、ゲートしきい値電圧より
も低いゲート電圧で電流が流れるような事態が生ずる欠
点がある。
パターンがイオン注入のためのマスクとして作用してい
るため、このゲート多結晶シリコンパターンはソース領
域の上方まで延在させることはできず、ゲート多結晶シ
リコンパターンは薄いゲート酸化膜を介してエピタキシ
ャル層の表面上に形成せざるを得ない。一方、ゲート多
結晶シリコンパターンのエッヂでは電界集中が起こり易
いが、これによって薄いゲート酸化膜が破壊され、ゲー
トソース間で短絡が生じたり、ゲートしきい値電圧より
も低いゲート電圧で電流が流れるような事態が生ずる欠
点がある。
本発明は上述した点に鑑みて為されたもので、チャンネ
ル領域に不純物濃度勾配をなくしてゲートしきい値電圧
を安定とし、しかもゲート多結晶シリコンパターンのエ
ッ°ヂ付近に厚い絶縁膜を設けてエッヂ部での電界集中
による破壊をなくすことができ、さらにソース領域の上
に多結晶シリコンパターンを設けることによりソース領
域の表面濃度を高くし、その結果としてオン抵抗を低く
することができるとともにこの多結晶シリコンパターン
を配線に利用することによってパターンの微細化が可能
となり、チャンネル幅を長くしてオン抵抗を一層低くす
ることができる縦形半導体装置およびその製造方法を提
供しようとするものである。
ル領域に不純物濃度勾配をなくしてゲートしきい値電圧
を安定とし、しかもゲート多結晶シリコンパターンのエ
ッ°ヂ付近に厚い絶縁膜を設けてエッヂ部での電界集中
による破壊をなくすことができ、さらにソース領域の上
に多結晶シリコンパターンを設けることによりソース領
域の表面濃度を高くし、その結果としてオン抵抗を低く
することができるとともにこの多結晶シリコンパターン
を配線に利用することによってパターンの微細化が可能
となり、チャンネル幅を長くしてオン抵抗を一層低くす
ることができる縦形半導体装置およびその製造方法を提
供しようとするものである。
(問題点を解決するための手段)
本発明の縦形半導体装置は、凹部を有する一導電型の半
導体基体と、この半導体基体の表面に、前記凹部を囲む
ように凹部よりも深く形成された逆導電型の第1の半導
体領域と、この第1半導体領域内に形成された一導電型
の第2の半導体領域と、この第2半導体領域上に形成さ
れた半導体膜または導電体膜より成る第1の導体パター
ンと、前記半導体基体の凹部全体の上および前記第1導
体パターンの一部分の上に形成された第1の絶縁膜と、
この第1絶縁膜上に、前記第1導体パターンと部分的に
重なるように形成された半導体膜または導電体膜より成
る第2の導体パターンと、この第2導体パターンの上に
形成された第2の絶縁膜と、この第2絶縁膜上に、前記
第1導体バクーンと接続するように形成された金属電極
膜とを具゛えることを特徴とするものである。
導体基体と、この半導体基体の表面に、前記凹部を囲む
ように凹部よりも深く形成された逆導電型の第1の半導
体領域と、この第1半導体領域内に形成された一導電型
の第2の半導体領域と、この第2半導体領域上に形成さ
れた半導体膜または導電体膜より成る第1の導体パター
ンと、前記半導体基体の凹部全体の上および前記第1導
体パターンの一部分の上に形成された第1の絶縁膜と、
この第1絶縁膜上に、前記第1導体パターンと部分的に
重なるように形成された半導体膜または導電体膜より成
る第2の導体パターンと、この第2導体パターンの上に
形成された第2の絶縁膜と、この第2絶縁膜上に、前記
第1導体バクーンと接続するように形成された金属電極
膜とを具゛えることを特徴とするものである。
さらに本発明による縦形半導体装置の製造方法は、一導
電型の半導体基体の表面に一様に逆導電型の不純物をイ
オン注入する工程と、この半導体基体表面上に、一導電
型の不純物を含む多結晶半導体膜より成る第1導体パタ
ーンを部分的に形成する工程と、この第1導体パターン
の上にオーバーハング状にマスクを形成する工程と、こ
のマスクを介して前記半導体基体表面を、そこにイオン
注入した不純物のレベルよりも深く除去して凹部を形成
する工程と、全体を熱処理して前記イオン注入した不純
物を半導体基体中に拡散させて前記凹部よりも深い逆導
電型の第1半導体領域を形成するとともに前記多結晶半
導体パターンから一導電型の不純物を半導体基体中に拡
散させて前記第1半導体領域内に一導電型の第2半導体
領域を形成する工程と、前記半導体基体の凹部の表面全
体および前記第1導体パターンの一部分の上に第1の絶
縁膜を形成する工程と、この第1絶縁膜上に、半導体膜
または導電体膜より成る第2の導体パターンを形成する
工程と、この第2導体パターン上に第2の絶縁膜を形成
する工程と、この第2絶縁膜上に、前記第1導体パター
ンと接触するように金属電極膜を形成する工程とを具え
ることを特徴とするものである。
電型の半導体基体の表面に一様に逆導電型の不純物をイ
オン注入する工程と、この半導体基体表面上に、一導電
型の不純物を含む多結晶半導体膜より成る第1導体パタ
ーンを部分的に形成する工程と、この第1導体パターン
の上にオーバーハング状にマスクを形成する工程と、こ
のマスクを介して前記半導体基体表面を、そこにイオン
注入した不純物のレベルよりも深く除去して凹部を形成
する工程と、全体を熱処理して前記イオン注入した不純
物を半導体基体中に拡散させて前記凹部よりも深い逆導
電型の第1半導体領域を形成するとともに前記多結晶半
導体パターンから一導電型の不純物を半導体基体中に拡
散させて前記第1半導体領域内に一導電型の第2半導体
領域を形成する工程と、前記半導体基体の凹部の表面全
体および前記第1導体パターンの一部分の上に第1の絶
縁膜を形成する工程と、この第1絶縁膜上に、半導体膜
または導電体膜より成る第2の導体パターンを形成する
工程と、この第2導体パターン上に第2の絶縁膜を形成
する工程と、この第2絶縁膜上に、前記第1導体パター
ンと接触するように金属電極膜を形成する工程とを具え
ることを特徴とするものである。
(作 用)
上述した本発明の縦形半導体装置においては、チャンネ
ル領域を構成する第1半導体領域はイオン注入によって
形成できるので浅く形成しても不純物濃度を均一とする
ことができ、したがってゲートシきい値電圧を安定とす
ることができるとともに相互コンダクタンスg、を大き
くすることができ、スイッチング・スピードを向上する
ことができる。また、ゲート電極パターンを構成する第
2の導体パターンは第1絶縁膜を介して第1の導体パタ
ーン上に部分的に延在させるのでゲート電極パターンの
エッヂで電界集中が起こっても絶縁破壊される恐れがな
くなる。特に、第1の導体パターン上の第1絶縁膜を厚
く形成する場合には、絶縁破壊はより確実に防止される
ことになる。また、ソースまたはドレイン領域として作
用する一導電型の第2半導体領域の上には一導電型の不
純物を含む多結晶半導体パターンが存在しているため、
この第2半導体領域の表面濃度を高くすることができ、
そのため特性面でオン抵抗を低くすることができる。ま
た、この多結晶半導体パターンは配線に使用することが
できるため、パターンの微細化が可能となり、チャンネ
ル幅をより長くすることができ、オン抵抗の低減化が図
れる。
ル領域を構成する第1半導体領域はイオン注入によって
形成できるので浅く形成しても不純物濃度を均一とする
ことができ、したがってゲートシきい値電圧を安定とす
ることができるとともに相互コンダクタンスg、を大き
くすることができ、スイッチング・スピードを向上する
ことができる。また、ゲート電極パターンを構成する第
2の導体パターンは第1絶縁膜を介して第1の導体パタ
ーン上に部分的に延在させるのでゲート電極パターンの
エッヂで電界集中が起こっても絶縁破壊される恐れがな
くなる。特に、第1の導体パターン上の第1絶縁膜を厚
く形成する場合には、絶縁破壊はより確実に防止される
ことになる。また、ソースまたはドレイン領域として作
用する一導電型の第2半導体領域の上には一導電型の不
純物を含む多結晶半導体パターンが存在しているため、
この第2半導体領域の表面濃度を高くすることができ、
そのため特性面でオン抵抗を低くすることができる。ま
た、この多結晶半導体パターンは配線に使用することが
できるため、パターンの微細化が可能となり、チャンネ
ル幅をより長くすることができ、オン抵抗の低減化が図
れる。
(実施例)
第1図(a)〜(f)は本発明による縦形半導体装置の
一実施例を製造する方法の順次の製造工程における断面
図である。
一実施例を製造する方法の順次の製造工程における断面
図である。
先ず、第1図(a)に示すように、n型不純物を高濃度
にドープしたn゛型シリコン基板11上に比抵抗が1〜
2Ω−cmのn型エピタキシャルシリコ7層12を約1
0〜15μmの厚さに堆積してnオンn゛構造の半導体
基体を構成する。このn型エピタキシャル層12の表面
には、例えば1000人程度0酸化膜13を形成し、そ
の後選択的にp゛型、半導体層14を拡散により形成す
る。また、酸化膜13を介してp型不純物、例えばボロ
ンをイオン注入する。このように注入されたボロンイオ
ンを符号15で示す。
にドープしたn゛型シリコン基板11上に比抵抗が1〜
2Ω−cmのn型エピタキシャルシリコ7層12を約1
0〜15μmの厚さに堆積してnオンn゛構造の半導体
基体を構成する。このn型エピタキシャル層12の表面
には、例えば1000人程度0酸化膜13を形成し、そ
の後選択的にp゛型、半導体層14を拡散により形成す
る。また、酸化膜13を介してp型不純物、例えばボロ
ンをイオン注入する。このように注入されたボロンイオ
ンを符号15で示す。
次に、酸化膜13を除去した後、n型不純物を多情にド
ープした多結晶シリコン層16を約5000への厚さに
形成し、続いてマスク材、例えばフォトレジスト膜17
をマスクとしてn+型多結晶シリコン膜16を選択的に
バターニングした様子を第1図(ハ)に示す。この場合
、n“型多結晶シリコン膜16はアンダーエッチされ、
フォトレジストより成るマスク層17はオーバーハング
した状態となる。この実施例ではマスク層17をフォト
レジストを以て構成するが、CVD−PSG、 5ID
2あるいは513N4などの耐エツチング材料で形成す
ることもできる。また、多結晶シリコン膜16にはn型
不純物を多量にドープしたが、不純物を含まないアンド
−ブト多結晶シリコンを一旦形成した後不純物をドープ
することもできる。
ープした多結晶シリコン層16を約5000への厚さに
形成し、続いてマスク材、例えばフォトレジスト膜17
をマスクとしてn+型多結晶シリコン膜16を選択的に
バターニングした様子を第1図(ハ)に示す。この場合
、n“型多結晶シリコン膜16はアンダーエッチされ、
フォトレジストより成るマスク層17はオーバーハング
した状態となる。この実施例ではマスク層17をフォト
レジストを以て構成するが、CVD−PSG、 5ID
2あるいは513N4などの耐エツチング材料で形成す
ることもできる。また、多結晶シリコン膜16にはn型
不純物を多量にドープしたが、不純物を含まないアンド
−ブト多結晶シリコンを一旦形成した後不純物をドープ
することもできる。
次に、フォトレジスト膜17をマスクとしてエピタキシ
ャル層12の表面に、リアクティブ・イオン・エツチン
グ(RIB)等の異方性エツチングを施し、開口内にあ
るエピタキシャル層120表面に注入されたボロンイオ
ン15を除去するように凹部12aを形成する。この様
子を第1図(C)に示す。
ャル層12の表面に、リアクティブ・イオン・エツチン
グ(RIB)等の異方性エツチングを施し、開口内にあ
るエピタキシャル層120表面に注入されたボロンイオ
ン15を除去するように凹部12aを形成する。この様
子を第1図(C)に示す。
次にフォトレジスト膜17を除去した後エピタキシャル
層12の凹部12aの表面および多結晶シリコン膜パタ
ーン16の表面に500〜1000人の厚さのゲート酸
化膜18を形成する。この熱酸化処理中、ボロンイオン
15はエピタキシャル層12内に拡散してp型チャンネ
ル領域19が形成されるととも多結晶シリコン膜16か
らn型不純物がエピタキシャル層12中に拡散してn゛
型ソース領域20が同時に形成される。また、この熱酸
化中、多結晶シリコン膜パターン16の表面に形成され
る酸化膜の厚さは、エピタキシャル@12の凹部12&
の表面に形成される酸化膜の厚さの2倍程度と厚くなる
。この多結晶シリコン膜パターン16上の酸化膜をさら
に厚くするために、全体をウェットエツチングした後、
凹部12aの上の酸化膜が消滅するようにエツチングし
、さらに熱酸化により凹部の表面にゲート酸化膜を形成
することもできる。このような方法では、多結晶シリコ
ン上には、ウェット酸化により単結晶シリコン上よりも
遥かに厚い(100倍程厚い)酸化膜が形成できるので
、多結晶シリコンパターン16上にきわめて厚い酸化膜
を形成することができる。
層12の凹部12aの表面および多結晶シリコン膜パタ
ーン16の表面に500〜1000人の厚さのゲート酸
化膜18を形成する。この熱酸化処理中、ボロンイオン
15はエピタキシャル層12内に拡散してp型チャンネ
ル領域19が形成されるととも多結晶シリコン膜16か
らn型不純物がエピタキシャル層12中に拡散してn゛
型ソース領域20が同時に形成される。また、この熱酸
化中、多結晶シリコン膜パターン16の表面に形成され
る酸化膜の厚さは、エピタキシャル@12の凹部12&
の表面に形成される酸化膜の厚さの2倍程度と厚くなる
。この多結晶シリコン膜パターン16上の酸化膜をさら
に厚くするために、全体をウェットエツチングした後、
凹部12aの上の酸化膜が消滅するようにエツチングし
、さらに熱酸化により凹部の表面にゲート酸化膜を形成
することもできる。このような方法では、多結晶シリコ
ン上には、ウェット酸化により単結晶シリコン上よりも
遥かに厚い(100倍程厚い)酸化膜が形成できるので
、多結晶シリコンパターン16上にきわめて厚い酸化膜
を形成することができる。
続いて、ゲート酸化膜18の上に多結晶シリコン膜を約
5000人の厚さに堆積し、p型またはn型の不純物を
多量にドープし、さらに選択的にパターニングしてゲー
ト多結晶シリコンパターン21を形成した様子を第1図
(e)に示す。尚、このゲート多結晶シリコンパターン
21は、先に形成したn゛型のソース多結晶シリコンパ
ターン16の上に厚い酸化膜18を介して部分的に重な
るようにバターニングする。
5000人の厚さに堆積し、p型またはn型の不純物を
多量にドープし、さらに選択的にパターニングしてゲー
ト多結晶シリコンパターン21を形成した様子を第1図
(e)に示す。尚、このゲート多結晶シリコンパターン
21は、先に形成したn゛型のソース多結晶シリコンパ
ターン16の上に厚い酸化膜18を介して部分的に重な
るようにバターニングする。
次に、ゲート多結晶シリコンパターン21の上に、CV
D−3iO□まりLLPsGより成る絶縁膜22を約3
000〜5000への厚さに形成した後、ソース電極と
して作用するアルミニウムより成る金属電極膜23を4
μm程度の厚さに形成した様子を第1図(f)に示す。
D−3iO□まりLLPsGより成る絶縁膜22を約3
000〜5000への厚さに形成した後、ソース電極と
して作用するアルミニウムより成る金属電極膜23を4
μm程度の厚さに形成した様子を第1図(f)に示す。
なお、第1図(f)では示していないが、n+型シリコ
ン基板11の裏面にはドレイン電極膜を形成して縦形M
O3FBTを完成する。
ン基板11の裏面にはドレイン電極膜を形成して縦形M
O3FBTを完成する。
本発明は上述した実施例に限定されるものではなく幾多
の変更や変形が可能である。例えば上述した実施例では
ゲート電極材料を多結晶シリコンとしたが、これに限ら
れるものではなく 、MOI Nl。
の変更や変形が可能である。例えば上述した実施例では
ゲート電極材料を多結晶シリコンとしたが、これに限ら
れるものではなく 、MOI Nl。
Cr、 Ti等の高融点金属や、モリブデンシリサイド
、ニッケルシリサイド、白金シリサイド等の高融点金属
化合物とすることもできる。また、n導電型とn導電型
とは反対としてもよい。さらに、上述した実施例ではエ
ピタキシャル層表面にソース領域を形成し、n+型基板
をドレイン領域としたが、この関係を逆にすることもで
きる。また、上述した実施例ではチャンネル領域を構成
するp型半導体層と一体的にp゛゛半導体層を形成した
が、このp゛゛半導体層は必ずしも必要ではない。
、ニッケルシリサイド、白金シリサイド等の高融点金属
化合物とすることもできる。また、n導電型とn導電型
とは反対としてもよい。さらに、上述した実施例ではエ
ピタキシャル層表面にソース領域を形成し、n+型基板
をドレイン領域としたが、この関係を逆にすることもで
きる。また、上述した実施例ではチャンネル領域を構成
するp型半導体層と一体的にp゛゛半導体層を形成した
が、このp゛゛半導体層は必ずしも必要ではない。
(発明の効果)
上述した本発明の効果を要約すると次の通りである。
(1)従来のO3八〇〇S FP、Tのように2重拡散
によってチャンネル領域を形成せずに、半導体基体の表
面から不純物をイオン注入することによってチャンネル
領域を形成しているので、チャンネル領域には不純物濃
度勾配がなく、ゲートしきい値電圧が変動する恐れはな
い。
によってチャンネル領域を形成せずに、半導体基体の表
面から不純物をイオン注入することによってチャンネル
領域を形成しているので、チャンネル領域には不純物濃
度勾配がなく、ゲートしきい値電圧が変動する恐れはな
い。
(2)上述したようにチャンネル領域の表面に濃度勾配
がないため、チャンネル長さをきわめて短くすることが
でき、その結果としてスイッチング・スピー・ドが向上
する。
がないため、チャンネル長さをきわめて短くすることが
でき、その結果としてスイッチング・スピー・ドが向上
する。
(3) ソースまたはドレイン領域の上に多結晶シリ
コンパターンが存在し、さらにその上に厚い絶縁膜を介
してゲート多結晶シリコンパターンが存在しているため
、ゲート多結晶シリコンパターンのエッヂ付近で電界集
中が起こってもゲート酸化膜の破壊が生じない。従来の
縦形半導体装置の不良原因は殆どがゲート不良であった
から、本発明によって歩留りの著しい向上が期待できる
。
コンパターンが存在し、さらにその上に厚い絶縁膜を介
してゲート多結晶シリコンパターンが存在しているため
、ゲート多結晶シリコンパターンのエッヂ付近で電界集
中が起こってもゲート酸化膜の破壊が生じない。従来の
縦形半導体装置の不良原因は殆どがゲート不良であった
から、本発明によって歩留りの著しい向上が期待できる
。
(4)ソースまたはドレイン領域の上に不純物を多量に
ドープした多結晶シリコンパターンが存在するため、ソ
ースまたはドレイン領域の表面不純物濃度を高くするこ
とができ、その結果としてオン抵抗を低くすることがで
きる。
ドープした多結晶シリコンパターンが存在するため、ソ
ースまたはドレイン領域の表面不純物濃度を高くするこ
とができ、その結果としてオン抵抗を低くすることがで
きる。
(5)ソースまたはドレイン領域の上の多結晶シリコン
パターンを配線として利用することができるので、パタ
ーンの微細化が可能となり、チャンネル幅をより一層長
くすることができ、これによってオン抵抗をさらに低く
抑えることができる。
パターンを配線として利用することができるので、パタ
ーンの微細化が可能となり、チャンネル幅をより一層長
くすることができ、これによってオン抵抗をさらに低く
抑えることができる。
第1図(a)〜(f)は本発明による縦形半導体装置の
一実施例の順次の製造工程における構成を示す断面図、 第2図(a)および(b)は従来の縦形半導体装置の構
造を示す平面図および断面図、 第3図(a)〜(f)は従来の縦形半導体装置の順次の
製造工程における構成を示す断面図である。 11・・・n+型シリコン基板 12・・・n型エピタキシャル層 12a・・・凹部 13・・・絶縁膜14・
・・p”型半導体層 15・・・イオン注入された不純物 16・・・n゛型型詰結晶シリコンパターン1フ・・フ
ォトレジスト膜 18・・・ゲート酸化膜19・・・p
型半導体領域 20・・・n゛゛半導体領域 21・・・ケート多結晶シリコンパターン22・・・絶
縁膜 23・・・金属電極膜特許出願人
ティーディーケイ株式会社第3図 (a) 第3図 (d) (e)
一実施例の順次の製造工程における構成を示す断面図、 第2図(a)および(b)は従来の縦形半導体装置の構
造を示す平面図および断面図、 第3図(a)〜(f)は従来の縦形半導体装置の順次の
製造工程における構成を示す断面図である。 11・・・n+型シリコン基板 12・・・n型エピタキシャル層 12a・・・凹部 13・・・絶縁膜14・
・・p”型半導体層 15・・・イオン注入された不純物 16・・・n゛型型詰結晶シリコンパターン1フ・・フ
ォトレジスト膜 18・・・ゲート酸化膜19・・・p
型半導体領域 20・・・n゛゛半導体領域 21・・・ケート多結晶シリコンパターン22・・・絶
縁膜 23・・・金属電極膜特許出願人
ティーディーケイ株式会社第3図 (a) 第3図 (d) (e)
Claims (1)
- 【特許請求の範囲】 1、凹部を有する一導電型の半導体基体と、この半導体
基体の表面に、前記凹部を囲む ように凹部よりも深く形成された逆導電型の第1の半導
体領域と、 この第1半導体領域内に形成された一導電型の第2の半
導体領域と、 この第2半導体領域上に形成された半導体膜または導電
体膜より成る第1の導体パターンと、 前記半導体基体の凹部全体の上および前記第1導体パタ
ーンの一部分の上に形成された第1の絶縁膜と、 この第1絶縁膜上に、前記第1導体パターンと部分的に
重なるように形成された半導体膜または導電体膜より成
る第2の導体パターンと、 この第2導体パターンの上に形成された第2の絶縁膜と
、 この第2絶縁膜上に、前記第1導体パターンと接続する
ように形成された金属電極膜とを具えることを特徴とす
る縦形半導体装置。 2、一導電型の半導体基体の表面に一様に逆導電型の不
純物をイオン注入する工程と、 この半導体基体表面上に、一導電型の不純物を含む多結
晶半導体膜より成る第1導体パターンを部分的に形成す
る工程と、 この第1導体パターンの上にオーバーハング状にマスク
を形成する工程と、 このマスクを介して前記半導体基体表面を、そこにイオ
ン注入した不純物のレベルよりも深く除去して凹部を形
成する工程と、 全体を熱処理して前記イオン注入した不純物を半導体基
体中に拡散させて前記凹部よりも深い逆導電型の第1半
導体領域を形成するとともに前記多結晶半導体パターン
から一導電型の不純物を半導体基体中に拡散させて前記
第1半導体領域内に一導電型の第2半導体領域を形成す
る工程と、 前記半導体基体の凹部の表面全体および前記第1導体パ
ターンの一部分の上に第1の絶縁膜を形成する工程と、 この第1絶縁膜上に、半導体膜または導電体膜より成る
第2の導体パターンを形成する工程と、 この第2導体パターン上に第2の絶縁膜を形成する工程
と、この第2絶縁膜上に、前記第1導体パターンと接触
するように金属電極膜を形成する工程とを具えることを
特徴とする縦形半導体装置の製造方法。 3、前記第1絶縁膜を、半導体基体の凹部上に位置する
部分の厚さが他の部分の厚さよりも薄くなるように形成
したことを特徴とする特許請求の範囲2記載の縦形半導
体装置の製造方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP62043176A JPS63211764A (ja) | 1987-02-27 | 1987-02-27 | 縦形半導体装置およびその製造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP62043176A JPS63211764A (ja) | 1987-02-27 | 1987-02-27 | 縦形半導体装置およびその製造方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS63211764A true JPS63211764A (ja) | 1988-09-02 |
Family
ID=12656574
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP62043176A Pending JPS63211764A (ja) | 1987-02-27 | 1987-02-27 | 縦形半導体装置およびその製造方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS63211764A (ja) |
-
1987
- 1987-02-27 JP JP62043176A patent/JPS63211764A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2585331B2 (ja) | 高耐圧プレーナ素子 | |
KR101267293B1 (ko) | 개선된 성능 및 방법을 가진 전력 반도체 디바이스 | |
US20030057478A1 (en) | Mos-gated power semiconductor device | |
JP3915180B2 (ja) | トレンチ型mos半導体装置およびその製造方法 | |
JPH0629532A (ja) | Mosfet及びその製造方法 | |
KR100762545B1 (ko) | Lmosfet 및 그 제조 방법 | |
JP2006286953A (ja) | 半導体装置およびその製造方法 | |
JPS6237965A (ja) | 縦形半導体装置およびその製造方法 | |
US6268626B1 (en) | DMOS field effect transistor with improved electrical characteristics and method for manufacturing the same | |
US6603173B1 (en) | Vertical type MOSFET | |
JPH10229193A (ja) | コンタクト窓からベース注入されたpチャネルmosゲート制御素子の製造方法及び半導体素子 | |
KR19990050418A (ko) | 이중 필드판 구조를 갖는 전력소자 | |
JPS63211764A (ja) | 縦形半導体装置およびその製造方法 | |
JPS6225457A (ja) | 縦形半導体装置の製造方法 | |
JPS63211765A (ja) | 縦形半導体装置およびその製造方法 | |
CN212113722U (zh) | 具有肖特基二极管的半导体器件 | |
JPS63227059A (ja) | 半導体装置およびその製造方法 | |
JPS62229977A (ja) | 導電変調型mosfetの製造方法 | |
JPS6226859A (ja) | 縦形半導体装置およびその製造方法 | |
JPS6055995B2 (ja) | 接合型電界効果トランジスタ | |
JPS6225456A (ja) | 縦形半導体装置及びその製造方法 | |
JPS63305566A (ja) | 半導体装置およびその製造方法 | |
JP2003115585A (ja) | 半導体装置の製造方法 | |
CN117457738A (zh) | 一种降低表面温度的ldmos结构及其制备方法 | |
JPH09121053A (ja) | 縦型の電界効果型トランジスタ及びその製造方法 |