JPS63209321A - 大規模集積回路の内部回路切換装置 - Google Patents

大規模集積回路の内部回路切換装置

Info

Publication number
JPS63209321A
JPS63209321A JP62041393A JP4139387A JPS63209321A JP S63209321 A JPS63209321 A JP S63209321A JP 62041393 A JP62041393 A JP 62041393A JP 4139387 A JP4139387 A JP 4139387A JP S63209321 A JPS63209321 A JP S63209321A
Authority
JP
Japan
Prior art keywords
circuit
circuits
selector
output
demultiplexer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP62041393A
Other languages
English (en)
Inventor
Akihiro Uchino
内野 昭浩
Toshiyuki Matsuzaki
松崎 敏之
Teruaki Aoki
照明 青木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Cable Ltd
Original Assignee
Hitachi Cable Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Cable Ltd filed Critical Hitachi Cable Ltd
Priority to JP62041393A priority Critical patent/JPS63209321A/ja
Publication of JPS63209321A publication Critical patent/JPS63209321A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明は大規模集積回路(LSI>内部の回路切換装置
に係り、特に選択されない回路を非作動として消費電力
を改善したものに関する。
[従来の技術] 従来のLSI内部の回路切換装置を第2図に・示す。た
だし、第2図では切換えられる回路が2つの場合を示し
ているが、3つ以上の回路でも同じである。
入力信号がLSllの内部回路4.5に並列に入力し、
それぞれの回路で処理された後セレクタ10へ供給され
る。セレクタ10は回路4.5の出力のうち外部端子3
から入力される外部選択信号により指定する1つの出力
を外部デバイスへ出力する。
[発明が解決しようとする問題点] 上述した装置では、外部の選択信号をセレクタ10に入
力して複数の回路4.5の出力結果を1つ選択して外部
へ出力するが、このとき選択されていない回路も動作し
ているため消費電力が大きいという欠点があった。また
、選択されていない回路が動作することにより、選択さ
れて動作している回路へのノイズの影響もあった。特に
集積度の大きなLSIにとっては、これらの欠点や影響
は重大な問題となっていた。
本発明は前記した従来技術の欠点に鑑みてなされたもの
で、消費電力を低減し、ノイズの発生を減少させるLS
Iの内部回路切換装置を提供することにある。
[問題点を解決するための手段] 本発明のLSIの内部回路切換装置は、LSIの内部に
設けられた異なる機能をもつ複数の回路を選択するデマ
ルチプレクサとセレクタとを備えている。
デマルチプレクサは、上記複数の回路のうち任意の1つ
を選択して、この選択された回路の回路入力に入力信号
を与えて作動状態にすると共に、他の回路入力を゛H″
レベル又は11111レベルに固定して他の回路を非作
動状態にする。
セレクタは上記複数の回路から任意の1つを選択して、
その回路の出力信号を外部デバイスへ出力する。
そして、外部から選択信号を上記デマルチプレクサとセ
レクタとに与えて、選択された共通の回路の出力信号の
みを外部デバイスへ出力するようにしたものである。
[作 用] デマルチプレクサ部とセレクタ部とに外部から選択信号
が与えられると、複数の回路のうちの特定の1つが選択
され、その回路入力に入力信号が与えられて作動状態と
なり、その回路出力信号が外部デバイスへ出力される。
選択されなかった他の回路は、その入力に入力信号が入
らず固定されるため非作動状態となる。また、回路出力
も固定されるため選択された回路出力に影響を与えない
[実施例] 本発明の一実施例を第1図を用いて説明する。
第1図は本発明のLSIの内部回路切換装置例である。
2はデマルチプレフナであり、外部端子3から入る外部
選択信号によりLSII内部に設けられた異なる機能を
持つ回路4,5のうちのいずれか1つを選択してこの選
択された回路へ外部から来る入力信号を与える。今、外
部選択信号II HI+のとき回路4が、外部選択信号
111 I+で回路5が選択されるとする。第1図は外
部選択信号ト1”の場合を示したものであり、入力信号
はデマルチプレクサ2により選択された一方の回路4に
入力され、回路4を作動状態にする。これに対し選択さ
れなかった他方の回路5はその入力がデマルチプレクサ
2により′″H“′または″゛L″L″レベルされた状
態となるため非作動状態となる。
一方の回路4に入力した入力信号は回路4で処理された
後、セレクタ10に伝送される。このとき他方の回路5
は動作しておらず出力は固定されている。この固定出力
もセレクタ10に伝送されるが、セレクタ10は外部選
択信号により一方の回路4の出力信号のみを外部デバイ
スに出力するようになっているため、セレクタ1oの出
力には現われない。
上述したように、本実施例が従来の回路切換装置と異な
る点は、デマルチプレクサ2を用いて、セレクタ10と
共に外部選択信号により複数の回路4.5から任意の1
つの回路を選択し、催の回路は動作させず静止している
状態にする点にある。
これにより、消費電力が低減すると共に、ノイズが減少
する。特に充放電で費される電力の々がL81全体の消
費電力となる0MO8では、非選択回路を静止状態にす
ることによって非選択回路における充放電を無くすこと
ができるから大幅な消費電力の低減が図れる。また0M
O8ではl Hl″とL″の振幅差も大きいので、出力
が固定されることによるノイズ減少度も顕著となる。
なお、この実施例では選択する回路は回路4゜回路5の
2個の場合について述べたが、3個以上の回路にも適用
できる。
またデマルチプレクサ2とセレクタ10に外部から選択
信号を与えるに際し、この実施例ではデマルチプレクサ
2とセレクタ10の各選択信号入力端子をLSI外部に
出してから、これらを共通接続して形成した入力端子3
に選択信号を入力しているが、デマルチプレクサ2とセ
レクタ10の選択信号端子を当初からLS11内部で接
続しておいてLS11外部に共通選択信号端子を出すよ
うにしても同様である。
[発明の効果] 以上要するに本発明によれば複数の回路のうち選択した
1つの回路だけを作動状態とし、他の回路は非作動状態
とするように構成したのでLSIで問題となる消費電力
の低減が図れる。
特に動作時にのみ電力が消費される0MO8・LSIの
場合にこの効果が大となる。また選択されていない回路
が非作動状態にあるため選択されて動作している回路に
対しノイズを与えることがなくなる。
【図面の簡単な説明】
第1図は本発明の一実施例に係るLSIの内部回路切換
装置を示すブロック図であり、第2図は従来のLSI内
部回路切換装置を示すブロック図である。 図中、2はデマルチプレクサ、4,5は回路、10はセ
レクタである。

Claims (1)

    【特許請求の範囲】
  1. 大規模集積回路の内部に設けられた異なる機能をもつ複
    数の回路のうち1つを選択して、その回路入力に入力信
    号を与えて作動状態にすると共に、他の回路入力を固定
    して他の回路を非作動状態にするデマルチプレクサと、
    上記複数の回路のうち1つを選択してその出力信号を外
    部デバイスへ出力するセレクタとを備え、外部から選択
    信号を上記デマルチプレクサとセレクタに与えて共通に
    選択された回路の出力信号のみを外部デバイスへ出力す
    ることを特徴とする大規模集積回路の内部回路切換装置
JP62041393A 1987-02-26 1987-02-26 大規模集積回路の内部回路切換装置 Pending JPS63209321A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62041393A JPS63209321A (ja) 1987-02-26 1987-02-26 大規模集積回路の内部回路切換装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62041393A JPS63209321A (ja) 1987-02-26 1987-02-26 大規模集積回路の内部回路切換装置

Publications (1)

Publication Number Publication Date
JPS63209321A true JPS63209321A (ja) 1988-08-30

Family

ID=12607131

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62041393A Pending JPS63209321A (ja) 1987-02-26 1987-02-26 大規模集積回路の内部回路切換装置

Country Status (1)

Country Link
JP (1) JPS63209321A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02117167A (ja) * 1988-10-27 1990-05-01 Nec Corp 半導体集積回路

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02117167A (ja) * 1988-10-27 1990-05-01 Nec Corp 半導体集積回路

Similar Documents

Publication Publication Date Title
JPS63209321A (ja) 大規模集積回路の内部回路切換装置
JPH0756660A (ja) バス回路における消費電力削減制御方法および回路
JPS5920027A (ja) 半導体装置
JP3045002B2 (ja) 集積回路のモード設定回路
JP2655609B2 (ja) 入出力回路
JPH01140809A (ja) Cmos型集積回路
JPS59128464A (ja) 半導体集積回路のテスト入力回路
JPS6072318A (ja) 論理lsi
KR950004859B1 (ko) 전력소비 절감용 센스증폭기 제어회로
JPH02139957A (ja) 半導体集積回路
JPS62291579A (ja) テスト回路
JPH09211074A (ja) 半導体装置
JPS6363195A (ja) 半導体集積回路
JPH11175500A (ja) 信号処理回路
JPS6394713A (ja) セレクタ回路
JPH08148984A (ja) 半導体出力装置
JPS62266645A (ja) シリアルインタ−フエ−ス回路
JPH05127788A (ja) スイツチ信号の多入力回路
JP2000046909A (ja) 半導体集積回路装置及びその試験方法
JPH03229175A (ja) 半導体集積回路
JPH11110064A (ja) 半導体集積回路
JPH05173715A (ja) 入出力回路
JPH03132111A (ja) 半導体装置
JPH04274358A (ja) 半導体lsiのクロックドライブ回路
JPH01141415A (ja) 出力駆動回路