JPS63201849A - アドレス変換装置 - Google Patents

アドレス変換装置

Info

Publication number
JPS63201849A
JPS63201849A JP62033478A JP3347887A JPS63201849A JP S63201849 A JPS63201849 A JP S63201849A JP 62033478 A JP62033478 A JP 62033478A JP 3347887 A JP3347887 A JP 3347887A JP S63201849 A JPS63201849 A JP S63201849A
Authority
JP
Japan
Prior art keywords
signal
address
processing unit
central processing
storage device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP62033478A
Other languages
English (en)
Inventor
Shigeru Hayashi
滋 林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP62033478A priority Critical patent/JPS63201849A/ja
Publication of JPS63201849A publication Critical patent/JPS63201849A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Memory System (AREA)
  • Memory System Of A Hierarchy Structure (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は、マイクロコンピュータ応用システム等に使用
するアドレス変換装置に関する。
(従来の技術) 従来、この種のアドレス変換装置は第2図に示すように
中央処理装置12に接続され、また一方では記憶装置1
3に接続されている。
次に、上記従来例の動作について説明する。第2図にお
いて、中央処理装置12が論理アドレス信号14と論理
アドレス有効信号15とを出力すると、アドレス変換装
置11は論理アドレスを物理アドレスに変換して物理ア
ドレス信号17を出力し、論理アドレス有効信号16を
変換に要した時間だけ遅らせて、物理アドレス有効信号
16として記憶装置13へ出力する。記憶装置13は物
理アドレス信号17と物理アドレス有効信号16を受信
し、データ信号18を記憶するとデータ転送完了信号1
9を中央処理装置12へ出力する。
このように、上記従来のアドレス変換装置でも、中央処
理装置12からの論理アドレスを物理アドレスに変換し
て記憶装置13にデータを書き込むことができる。
(発明が解決しようとする問題点) しかしながら、上記従来のアドレス変換装置では、アド
レス変換に要する時間がかかるため、中央処理装置は記
憶装置からデータ転送完了信号が返ってくるまで、次の
処理に移れないという問題があった。
本発明は、このような従来の問題を解決するものであり
、アドレス変換時間に要する時間を見かけ上短縮できる
優れたアドレス変換装置を提供することを目的とするも
のである。
(問題点を解決するための手段) 本発明は上記目的を達成するために、アドレス変換装置
にデータ転送完了発生機構とデータ信号を一時記憶する
機能を備えさせたものである。
(作 用) したがって、本発明によれば、アドレス変換装置が中央
処理装置からのデータ信号を一時記憶し、データ転送完
了信号を中央処理装置へ返し、アドレス変換終了後に記
憶装置へ変換したアドレス信号、アドレス有効信号、デ
ータ信号を出力し、データ書込みを行なうことにより、
中央処理装置はアドレス変換終了を持たずに次の処理に
移れ、処理速度が上がる。
(実施例) 第1図は本発明の一実施例の構成を示すものである。第
1図において、1は中央処理装置であり、2はデータ信
号を一時記憶するアドレス変換装置、3は書込み可能な
記憶装置である。
次に、上記実施例の動作について説明する。上記実施例
において、中央処理装置1が記憶装置3にデータを書き
込もうとすると、中央処理装置1が出力する論理アドレ
ス信号4.論理アドレス有効信号5.データ信号6はア
ドレス変換装置2へ入れられる。そして、アドレス変換
装置2は論理アドレス信号4を物理アドレス信号7に変
換する一方、中央処理装置1ヘデ一タ転送完了信号8を
出力する。さらに、アドレス変換装置2はアドレス変換
終了後、記憶装置3へ物理アドレス信号7゜物理アドレ
ス有効信号9.データ信号10を出力し、記憶装置3か
らデータ転送完了信号11が戻ってくるまでこれらを保
持する。
これを第3図のタイミングチャートに示す。■〜■は本
発明の一実施例における中央処理装置1につながる信号
のタイミング、■〜■は記憶装置3につながる信号のタ
イミング、■〜@が従来における中央処理装置12につ
ながる信号のタイミングである。第3図について説明す
ると、論理アドレス信号■と論理アドレス有効信号■は
、アドレス変換に用する時間だけ遅れて物理アドレス信
号■と物理アドレス有効信号■となる。このとき、記憶
装置3には通常アクセスの遅い、ダイナミックラム等が
使用されていることが多く、従来例ではデータ転送完了
信号19が真になるまでは、中央処理装置の処理時間の
数倍必要とする。この間、従来例では中央処理装置12
は待ちの状態にあり、次の処理へ進めないが、本発明の
この実施例では、記憶装置3からデータ転送完了信号1
1が真になる前にアドレス変換装置2により中央処理装
置へのデータ転送完了信号8が真になることにより、中
央処理装置は次の処理が行なえる。
第3図におけるデータ転送完了信号の■と@の時間の差
が、本発明の効果となる。
(発明の効果) 本発明は、上記実施例より明らかなように、アドレス変
換装置が中央処理装置からのデータ信号を一時記憶し、
データ転送完了信号を返しているので、中央処理装置は
アドレス変換装置のアドレス変換終了を待たずに次の処
理に移ることができるから、アドレス変換時間を見かけ
上短縮できて処理速度が向上する著しい効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例におけるアドレス変換装置を
有するマイクロプロセッサ応用回路の概略図ブロック図
、第2図は従来のアドレス変換装置を有するマイクロプ
ロセッサ応用回路の概略ブロック図、第3図は本発明の
中央処理装置につながる信号、記憶装置につながる信号
、および従来例における中央処理装置につながる信号の
各タイミング図である。 特許出願人 松下電器産業株式会社 第1図 第Z図

Claims (1)

    【特許請求の範囲】
  1. 中央処理装置とアドレス変換装置と記憶装置によって構
    成されたアドレス変換装置において、記憶装置にデータ
    を書き込む場合に中央処理装置からの書込み信号に対し
    、記憶装置に替ってアドレス変換装置から書込み終了信
    号を出力することにより、アドレス変換時間を中央処理
    装置から見て短縮するようにしたことを特徴とするアド
    レス変換装置。
JP62033478A 1987-02-18 1987-02-18 アドレス変換装置 Pending JPS63201849A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62033478A JPS63201849A (ja) 1987-02-18 1987-02-18 アドレス変換装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62033478A JPS63201849A (ja) 1987-02-18 1987-02-18 アドレス変換装置

Publications (1)

Publication Number Publication Date
JPS63201849A true JPS63201849A (ja) 1988-08-19

Family

ID=12387655

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62033478A Pending JPS63201849A (ja) 1987-02-18 1987-02-18 アドレス変換装置

Country Status (1)

Country Link
JP (1) JPS63201849A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009535534A (ja) * 2006-04-26 2009-10-01 ボルボ ラストバグナー アーベー 車両用乗込口システム

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009535534A (ja) * 2006-04-26 2009-10-01 ボルボ ラストバグナー アーベー 車両用乗込口システム

Similar Documents

Publication Publication Date Title
JPS63201849A (ja) アドレス変換装置
JPH04323755A (ja) Dma装置
SU982089A1 (ru) Оперативное запоминающее устройство на динамических элементах пам ти
JPH01164562U (ja)
JP3186247B2 (ja) 通信用dmaコントローラ
JPH07120329B2 (ja) バス制御装置
JPS6117478Y2 (ja)
US6256261B1 (en) Memory device with packet command
JPS6439166A (en) Image processing system
JPH0166697U (ja)
JPS6124087A (ja) アナログメモリ回路
JPS6057850U (ja) インタフエ−ス制御装置
JPS60170857U (ja) 非同期信号受信装置
JPH0191959U (ja)
JPH02275526A (ja) 高速データ転送回路
JPS59149538A (ja) 速度変換回路
JPS58184188A (ja) デイスプレイデ−タの読み出し・書き込み方式
JPH1055317A (ja) バックアップメモリ回路
JPS58203498A (ja) 音声ピツチ変換器
JPS6155138B2 (ja)
JPH01128174A (ja) アナログデータ収集システム
JPH0212800U (ja)
JPH0277934A (ja) ラインバッファメモリ
JPH08329034A (ja) マイクロコンピュータによるアナログデータ読込回路
JPS6233389A (ja) 記憶装置