JPS63155248A - コンピユ−タデバイスのインタ−フエイス選択方法 - Google Patents

コンピユ−タデバイスのインタ−フエイス選択方法

Info

Publication number
JPS63155248A
JPS63155248A JP30509186A JP30509186A JPS63155248A JP S63155248 A JPS63155248 A JP S63155248A JP 30509186 A JP30509186 A JP 30509186A JP 30509186 A JP30509186 A JP 30509186A JP S63155248 A JPS63155248 A JP S63155248A
Authority
JP
Japan
Prior art keywords
interface
storing
serial
state
area
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP30509186A
Other languages
English (en)
Other versions
JPH0766359B2 (ja
Inventor
Toshiro Kita
喜多 敏郎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP61305091A priority Critical patent/JPH0766359B2/ja
Publication of JPS63155248A publication Critical patent/JPS63155248A/ja
Publication of JPH0766359B2 publication Critical patent/JPH0766359B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〈産業上の利用分野〉 本発明はコンピュータシステムに接続される入出力デバ
イスに関し、特に、複数種類のインターフェイス装置を
備え、この1つのインターフェイス装置を選択し、制御
するインターフェイス選択方法に関するものである。
〈従来技術〉 従来、入出力デバイスは、デバイスの特質に応じて、例
えばR8−232C等のシリアルインターフェイス、ア
ルいは双方向イくラレルインターフエイス等が選ばれ、
設計されていた。このため、デバイスを接続されるコン
ピュータが制限される問題があった。この問題を解決す
るものとしてこれらのインターフェイスを備えて、ユー
ザにおいて任意に選択接続する方法が考えられている。
〈発明が解決しようとする問題点〉 この方法では操作パネル上にインターフェイスを選択す
るためのモードキーが設けられておりそのため操作者が
誤操作するという問題点があった。
更に一般的には、コンピュータ処理においてシステム立
上げ時、一度接続されたインターフェイスは変更するこ
とがなく、このために操作パネル上に、この選択モード
キーを設けることは装置を大型化するという欠点があっ
た。
本発明は従来の欠点に鑑みてなされたものであシ、デバ
イス装置の、電源立上げ時のイニシャライズ処理におい
て、この選択キーのキー状態を取込み、この取込みによ
って、以降処理されるインターフェイスの選択を決定す
るコンピュータデバイスのインターフェイス選択方法を
提供することを目的とする。
く問題点を解決するための手段〉 本発明は、複数種類のインターフェイス装置を備えたデ
バイス装置において、複数の夫々異なるインターフェイ
ス装置の中の1つのインターフェイス装置を選択する選
択手段と、デバイス装置の電源投入時、前記選択手段の
状態を判定してこの状態を記憶する記憶手段とを具備し
、この記憶手段に基づいて、インターフェイス装置のデ
ータ転送手順を選択し、ホストコンピュータとのデータ
転送を行なう方法である。
く作 用〉 本発明は、装置に電源投入する前に操作者によってホス
トコンピュータに接続されたコネクタケーブルに必要と
するインターフェイスのコネクタスロットを接続し、そ
れと共にこの接続した方のインターフェイスを選択キー
において選択設定する。その後、装置に電源を投入し、
各ユニットの回路素子をイニシャライズする。次に、ス
キャナ及びプリンターの初期設定が行なわれ、以降その
条件に基づいて処理される。次に、予め設定されている
インターフェイス選択キーの状態が読み取られ、パラレ
ルであればインター7エイスフラグをパラレルモードに
設定し、シリアルであればシリアルモードに設定すると
共に条件設定キーによって各条件を設定する。その後、
装置はインターフェイス及びその他のユニットからの割
込み要求が出されるまで待期しておシ、割込み要求を受
けると各処理を実行する。
したがって、装置の電源投入時のイニシャライズ処理に
おいて、インターフェイス選択状態を読み取り、モード
設定を行なうためその後、誤操作を行なっても再度電源
投入されるまでは変更されず、誤まって動作することを
防止できる。
〈実施例〉 以下、スキャナープリンタデバイスを実施例として説明
する。
第1図は本発明の構成を示す図、第2図はRAM内のメ
モリ配置を示す図である。
図において、1は後述のシステムプログラムを格納する
ROM2に従って、本願デバイスの全体を制御するメイ
ンCPUであり、データバス、アドレスバス、及び制御
バスで構成され、各ユニットが接続される双方向パスラ
イン40に接続されている。2は、予め、各ユニットを
制御するためのシステムプログラムが格納され、特に、
本願に関係するシリアルインターフェイスの転送処理ル
ーチン及び双方向パラレルインターフェイスの転送処理
ルーチンが、各々独立して格納されているROM、3は
各種データを格納するRAMであシ、第2図に示すよう
にメモリ配置されている。
RAM3は、装置の状態を格納するステータスエリア3
01.スキャナーを動作させる条件設定を格納するエリ
ア302.プリンタを動作させる条件設定を格納するエ
リア303.シリアルインターフェイスを動作させる条
件設定を格納するエリア304.及びその他各種バック
ァ等を含むワークエリア305で構成されているつエリ
ア301には、本装置のイニシャライズ処理時に設定さ
れたインターフェイスの選択状態を格納するインターフ
ェイスフラッグ310が設けられている。エリア302
には、スキャナ条件設定すなわち、スキャナの読取り範
囲値、スライスレベル設定値、読取密度設定値等が、イ
ニシャライズ処理時又は、本装置を接続するホストから
の設定コマンドによって設定される設定値が予め決めら
れたフォーマットで設けられている。エリア303には
、プリンタ条件設定すなわち改行量1頁行数、印字開始
位置等が、上記スキャナ同様に予め決められたフォーマ
ットで設けられている。エリア304には、シリアルイ
ンターフェイス例えばR8−232Cの条件設定すなわ
ち転送のボーレイト、データ長、奇数/偶数ハリティビ
ット指定等が、上記スキャナ。
プリンタと同様に、イニシャライズ時又は、ホストから
のコマンドによって設定され、予め決められたフォーマ
ットで格納されている。4は、操作パネルであり、例え
ば、ローカル制御のコピー等の指示キー、警報ランプ等
が設けられ、工10ボート5を介して、パスライン40
に接続されている。
更に、操作パネルの各キーと同様に、初期時の条件設定
キー4AがI10ボート5を介して接続している。この
条件設定キー4Aは、本装置に不用意に操作されないよ
うに、本装置背面パネルの後述インターフェイスコネク
タスロット近傍に設けられ、特にシリアルインターフェ
イスを選択するか、パラレルインターフェイスを選択す
る選択キーと、シリアルインターフェイスの各条件設定
キーで成るθ6は、スキャナすなわちCCD読取り制御
と、スキャナ走査機構を制御する制御ユニットであり、
内部スレーブCPUが含まれている。このスレーブCP
Uは、上記RAM3のエリア302の条件設定に基づい
て画像読取り制御が行なわれ、ラインバッファメモリ7
を介して、パスライン40へ出力する。スキャナは、1
ラインのCODセンサー20が設けられ、原稿22をモ
ータ21によって走査移動され、制御ユニットからのク
ロック信号に従って、画像データを制御ユニット6に供
給する。この画像データは、2値データで成り、制御ユ
ニットにて、所定の間引き等の処理が行なわれ、密度制
御が成され、又、モータの走査制御によって、副走査密
度及び読取り範囲の制御が成される。8は、プリンタす
なわち記録制御及び記録送り機構制御を行う制御ユニッ
トであシ、内部にスレーブCPUが含まれ、上記RAM
3のエリア303に基づいて動作制御される。プリンタ
8は、1ラインのサーマルヘッド23と、用紙送りのプ
ラテン25を回転駆動するモータ24で構成されている
。9は、パラレルインターフェイスユニットであシ、パ
ラレルの双方向バッファ31.32が設けられ、コネク
タスロット10が接続されている。これらのバッファは
、一方は送信用、他方は受信用として動作する。これら
の転送手順は、一般に知られたハンドシェークモードで
行なわれ、この制御はROM2の独立したシステムプロ
グラムで実行される。11は、シリアルインターンヱイ
スユニットでアシ、シリアル/パラレル変換バッファ3
3と、このバッファ33とパスラインとの間で、パラレ
ルインパラレルアラ)t−行うバッファ34が含まれ、
コネクタスロット12が接続されている。スロット12
には、更に、複数の制御ラインが接続されている。これ
らの転送手順は、例えばR8−232Cとして一般的に
知られており、ROM上に独立して設けられたシステム
プログラムによシ、上記RAM3のエリア304の条件
設定に従フて動作される0このデバイスは、上記スロッ
ト10.又は12に選択的にホスト装置が接続され、ホ
スト間のデータ入出力処理が行なわれる。又、選択スイ
ッチ4Aによって、いづれか一方のスロットが選択され
る。
次に、第3図に従って作用を説明する。
本装置に電源投入される前に、操作者はホストに接続さ
れたコネクタケーブルに必要とするインターフヱイスコ
ネクタスロットを接続すると共に、この接続した方のイ
ンター7ヱイスを選択キーにおいて選択設定する。この
時、シリアルインターフェイスを選択した場合は、その
他の初期設定値をスイッチ設定し、その後、本装置に電
源を投入する。この電源投入が成されると、第3図に従
って動作され、各ユニットの回路素子をイニシャライズ
する。(S300)、その後、予めシステムプログラム
によって決められたスキャナの条件設定を上記RAM3
のエリア301に格納する。この処理によって、以降ホ
ストよシ条件変更のコマンドが送出されるまで、設定さ
れた条件に基づいて読取多処理が成される。つづいて、
上記同様にプリンタの初期設定処理が成される。(83
02)、この設定においても、以降ホストよシの条件変
更のコマンドが送出されるまで、設定された条件に基づ
いて記録処理が成される。インターフェイス選択キーの
状態が読み取られ、パラレル選択であれば5304へ移
行して、インター7エイスフラツグ310をパラレルモ
ードに設定する。又、シリアル選択であれば5305へ
移行して、インターフ工イスフラッグ310をシリアル
モードに設定する。
これらのフラッグは以降変更されることなく、再度電源
投入されるまで変更されない。5305につづいてシリ
アルインターフェイスの条件設定キー4Aによる条件設
定をRAM3のエリア304に格納する。以上処理によ
って、初期設定が完了し、以降、ホストとのデータ転送
が可能となる。
装置は、インターフェイス及びその他のユニットからの
割込み要求が出されるまで、5307で時期され、キー
割込みすなわち操作パネルのキー操作が成されると、キ
ー割込みとなり、キー処理ルーチンへと移行し、完了後
5307へ復帰する。インターフェイスからの割込みが
あると、インターフェイスフラッグが参照され、パラレ
ル又はシリアルインターフェイス処理ルーチンへ分岐す
る。
本装置では、初期時の選択キーによって、いづれかのイ
ンターフェイスを選択するようにしたが、このスイッチ
を廃止してインターフェイスからの割込みが、どのイン
ターフェイスからあつたかの判定によって、選択する方
法が考えられるが、この方法であれば、データ転送の都
度、この判定処理が必要であり、処理が複雑化するばか
りか、転送処理速度の低下の要因となる。
尚、これらのインターフェイスのコネクタ接続は両方に
接続されることがほとんどなく、従って、この接続状態
によって、判定することで、スイッチ4Aを除くことは
可能である。
したがって、本装置ではインターフェイス選択キーをイ
ンターフェイス接続コネクター近傍に設け、誤操作を防
止すると共に、本装置の電源投入時のイニシャライズ処
理において、インタ−7ヱイス選択状態を読み取り、モ
ード設定を行なうため以降誤操作を行なっても再度電源
投入されるまでは変更されず、誤動作を防止することが
できる。
く効 果〉 以上説明したように本発明は、複数種類のインターフェ
イス装置を備えたデバイス装置において、複数の夫々異
なるインターフェイス装置の中の1つのインターフェイ
ス装置を選択する選択手段と、デバイス装置の電源投入
時、前記選択手段の状態を判定してこの状態を記憶する
記憶手段とを具備し、この記憶手段に基づいて、インタ
ーフェイス装置のデータ転送手順を選択し、ホストコン
ピュータとのデータ転送を行なう方法であって、デバイ
ス装置の電源投入時のイニシャライズ処理において、イ
ンターフェイス選択状態を読み取り、モード設定を行な
うためその後、誤操作を行なっても再度電源投入される
までは変更されず、誤まって動作することを防止するコ
ンピュータデバイスのインターフェイス選択方法を提供
することができる。
【図面の簡単な説明】
第1図は本発明のデバイス装置の構成を示す図、第2図
はRAM内のメモリ配置を示す図、第3図は本発明の動
作を示すフローチャートである。 1:CPU  2:ROM  3:RAM  4:操作
パネル 4A:条件設定キー 9:パラレルインター7
エイスユニノ)  11ニジリアルインター7エイスユ
ニツト 310:インター7エイスフラグ 代理人 弁理士 杉 山 毅 至(他1名)其 121 鷹 2図

Claims (1)

  1. 【特許請求の範囲】 1、複数種類のインターフェイス装置を備えたデバイス
    装置において、 複数の夫々異なるインターフェイス装置の中の1つのイ
    ンターフェイス装置を選択する選択手段と、 デバイス装置の電源投入時、上記選択手段の状態を判定
    してこの状態を記憶する記憶手段とを具備し、 上記記憶手段に基づいて、インターフェイス装置のデー
    タ転送手順を選択し、ホストコンピュータとのデータ転
    送を行なうコンピュータデバイスのインターフェイス選
    択方法。
JP61305091A 1986-12-18 1986-12-18 コンピュータデバイスのインターフェイス選択方法 Expired - Fee Related JPH0766359B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61305091A JPH0766359B2 (ja) 1986-12-18 1986-12-18 コンピュータデバイスのインターフェイス選択方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61305091A JPH0766359B2 (ja) 1986-12-18 1986-12-18 コンピュータデバイスのインターフェイス選択方法

Publications (2)

Publication Number Publication Date
JPS63155248A true JPS63155248A (ja) 1988-06-28
JPH0766359B2 JPH0766359B2 (ja) 1995-07-19

Family

ID=17940995

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61305091A Expired - Fee Related JPH0766359B2 (ja) 1986-12-18 1986-12-18 コンピュータデバイスのインターフェイス選択方法

Country Status (1)

Country Link
JP (1) JPH0766359B2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7721017B2 (en) 1998-03-02 2010-05-18 Lexar Media, Inc. Methods and apparatus for identifying operating modes for peripheral devices
US10078449B2 (en) 2000-08-25 2018-09-18 Micron Technology, Inc. Flash memory architecture with separate storage of overhead and user data

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5611532A (en) * 1979-07-11 1981-02-04 Yokogawa Hokushin Electric Corp Computer control system
JPS57106932A (en) * 1980-12-24 1982-07-03 Fujitsu Ltd Determination system for multiple terminal constitution
JPS6027057A (ja) * 1983-07-22 1985-02-12 Fujitsu Ltd 入出力制御装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5611532A (en) * 1979-07-11 1981-02-04 Yokogawa Hokushin Electric Corp Computer control system
JPS57106932A (en) * 1980-12-24 1982-07-03 Fujitsu Ltd Determination system for multiple terminal constitution
JPS6027057A (ja) * 1983-07-22 1985-02-12 Fujitsu Ltd 入出力制御装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7721017B2 (en) 1998-03-02 2010-05-18 Lexar Media, Inc. Methods and apparatus for identifying operating modes for peripheral devices
US8073986B2 (en) 1998-03-02 2011-12-06 Micron Technology, Inc. Memory devices configured to identify an operating mode
US8291128B2 (en) 1998-03-02 2012-10-16 Micron Technology, Inc. Systems configured to identify an operating mode
US10078449B2 (en) 2000-08-25 2018-09-18 Micron Technology, Inc. Flash memory architecture with separate storage of overhead and user data

Also Published As

Publication number Publication date
JPH0766359B2 (ja) 1995-07-19

Similar Documents

Publication Publication Date Title
JP3565567B2 (ja) 周辺装置を共用するための切り換え装置及びその方法
US6661528B2 (en) Image forming system including a first printer connected to a host computer and a second printer connected to the host computer via a switching device provided in the first printer
JP3769839B2 (ja) 多機能並行処理型電子装置
JPS63155248A (ja) コンピユ−タデバイスのインタ−フエイス選択方法
JPH1065858A (ja) 多機能周辺装置および記憶媒体
KR100282938B1 (ko) 호스트의 데이타 송신방법 및 복합기의 데이타 수신방법
JP3124329B2 (ja) デジタル複合機
JP2825819B2 (ja) デジタル複写機のモード切替方式
JP3478519B2 (ja) プリンタ装置
JP3017713B2 (ja) ディジタル複写方法
US6292266B1 (en) Printing apparatus with facsimile function
JP3199651B2 (ja) 複合多機能端末装置
JP2839334B2 (ja) 印刷制御装置
JPH09109515A (ja) 画像形成装置
JPH09305527A (ja) Dmaコントローラ
JP2906425B2 (ja) ディジタル複写機のモード切替え方式
JP3111448B2 (ja) 複合装置
JP2830383B2 (ja) プリンターのインターフェース切換装置
JP2950725B2 (ja) 画像通信装置
JP3482708B2 (ja) ホスト接続機能付ファクシミリ装置
JP3292447B2 (ja) 多機能並行処理型情報処理装置
JPH08272266A (ja) 複写装置
JP3079999B2 (ja) 情報処理装置および記憶媒体
KR930010142B1 (ko) 컴퓨터-팩시밀리 접속시스템에서의 화상데이타 수신방법
JP2001156974A (ja) 印刷装置、ネットワークシステム、印刷装置の制御方法、及びコンピュータ読み取り可能な記憶媒体

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees