JPS63149768A - 画情報処理装置 - Google Patents

画情報処理装置

Info

Publication number
JPS63149768A
JPS63149768A JP61298153A JP29815386A JPS63149768A JP S63149768 A JPS63149768 A JP S63149768A JP 61298153 A JP61298153 A JP 61298153A JP 29815386 A JP29815386 A JP 29815386A JP S63149768 A JPS63149768 A JP S63149768A
Authority
JP
Japan
Prior art keywords
picture information
image information
bus
decoding
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61298153A
Other languages
English (en)
Inventor
Kenji Sasaki
健志 佐々木
Motoyoshi Nagai
元芳 永井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic System Solutions Japan Co Ltd
Original Assignee
Matsushita Graphic Communication Systems Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Graphic Communication Systems Inc filed Critical Matsushita Graphic Communication Systems Inc
Priority to JP61298153A priority Critical patent/JPS63149768A/ja
Publication of JPS63149768A publication Critical patent/JPS63149768A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 この発明は、圧縮符号化された画情報を復号するととも
に必要に応じて縮小する画情報処理装置に関する。
従来の技術 画情報の復号および縮小を行なう処理装置の代表的な構
成を第3図に示している0 第3図において、1は復号処理部、2は縮小処理部、3
は外部メモリで、これらは外部バス4で相互に接続され
ている。また、5は圧縮符号化された画情報の発生源の
一例としての光デイスク装置である。
光デイスク装置5からの圧縮符号化された画情報は、ま
ず復号処理部lの復号回路11に入力され、通常、画像
の1ライン単位で圧縮前の元ビット情報に変換される。
復号回路11からの復号情報は、DMAコントローラ1
2トハスインタフエース13ニより、バス4を介して転
送され、メモリ3に書き込まれる。この復号、転送処理
を1つの画情報の全247分について行なうと、メモリ
3に復号された原画情報が蓄積される。
次に縮小処理部2のDMAコントローラnとバスインタ
フェースnとにより、メモリ3上の上記原画情報が順次
読み出されて縮小回路21に入力される。この縮小回路
21は、間引きや論理和等のアルゴリズムに従って原画
情報を処理し、その構成ビット数を減らした縮小ビット
情報に変換される。
この処理後の縮小ビット情報は、DMAコントロー ラ
22 、!:バスインタフェースnとによって再びメモ
リ3に書き込まれる。この処理が全217分について終
了すると、メモリ3に縮小画情報が蓄積される。
発明が解決しようとする問題点 上述したように、従来の装置では、圧縮符号化された画
情報を原画情報に復元してメモリに格納した後、必要に
応じてメモリの原画情報を処理して縮小画情報を作成す
るので、縮小画情報を得るまでに時間がかかるという問
題があった。この問題のため、例えば、光ディスクから
再生した画情報を復号処理し、さらにディスプレイ画面
のサイズに合わせて縮小処理して表示する場合に、指令
を与えてから画像が画面に表われるまでに時間がかかる
。この問題の原因は、復号処理と縮小処理とを完全に直
列的に実行していることと、メモリとの間のDMA転送
の回数が多いことである。
この発明は上述した従来の問題点に鑑みなされたもので
、その目的は、圧縮符号化された画情から原画情報と縮
小画情報とを効率よく短時間で得ることができるように
しだ画情報処理装置を提供することにある。
問題点を解決するだめの手段 この発明に係る画情報処理装置は、圧縮符号化された画
情報を復号する復号手段と、との復号手段と並行して動
作し、その出力に対して情報ビット数を低減する処理を
施す縮小手段と、これら復号手段および縮小手段に同期
してそれぞれの出力を交互にバスに送出する転送手段と
を備えたものである。
作用 上記復号手段と上記縮小手段とは並列的に動作し、ある
情報単位量ごとに復号と縮小の処理を施す。上記転送手
段は、上記復号手段が復号化の内部処理を行なっている
ときに、その前の単位情報についての上記縮小手段の出
力を上記・(スに送出し、復号手段の内部処理が終了し
たら、その処理後の単位情報出力を上記バスに送出する
。この動作を繰り返すことで、原画情報と縮小画情報と
が見かけ上回時に上記バスに送出される。
実施例 第1図において、lOOは本発明の一実施例による画情
報処理装置で、3は本装置looと外部バス4で接続さ
れた外部メモリ、5は本装置100に圧縮符号化された
画情報を与える光デイスク装置である。画情報処理装置
100は、復号回路110と、縮小回路120と、DM
Aコントローラ130と、2つのバスインタフェース1
40および150トヲ備する。
以上の構成において、光デイスク装置5からの圧縮符号
化された画情報は、まず復号回路110で復号されて原
画情報に変換される。復号回路110からの原画情報の
ビットパターン出力は、バスインタフェース140から
データバス180、外部バス4を通じて後述のタイミン
グで外部メモリ3に書き込まれると同時に、縮小回路1
20にも入力される。縮小回路120はその入力に対し
て間引きや論理和等のアルゴリズムに従った処理を施し
、縮小画情報を得る。縮小画路120からの縮小画情報
のビットパターン出力は、バスインタフェース150か
らデータバス190、外部バス4を通じて後述のタイミ
ングで外部メモリ3に書き込まれる。
2つのバスインタフェース140と150からメモリ3
へのデータ転送は、2チヤンネルの制御機能のあるDM
Aコントローラ130によって交互に繰り返し行なわれ
る。データバス180からの原画情報の転送時にはアド
レスバス160からアドレス情報を出力し、データバス
190からの縮小画情報の転送時にはアドレスバス17
0からアドレス情報を出力する。
第2図には原画情報と縮小画情報の生成処理およびそれ
らの転送処理のタイミングを示している。
復号回路110における復号のための内部処理速度は通
常外部バス4の転送速度に比べて遅いので、第2図(a
)のように、メモリ転送のためのバス専有時間に空きが
生じる。そこで第2図(b)に示すように、復号回路1
10の内部処理中に縮小回路120を通した情報(縮小
画情報のビットパターン出力)を外部バス4からメモリ
3に転送し、復号回路110から処理済みの原画情報の
ビットバター7が出力される期間は、その出力を外部バ
ス4からメモリ3に転送し、同時に当該出力を縮小回路
120で処理する。この動作を所定の情報単位ごとに繰
り返す。そうすれば、復号回路110で1つの画情報を
処理終了したときには、はぼ同時に縮小回路120でも
処理を終了しておシ、原画情報と縮小画情報との両方が
ほぼ同時にメモリ3に蓄積される。
発明の効果 以上詳細に説明したように、この発明の画情報処理装置
によれば、圧縮符号化された画情報を復号して原画情報
に変換する処理と、原画情報を縮小して縮小画情報に変
換する処理とが同時に並行して行なわれるので従来より
相当に短い時間で原画情報と縮小画情報との両方を得る
ことができ、画情報の表示応答性の向上などにつながる
【図面の簡単な説明】
第1図は本発明の一実施例による画情報処理装置の構成
を示すブロック図、第2図は同上装置の動作を示すタイ
ミングチャート、第3図は従来装置の構成を示すブロッ
ク図である。 1(社)・・・画情報処理装置、110・・・復号回路
、120・・・縮小回路、130・・・DMAコントロ
ーラ、140゜150ババスインタフェース、3・・・
外部メモリ、4・・・外部バス、5・・・光ディスク装
置代理人の氏名 弁理士  中 尾 敏 男 ほか1名
第1図

Claims (1)

    【特許請求の範囲】
  1. 圧縮符号化された画情報を復号する復号手段と、この復
    号手段と並行して動作し、その出力に対して情報ビット
    数を低減する処理を施す縮小手段と、これら復号手段お
    よび縮小手段に同期してそれぞれの出力を交互にバスに
    送出する転送手段とを備えた画情報処理装置。
JP61298153A 1986-12-15 1986-12-15 画情報処理装置 Pending JPS63149768A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61298153A JPS63149768A (ja) 1986-12-15 1986-12-15 画情報処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61298153A JPS63149768A (ja) 1986-12-15 1986-12-15 画情報処理装置

Publications (1)

Publication Number Publication Date
JPS63149768A true JPS63149768A (ja) 1988-06-22

Family

ID=17855881

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61298153A Pending JPS63149768A (ja) 1986-12-15 1986-12-15 画情報処理装置

Country Status (1)

Country Link
JP (1) JPS63149768A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7171050B2 (en) * 2002-03-19 2007-01-30 Samsung Electronics Co., Ltd. System on chip processor for multimedia devices
WO2021065193A1 (ja) * 2019-09-30 2021-04-08 株式会社小松製作所 作業機械および作業機械の制御方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS56102160A (en) * 1980-01-19 1981-08-15 Ricoh Co Ltd Facsimile receiving device

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS56102160A (en) * 1980-01-19 1981-08-15 Ricoh Co Ltd Facsimile receiving device

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7171050B2 (en) * 2002-03-19 2007-01-30 Samsung Electronics Co., Ltd. System on chip processor for multimedia devices
WO2021065193A1 (ja) * 2019-09-30 2021-04-08 株式会社小松製作所 作業機械および作業機械の制御方法

Similar Documents

Publication Publication Date Title
JPH07143490A (ja) 画像圧縮伸長装置
JPS6081686A (ja) 領域指定回路
JPS63149768A (ja) 画情報処理装置
JP3092526B2 (ja) 2次元逆離散コサイン変換回路
JP2721458B2 (ja) チャネル装置およびそのフレーム送受信方法
JP2795100B2 (ja) 画像圧縮回路並びに画像伸長回路
JPS6362083A (ja) 射影デ−タ生成方式
JP2662114B2 (ja) 画像データ境界処理装置
JPS62243075A (ja) 画像デ−タ転送装置
JPH01137778A (ja) 符号化/復号化装置
JPH10154065A (ja) バス制御装置
JPS62176374A (ja) 画像データ処理装置
JP3233480B2 (ja) 画像圧縮伸張回路装置
JPH09297665A (ja) 画像処理装置
JP2004032495A (ja) 画像処理装置
JPH04334169A (ja) 二次元符号化装置
JPH01222297A (ja) 画像情報表示装置
JPH03175875A (ja) 符号データ変換装置
JP2001094793A (ja) ディジタル複写装置における電子ソート制御方法
JPH0355967A (ja) 画データ縮小装置
JPH05307598A (ja) 画像処理装置
JPS6145370A (ja) デ−タ処理装置におけるバツフアメモリ装置
JPH03110681A (ja) 画像情報の連続読取り処理方法
JPH09214710A (ja) 画像処理装置
JPS6387831A (ja) 符号化方法