JPS63139438A - クロツク発生回路 - Google Patents

クロツク発生回路

Info

Publication number
JPS63139438A
JPS63139438A JP61288034A JP28803486A JPS63139438A JP S63139438 A JPS63139438 A JP S63139438A JP 61288034 A JP61288034 A JP 61288034A JP 28803486 A JP28803486 A JP 28803486A JP S63139438 A JPS63139438 A JP S63139438A
Authority
JP
Japan
Prior art keywords
clock
data
receiving data
pseudo
reproducing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61288034A
Other languages
English (en)
Inventor
Toshihiro Yabe
矢部 敏寛
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP61288034A priority Critical patent/JPS63139438A/ja
Publication of JPS63139438A publication Critical patent/JPS63139438A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Time-Division Multiplex Systems (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔概要〕 クロック発生回路において、受信データが入力している
時は受信データから得られた再生クロックを送出し、受
信データが断になった時には擬似データ生成手段とクロ
ック再生手段とでループを構成し、上記再生クロックと
ほぼ同相のクロックを送出する様にしたものである。
(産業上の利用分野〕 本発明はクロック発生回路2例えば無線集線システムに
使用するクロック発生回路の改良に関するものである。
−マットを示す。
無線集線システムは散在している多数の加入者を効率的
に収容する為のシステムで交換局側から加入者側へは時
分割多重(TDM)方式で、加入者側から交換局側へは
時分割多元接m(T(IMへ)方式で信号が送受信され
る。
この時のフレームフォーマットは例えば第4図山)に示
す様に1フレームはビット同期パターン部。
フレーム同期パターン部、データ1〜データnの部分で
構成される。そして、集線装置2側からビット同期パタ
ーン部、フレーム同期パターン部が周期的に送出される
ので、無線機はこれでシステム同期を取る。尚、データ
1〜データnは使用中は存在するが、未使用の時は存在
しない。
今、加入者4が他の加入者と通話したい時、無線機3を
介して制御用データの送受信に使用するデータ1を用い
て集線装置2に通話希望を通知すると、集線装置2から
データ1を用いて通話チャンネル(例えば、データ3)
が指定される。
そこで、加入者は指定の通話チャンネルに入る様なデー
タを無線機3の中のクロック発生回路より供給される自
走クロックを用いて作成するが、作成されたデー多が他
のデータに妨害を与えない様にクロック発生回路より供
給されるクロックはある程度、安定であることが必要で
ある。
〔従来の技術〕
第5図は従来例のブロック図、第6図は第5図の動作説
明図を示す。以下、受信データはビット同期パターン、
フレーム同期パターン及びデータlのみとして第6図を
参照しながら第5図の動作を説明する。
先ず、第6図−■に示す様な1,0,1.0  ・・の
ビット同期パターン、フレーム同期パターン及び制御用
に使用するデータ1で構成された受信データが微分回路
5に加えられるので、このデータの立上り及び立下り点
で第6図−〇に示す様なパルスが得られる。このパルス
は中心周波数f0がクロック周波数に等しい帯域通過形
フィルタ(以下、 BPFと省略する)6を通ってクロ
ック周波数成分が抽出されて位相比較器7に加えられる
ここには、クロック周波数に近い発振周波数を持つ電圧
制御発振器(以下、VCOと省略する)9からの出力も
加えられているので、2つの波の位相差に対応する出力
が取出され、この出力は低域通過型フィルタ(以下、 
LPFと省略する)8を通ってvCOに加えられて上記
の位相差がOになる様にVCOの発振周波数が制御され
る。
そして、vCOの出力が比較器10でパルスに変換され
、受信データより抽出されたクロックに同期した再生ク
ロックが出力される。
ここで、第6図−■に示す様に受信データが断になると
BPF 6の出力は0となるので2位相比較器7.LP
F8.VCO9で構成されるループ(以下。
位相同期ループと云い、 PLLと省略する)はロック
状態からロック外れの状態になる。そこで、VCO9は
自走状態となり、この出力が比較器10でディジタル化
されて第6図−■の右端に示す様に送出される。
〔発明が解決しようとする問題点〕
ここで、自走しているvCOの発振周波数は例えばLP
F 8からの雑音出力によって変動し9周波数安定度が
悪くなっているので、前記の様に加入者がこの自走クロ
ックを用いてデータを作成した時、データの一部が指定
のタイムスロットより逸脱して他に妨害を与える可能性
がある。
即ち、自走vCOより得られたクロックはシステムクロ
ツタとして使用が困難であると云う問題点がある。又、
vCOを使用しているので、この回路の形状が大きくな
ると云う別の問題点もある。
〔問題点を解決する為の手段〕
上記の問題点は第1図に示すクロック発生回路により解
決される。
11は受信データが入力している時は該受信データをセ
レクトし、該受信データが断になった時には擬似データ
生成手段の出力をセレクトするセレクト手段であり、1
2は該セレクト手段の出力からクロックを再生するクロ
ック再生手段である。
又、13は該クロック再生手段の出力を用いて該受信デ
ータとほぼ同相の擬似データを生成する擬似データ生成
手段である。
〔作用〕
本発明は受信データが入力している時はクロ・ツク再生
手段12でこのデータを用いて再生クロックを発生して
外部に送出すると共に、擬似データ作成子段13に加え
て擬似データを発生する。
受信データが断になると、これを検出したセレクト手段
11により該擬似データ生成手段とクロック再生手段と
がループに接続されて擬似データが生成され続けられる
と共に、クロック再生手段でクロックが再生される。
尚、クロック再生手段で再生されるクロックの周波数安
定度はこの中のBPFのQにより決まるので、高QのB
PFを使用することにより抽出されたクロックの周波数
安定度が向上してシステムクロックとして使用可能とな
ると共に、vCOを使用しないのでこの回路の形状も小
さくなる。
〔実施例〕
第2図は本発明の実施例のブロック図、第3図は第2図
の動作説明図で、左側の数字は第2図中の同じ数字の部
分の波形を示す。尚、全図を通じて同一符号は同一対象
物を示す。
又、BPF 111.ビット同期パターン検出器112
゜セレクタ113はセレクト手段11の部分、微分回路
5、 BPF 6.比較器121はクロック再生手段1
20部分、PNN発生81ニ19 タ生成手段130部分である。
以下,従来例と同じく受信データはビット同期パターン
、フレーム同期パターン、データ1で構成されていると
して,第3図を参照しながら第2図の動作を説明する。
先ず、入力した第3図−■に示す様な受信データは中心
周波数f0がクロック周波数のBPF 111を介して
ビット同期パターン検出器112内のコンデンサと抵抗
で構成された積分器に加えられる。そこで、コンデンサ
の端子電圧は第3図−■に示す様に徐々に上昇し,定め
られた基準電圧Vthよりも高くなるとこの積分器に接
続された増幅器の出力が第3図−■に示す様にHになる
ので、セレクタ113は受信データ側をセレクトする。
この為、受信データはセレクタ113, i分回路5及
び中心周波数がクロック周波数のBPF 6を通ってク
ロック成分が抽出され,比較器121で第3図二■に示
す様な再生クロックが得られ、外部に送出されると共に
、擬似ランダムパルス発生器(以下.PN発生器と省略
する)131に加えられる。
そこで、この再生クロックに同期したPNデータが発生
し、位相調整器132で受信データとほぼ同相になる様
に調整される。尚、この調整は一回すれば最調整の必要
はない。
次に、受信データが断になるとビット同期パターン検出
器112の出力がLになるので、セレクタ113がPN
発生器側をセレクトし、受信データとほぼ同相になった
PNデータからクロックが再生されて外部に送出される
と共に.再生されたPN発生器に戻るのでPNデータが
引続き発生する。
尚、RPF 6としてQの高い水晶フィルタ等を使用れ
ば比較的安定度の高いクロックが得られ.システムクロ
ックとして使用可能である。又、vCOを使用しないの
で回路の形状も小さくなる。
〔発明の効果〕
以上詳細に説明した様に本発明によれば受信データ断の
間、比較的安定度の良い再生クロックを得ることができ
ると共に、回路の形状も小さくなると云う効果がある。
【図面の簡単な説明】
第1図は本発明の原理ブロック図、 第2図は本発明の実施例のブロック図、第3図は第2図
の動作説明図、 第4図は無線集線システム説明図、 第5図は従来例のブロック図、 第6図は第5図の動作説明図を示す。 図において、 11はセレクト手段 、 12はクロック再生手段、 13は擬似データ生成手段を示す。 オ9発ロ月fIR,’i里フ゛口・・ノフ図る  1 
 図 7本、4− 日月σつ実施づクリσ〕フ゛b・ブ2図第
  2  pり

Claims (1)

  1. 【特許請求の範囲】 受信データが入力している時は該受信データをセレクト
    し、該受信データが断になった時には擬似データ生成手
    段の出力をセレクトするセレクト手段(11)と、 該セレクト手段の出力からクロックを再生するクロック
    再生手段(12)と、 該クロック再生手段の出力を用いて該受信データと同相
    の擬似データを生成する擬似データ生成手段(13)と
    から構成されたことを特徴とするクロック発生回路。
JP61288034A 1986-12-02 1986-12-02 クロツク発生回路 Pending JPS63139438A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61288034A JPS63139438A (ja) 1986-12-02 1986-12-02 クロツク発生回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61288034A JPS63139438A (ja) 1986-12-02 1986-12-02 クロツク発生回路

Publications (1)

Publication Number Publication Date
JPS63139438A true JPS63139438A (ja) 1988-06-11

Family

ID=17724969

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61288034A Pending JPS63139438A (ja) 1986-12-02 1986-12-02 クロツク発生回路

Country Status (1)

Country Link
JP (1) JPS63139438A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011047877A (ja) * 2009-08-28 2011-03-10 Anritsu Corp 携帯端末用デバイス測定装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011047877A (ja) * 2009-08-28 2011-03-10 Anritsu Corp 携帯端末用デバイス測定装置

Similar Documents

Publication Publication Date Title
US6973145B1 (en) Digital-data receiver synchronization method and apparatus
JPH0824288B2 (ja) 位相同期ル−プ回路
EP0909035A2 (en) Phase synchronisation device and phase quadrature signal generating apparatus
AU2001286987A1 (en) Digital-data receiver synchronization method and apparatus
AU680544B2 (en) Digital clock generator
JPH0642663B2 (ja) ディジタル通信方式の中間中継局
JPS63139438A (ja) クロツク発生回路
KR100718380B1 (ko) 시간 변조에 의해 패킷 네트워크에 있어서 시간 측정 및정렬의 해상도를 향상시키기 위한 방법 및 장치
JP3253514B2 (ja) Pll回路におけるクロック生成回路
US5923704A (en) Transmit clock generation system and method
JP2003143119A (ja) 通信装置および通信方法
JP2650550B2 (ja) 同期型スペクトル拡散変調波の復調装置
JP2683121B2 (ja) スペクトラム拡散通信用受信装置
KR20000056356A (ko) 데이터/클럭 복원 회로
JP3219063B2 (ja) 位相同期制御装置及び位相同期制御方法
JP2689806B2 (ja) 同期型スペクトル拡散変調波の復調装置
JP2929837B2 (ja) 信号同期回路
JP2650572B2 (ja) スペクトル拡散方式における復調装置
JPH07273648A (ja) Pll回路
RU31080U1 (ru) Цифровой синтезатор частот с частотной модуляцией
JP2555597B2 (ja) バーストクロック同期装置
JPH05244212A (ja) 復調装置
JPS62263784A (ja) 音声多重信号処理装置
JPS62142439A (ja) 搬送波引込み補助回路
JPS63179616A (ja) ジツタ付加装置