JPS63124423A - 半導体装置の製造方法 - Google Patents

半導体装置の製造方法

Info

Publication number
JPS63124423A
JPS63124423A JP27076386A JP27076386A JPS63124423A JP S63124423 A JPS63124423 A JP S63124423A JP 27076386 A JP27076386 A JP 27076386A JP 27076386 A JP27076386 A JP 27076386A JP S63124423 A JPS63124423 A JP S63124423A
Authority
JP
Japan
Prior art keywords
atmosphere
film
insulating film
heat treatment
substrate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP27076386A
Other languages
English (en)
Inventor
Yutaka Maruo
丸尾 豊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP27076386A priority Critical patent/JPS63124423A/ja
Publication of JPS63124423A publication Critical patent/JPS63124423A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Formation Of Insulating Films (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、半導体装置の絶縁膜の製造方法に関する。
〔発明の概要〕
本発明は、半導体装置の絶縁膜の製造方法におて、酸化
とチッソ雰囲気または、アルゴン雰囲気中で、900℃
以上の熱処理を交互に、複数回、繰返すことにより良質
の絶縁膜を提供する。
〔従来の技術〕
従来の半導体装置の絶縁膜の製造方法は、絶縁膜形成過
程において、中間にチッソまたは、アルゴン雰囲気中で
、熱処理を行なわず、目標とする膜厚まで、−挙に絶縁
膜を形成するという方法をとっていた。
〔発明が解決しようとする問題点〕
しかし、前述の従来技術では、欠陥密度が高く、電界ス
トレスによる疲労により、耐圧が低くなるという問題点
を有する。
そこで、本発明は、このような問題点を解決するもので
その目的とするところは欠陥密度が小さく、電界ストレ
スに強く、耐圧の高い絶縁膜を提供するところにある。
〔問題点を解決するための手段〕
本発明の半導体装置は、絶縁膜の形成において、酸化と
チッソ雰囲気または、アルゴン雰囲気中で、900℃以
上の熱処理を交互に、複数回繰り返すことにより必要と
する膜厚を持つ絶縁膜を得ることを特徴とする。
〔実施例〕
第1図は、本発明の実施例を示す半導体装置の製造工程
断面図である。
ここで、1はシリコン基板、2は二酸化ケイ素膜、6は
ドライ酸素、4はアルゴンである。
まず、第1図(el)に示すように、雰囲気として酸素
3を用いて熱酸化を行う。するとシリコン基板1に、二
酸化ケイ素膜2が目標とする膜厚の数割だけ形成される
次に、第1図(h)に示すように、雰囲気としてアルゴ
ン4を用いて、1000℃で熱処理を行う。本発明の特
徴は、この工程である。これによりシリコン基板1とそ
の上に第1図(α)の工程で形成された二酸化ケイ素膜
2との境界面の歪みを緩和するのである。
そして、以上の2つの、酸素雰囲気3での熱酸化の工程
と、アルゴン雰囲気4での熱処理を交互に繰返して、二
酸化ケイ素膜2が第1図<c>に示すように、目標とな
る膜厚にする。
以上の工程を経て形成された本発明の実施例による絶縁
膜としての二酸化ケイ素膜2は、シリコン基板1との境
界面の歪みが少なく、欠陥密度の小さい信頼性の高い良
好な絶縁膜となる。
〔発明の効果〕
以上、述べたように本発明によれば、絶縁膜とシリコン
基板との境界面の歪みを抑え、欠陥密度の小さい絶縁膜
が、形成でき絶縁耐圧の高い絶縁膜を提供できる。
従って、半導体装置としての信頼性を向上することが可
能である。
【図面の簡単な説明】
第1図(α)〜Cc)は、本・発明の半導体装置の製造
方法の一実施例を示す工程図。 1・・・・・・・・・シリコン基板 2・・・・・・・・・二酸化ケイ素膜 3・・・・・・・・・ドライ酸素 4・・・・・・・・・アルゴン 以上 第1図

Claims (1)

    【特許請求の範囲】
  1.  絶縁膜の形成において、酸化と、チッソ雰囲気、また
    は、アルゴン雰囲気中での900℃以上の熱処理を交互
    に、複数回、繰返すことを特徴とする半導体装置の製造
    方法。
JP27076386A 1986-11-13 1986-11-13 半導体装置の製造方法 Pending JPS63124423A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP27076386A JPS63124423A (ja) 1986-11-13 1986-11-13 半導体装置の製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP27076386A JPS63124423A (ja) 1986-11-13 1986-11-13 半導体装置の製造方法

Publications (1)

Publication Number Publication Date
JPS63124423A true JPS63124423A (ja) 1988-05-27

Family

ID=17490651

Family Applications (1)

Application Number Title Priority Date Filing Date
JP27076386A Pending JPS63124423A (ja) 1986-11-13 1986-11-13 半導体装置の製造方法

Country Status (1)

Country Link
JP (1) JPS63124423A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6146135A (en) * 1991-08-19 2000-11-14 Tadahiro Ohmi Oxide film forming method
US7524740B1 (en) 2008-04-24 2009-04-28 International Business Machines Corporation Localized strain relaxation for strained Si directly on insulator
JP2012227336A (ja) * 2011-04-19 2012-11-15 Mitsubishi Electric Corp 絶縁膜の製造方法

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6146135A (en) * 1991-08-19 2000-11-14 Tadahiro Ohmi Oxide film forming method
US6949478B2 (en) 1991-08-19 2005-09-27 Tadahiro Ohmi Oxide film forming method
US7524740B1 (en) 2008-04-24 2009-04-28 International Business Machines Corporation Localized strain relaxation for strained Si directly on insulator
JP2012227336A (ja) * 2011-04-19 2012-11-15 Mitsubishi Electric Corp 絶縁膜の製造方法

Similar Documents

Publication Publication Date Title
JPS63124423A (ja) 半導体装置の製造方法
JPWO2020049396A5 (ja) 半導体装置の作製方法
JPS59106133A (ja) 集積回路装置
JPS5812340A (ja) 半導体装置の製造方法
JPS62185353A (ja) 半導体装置の製造方法
JPS59168643A (ja) 酸化膜の緻密化処理法
JPS6214444A (ja) 半導体装置の製造方法
JPS5823929B2 (ja) 半導体装置の製造方法
JPH0258353A (ja) 半導体装置
JPS6292328A (ja) 絶縁膜形成方法
JPS58103131A (ja) 化合物半導体装置の製造方法
JPS6258640A (ja) 半導体基板の絶縁膜製造法
JPS6410106B2 (ja)
JPS6381943A (ja) 半導体装置およびその製造方法
JPH036022A (ja) 多層絶縁膜の形成方法
JPH03147369A (ja) 半導体装置の製造方法
JPH01110749A (ja) 半導体装置の製造方法
JPH01200651A (ja) 半導体装置の製造方法
JPS62149139A (ja) 薄い絶縁膜の形成方法
JPS6387742A (ja) 半導体装置の製造方法
JPS6118348B2 (ja)
JPH01305516A (ja) 半導体素子の製造方法
JPS61245575A (ja) 半導体装置
JPS63250156A (ja) 半導体装置の製造方法
JPS62194658A (ja) 半導体装置の製造方法