JPS6284808U - - Google Patents
Info
- Publication number
- JPS6284808U JPS6284808U JP17701585U JP17701585U JPS6284808U JP S6284808 U JPS6284808 U JP S6284808U JP 17701585 U JP17701585 U JP 17701585U JP 17701585 U JP17701585 U JP 17701585U JP S6284808 U JPS6284808 U JP S6284808U
- Authority
- JP
- Japan
- Prior art keywords
- type mosfet
- channel type
- reference voltage
- channel
- mosfet
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000010586 diagram Methods 0.000 description 3
Landscapes
- Control Of Electrical Variables (AREA)
Description
第1図は本考案の実施例を示す回路図、第2図
は第1図に示された回路の電圧動作範囲を示す図
、第3図は従来例を示す回路図である。 4……電源電圧ライン、5……接地ライン、6
……Pチヤンネル型のMOSFET、7……nチ
ヤンネル型のMOSFET、8……浮遊容量。
は第1図に示された回路の電圧動作範囲を示す図
、第3図は従来例を示す回路図である。 4……電源電圧ライン、5……接地ライン、6
……Pチヤンネル型のMOSFET、7……nチ
ヤンネル型のMOSFET、8……浮遊容量。
Claims (1)
- 【実用新案登録請求の範囲】 1 電源電圧ラインと接地ラインの間に直列接続
されたPチヤンネル型のMOSFETとnチヤン
ネル型のMOSFETを備え、該Pチヤンネル型
のMOSFETのスレツシヨルド電圧Vtpとn
チヤンネル型のMOSFETのスレツシヨルド電
圧VtnをVDD<Vtp+Vtn((VDDは
電源電圧)となるよう設定し、前記Pチヤンネル
型のMOSFETとnチヤンネル型のMOSFE
Tとの接続点を各々のMOSFETのゲートに接
続し、該接続点から基準電圧を取り出すことを特
徴とする基準電圧発生回路。 2 実用新案登録請求の範囲第1項に於いて、前
記直列接続されたPチヤンネル型のMOSFET
とnチヤンネル型のMOSFETの組を奇数段と
したことを特徴とする基準電圧発生回路。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP17701585U JPS6284808U (ja) | 1985-11-18 | 1985-11-18 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP17701585U JPS6284808U (ja) | 1985-11-18 | 1985-11-18 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPS6284808U true JPS6284808U (ja) | 1987-05-30 |
Family
ID=31117815
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP17701585U Pending JPS6284808U (ja) | 1985-11-18 | 1985-11-18 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS6284808U (ja) |
-
1985
- 1985-11-18 JP JP17701585U patent/JPS6284808U/ja active Pending
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPS63209214A (ja) | 相補形絶縁ゲ−トインバ−タ | |
| EP0383549A3 (en) | Ring oscillator | |
| JPS6284808U (ja) | ||
| JPH0793565B2 (ja) | レベル変換回路 | |
| JPS61166223A (ja) | 複合形スイツチ回路 | |
| KR900001807B1 (en) | Clock signal generation circuit | |
| JPH021924U (ja) | ||
| JPS61131613A (ja) | 駆動回路 | |
| JPS61170129A (ja) | 出力インバ−タの貫通電流防止回路 | |
| JPS56152330A (en) | Mis output circuit | |
| JPS61166222A (ja) | 複合形スイツチ回路 | |
| JPS61237509A (ja) | シユミツト・トリガ−回路 | |
| JPS5746534A (en) | Waveform shaping circuit | |
| JP2689628B2 (ja) | ドライバー回路 | |
| JPS5323555A (en) | Complemen tary mos integrated circuit | |
| JPH0421361A (ja) | 半波整流回路 | |
| JPS5478069A (en) | Dual complementary mos transistor circuit | |
| JPH0238823U (ja) | ||
| JPS542042A (en) | Oscillation circuit | |
| JPH0157821U (ja) | ||
| JPS61170130A (ja) | 出力インバ−タの貫通電流防止回路 | |
| JPS60111125U (ja) | 遅延回路 | |
| JPH0255739U (ja) | ||
| JPS61163420U (ja) | ||
| JPH01133823U (ja) |