JPS6282741A - 同期装置 - Google Patents

同期装置

Info

Publication number
JPS6282741A
JPS6282741A JP60223322A JP22332285A JPS6282741A JP S6282741 A JPS6282741 A JP S6282741A JP 60223322 A JP60223322 A JP 60223322A JP 22332285 A JP22332285 A JP 22332285A JP S6282741 A JPS6282741 A JP S6282741A
Authority
JP
Japan
Prior art keywords
signal
code
counter
synchronization
additional
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP60223322A
Other languages
English (en)
Inventor
Shuji Murakami
修司 村上
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP60223322A priority Critical patent/JPS6282741A/ja
Publication of JPS6282741A publication Critical patent/JPS6282741A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Dc Digital Transmission (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、ディジタル伝送に適する同期装置に関する。
特に、mB−nB変換符号伝送方式において監視信号等
の付加信号を多重分離する同期装置に関する。
〔概 要〕
本発明は、lビットの主信号毎にβビットの付加信号が
挿入され、mB−nB符号変換が施され(ただしに十l
はmの整数倍に選ばれる。)た符号を入力信号とし、こ
の入力信号をmB−nB逆変換して付加信号を分離する
mB−nB変換符号伝送方式の同期装置において、 付加信号が挿入されm B −n B符号変換された入
力信号を検出し、この検出信号に基づいて付加信号に対
する同期をとることにより、 回路規模が小さくてしかも高速で同期状態に引き込むこ
とができるようにしたものである。
〔従来の技術〕
ディジタル信号の伝送においてマーク率の平衡化および
タイミング信号の消失防止のための一つの方法としてm
B−nB符号が使われている。これは、入力信号をmビ
ット毎に区切り、nビットの符号(man)に変換して
伝送するもので(n−m)ビットの余剰ビットを利用し
てマーク率を平衡化し、かつマーク・スペースの変化点
を増してタイミング信号の消失を防ぐことができる。
このような伝送方式において監視信号、打合わせ信号あ
るいはフレーム同期信号を伝送する方法としては、これ
ら付加信号のための余剰ビ・ノドを挿入し、これにmB
−nB符号変換を縦続して行う方法がとられていた。す
なわち、まず元の信号の一定周期毎に付加ビットを挿入
してフレームを構成し、しかる後にmB−nB変換をし
て伝送路に送出していた。
〔発明が解決しようとする問題点〕
しかし、このような従来の同期装置では、伝送路符号が
完全にmB−nB変換則を満たす利点があるが、受信側
においては二重の同期操作、すなわちmB−nB符号に
対する同期とフレーム同期を縦続してとらなければなら
なかった。このため同期に必要な回路規模が大きくなる
とともに同期引き込み時間が長くなる欠点があった。
本発明は上記の欠点を除去し、回路規模が小さく同期速
度の速い付加信号伝送方式の受信器の同期装置を提供す
ることを目的とする。
〔問題点を解決するための手段〕
本発明は、lビットの主信号毎にβビットの付加信号が
挿入され、mB−nB符号変換が施され(ただしに+l
はmの整数倍に選ばれる。)だ符号を入力信号とし、こ
の入力信号をm B −n B逆変換するmB−nB逆
変換器と、このmB−nB逆変換器により変換された信
号を主信号と付加信号とに分離する多重分離器と、上記
入力信号に同期したクロック信号を1 / n分周した
符号同期信号を上記mB−nB逆変換器に与えるl/n
カウンタと、上記mB−nB逆変換器より出力される符
号則違反信号を入力し、上記1/nカウンタに位相シフ
ト信号として出力する第一の位相制御器とを備えたm 
B −n B変換符号伝送方式の同期装置において、上
記mB−nB逆変換器は、上記付加信号が挿入されmB
−nB変換された入力信号を検出し検出信号を出力する
検出手段を含み、上記1/nカウンタからの符号同期信
号をm/(k+g分周した同期信号を発生しこの同期信
号を上記多重分離器に出力するm/(k+l)カウンタ
と、上記検出信号および上記同期信号を入力し、上記m
/(k−1−j2)カウンタに位相シフト信号として出
力する第二の位相制御器とを備えたことを特徴とする。
〔作 用〕
lビットの主信号毎にlビットの付加信号が挿入され、
mB−nB符号変換が施され(ただしに+lはmの整数
倍に選ばれる。)た符号を入力信号とし、この入力信号
をmB−nB逆変換器でmB−nB逆変換する。1/2
カウンタで上記入力信号に同期したクロック信号を1/
n分周した符号同期信号を上記mB−nB逆変換器に与
える。
上記mB−nB逆変換器より出力される符号則違反信号
を入力し、第一の位相制御器で上記1 / nカウンタ
に位相シフト信号として出力して語同期をとる。m/(
k+ff1)カウンタで上記1 / nカウンタからの
符号同期信号をm/(k+J)分周した同期信号を発生
する。m B −n B逆変換器でmB−nB変換する
とき付加信号が挿入されてmB−nB変換された符号を
検出した場合に検出信号を出力する。この検出信号およ
び上記同期信号に従って第二の位相制御器から位相シフ
ト信号をm/(k+4りカウンタに与えて付加信号に対
する同期をとる。この付加信号に対して同期がとられた
同期信号に基づいて多重分離器でmB−nB逆変換器で
逆変換された信号を主信号と付加信号とに分離すること
により、回路規模が小さくしかも高速で同期状態に引き
込むことができる。
〔実施例〕
本発明の実施例について図面を参照して説明する。
第1図は本発明一実施例同期装置のブロック構成図であ
る。この装置は通信装置の受信側に設置される同期装置
である。第1図において、入力端子101にm B −
n B符号化された多重化信号aが印加される。入力端
子101はmB−nB逆変換器102に接続され、多重
化信号aはnビット毎にmビットの符号に逆変換される
。mB−nB逆変換器102は、直列信号をnビット毎
に並列信号に変換する直列並列変換器103とこの並列
信号をアドレスとし、mビットの符号を出力するメモリ
104とmビットの並列信号を直列信号に変換する並列
直列変換器105とからなる。この直列信号eは多重分
離器106に印加され、分離されて主信号iは付加信号
jとがそれぞれ出力端子107.108に出力される。
入力端子109に入力端子101に入力する多重化信号
aに同期したクロック信号ckが印加され、カウンタ1
10により1/nに分周されて直列並列変換器103の
語同期信号すとして印加される。mB−nB逆変換器1
02から出力される符号則違反信号Cは位相制御器11
1により位相制御信号dに変換され上記カウンタ110
に印加される。
ここで本発明の特徴とするところは、一点鎖線で囲まれ
た付加信号の同期部分である。カウンタ110からの語
同期信号すは、カウンタ112に加えられ、m/(k+
jり分周されて多重分離器106の同期信号fとして印
加される。m13−n13逆変換器102から出力され
る群識別信号gは位相制御器113によりカウンタ11
2の出力信号と位相比較され位相制御信号りに変換され
てカウンタ112に歩遊信号として印加される。
このように構成された同期装置の動作について説明する
。第2図は本発明の同期装置の語同期の過程を示す各信
号のタイムチャートである。第2図に示す符号は第1図
に示す「×」印の部分の信号を示す。入力端子101に
印加されるmB−nB符号化された多重化信号aはにビ
ットの主信号i毎に!ビットの付加信号jを挿入し、m
B−nB変換された信号であり、k+2がmの整数倍に
選ばれている。さらにこのmB−nB倍信号うち、付加
信号jを含まない語は二つの符号群のうちの一方の群1
から選ばれて作成されたnB符号であり、付加信号jを
含む語は他の群2から選ばれて作成されたnB符号であ
る。
第2図に示す多重化信号aはm=3、n=4.1=1の
場合を示している。この結果(k+!l)/m符号語毎
に付加信号j (斜線で示す。)の含まれた符号語が現
れる。多重化信号aの太線は符号語の正しい区切りを示
す。クロック信号ckはカウンタ110により1/nに
分周され、語同期信号すとなってmB−nB逆変換器1
02に印加される符号の逆変換は語同期信号すの符号語
の区切りにより行われる。
いま、区間■に示すように、語同期信号すが多重化信号
aに示す符号語の正しい区切りと一致していないとする
。このとき、mB−nB逆変換器102は符号則違反信
号Cを位相制御器111に出力する。この符号則違反信
号Cがあらかじめ定められた値になったとき、位相制御
器111は位相制御信号dをカウンタ110に対して出
力する。
この結果、カウンタ110の出力位相がずらされ、区間
■に示すように、カウンタ110からの語同期信号すが
多重化信号aに示す符号語の正しい位相に合わされる0
区間■では多重化信号aのnビットの符号語は正しく復
号されmビットの直列信号eとなって多重分離器106
に供給される。
次に付加信号jに対する同期過程を説明する。
第3図は本発明の同期装置の付加信号の同期過程を示す
各信号のタイムチャートである。第3図に示す符号は第
1図に示す「×」印の部分の信号を示す。第3図におい
て、多重分離器106に供給される直列信号eはに−8
、J=1の場合を示す。
8ビツト毎に1ビツトの付加信号jが挿入されている。
k+l(8+l=9)はm(3)の3倍であるため、3
符号語毎に斜線で示す付加信号jが現れる。
カウンタ110から出力されるmB−nB符号の語同期
信号すは、mB−nB符号が正しく復号されている場合
には、直列信号eのm(3)ビット毎に同期している。
語同期信号すは、カウンタ112によりm/ (k+j
り(1/3)に分周され多重分離器106に同期信号f
として供給される。
mB−nB逆変換器102は入力符号語が群1または群
2のいずれに属するかを判定し、その結果群識別信号g
を出力する。すなわち、入力符号語が付加信号jを含み
群2に属するとき第3図(g)に示すパルス信号を出力
する。
この群識別信号gは位相制御器113に印加され、位相
制御信号りをカウンタ112に対して出力し、カウンタ
112の出力位相をずらす。この操作はカウンタ112
からの同期信号fが直列信号eの付加信号j挿入位置に
一致するまで続けられ、最終時に区間■に示すように直
列信号eと同期信号fの位相とが一致する。この結果、
多重分離器106からは正しく分離された主信号iと付
加信号jとが端子107と端子108とに出力される。
上記カウンタ112の位相シフトは第3図に示す同期信
号f、すなわち、mビット毎に群識別信号gに位相が一
致するように行われる。したがって、従来の同期信号の
1ビツト毎に位相をずらせて同期状態に追い込む方法に
比較してビット単位の位相シフトおよび同期確認の操作
を必要とせず、目標位相に閏けて高速で付加信号jの同
期を行うことができる。
第1図に示す実施例において、mB−nB逆変換器10
2における入力符号群の検出は、たとえば、表に示す符
号列(m=3、n=4)のようにして検出される。表は
mB−nB符号変換則の一例であり、3ビツト入力に対
し群1および群2に属する二種類の4ビット符号語を出
力する符号則の例を示している。この例では群1と群2
とでは入力3ビツトがro 10」および「011」の
場合のみ異なり、他の入力に対しては同じ符号語を出力
する。3ビット入力待号がランダムな符号列をとるとき
、ro 10JまたはrollJの現れる確率は1/4
であり、この確率で群1の符号語とは異なり群2のみに
属する符号語が得られる。mB−nB逆変換器(この例
では、m−3、n−4)はro 10Jおよびro 1
1Jに対応する4ビット符号語ro011Jおよびrl
 100Jを検出し、群識別信号gを出力する。
第1図における位相制御器111は、たとえば、入力信
号である符号則違反信号Cが、定められた時間内に一定
数以上発生したときに、位相制御信号dを発生するよう
な方法で実現される。
第1図における位相制御器113は、たとえば群識別信
号gとカウンタ112の同期信号fの位相とを比較し、
その誤差信号として位相制御信号りを発生するような方
法で実現される。
〔発明の効果〕
以上詳細に説明したように、本発明は、mB −nB変
換された信号を復号分離する際に回路規模が小さくて、
しかも高速で同期状態に引き込むことができる優れた効
果がある。したがって、ディジタル伝送に適用して極め
て効果の大きいものである。
【図面の簡単な説明】
第1図は本発明一実施例同期装置のブロック構成図。 第2図はその語同期の過程を示す各信号のタイムチャー
ト。 第3図はその付加信号に対する同期過程を示す各信号の
タイムチャート。 101.109 ・・・入力端子、102−m B −
n B逆変換器、103・・・直列並列変換器、104
・・・メモリ、105・・・並列直列変換器、106・
・・多重分離器、107.108・・・出力端子、11
0.112・・・カウンタ、111.113・・・位相
制御器。 ゛・、−1 実施例全体図 第1図

Claims (1)

    【特許請求の範囲】
  1. (1)kビットの主信号毎にlビットの付加信号が挿入
    され、mB−nB符号変換が施され(ただしk+lはm
    の整数倍に選ばれる。)た符号を入力信号とし、この入
    力信号をmB−nB逆変換するmB−nB逆変換器と、 このmB−nB逆変換器により変換された信号を主信号
    と付加信号とに分離する多重分離器と、上記入力信号に
    同期したクロック信号を1/n分周した符号同期信号を
    上記mB−nB逆変換器に与える1/nカウンタと、 上記mB−nB逆変換器より出力される符号則違反信号
    を入力し、上記1/nカウンタに位相シフト信号として
    出力する第一の位相制御器とを備えたmB−nB変換符
    号伝送方式の同期装置において、 上記mB−nB逆変換器は、上記付加信号が挿入されm
    B−nB変換された入力信号を検出し検出信号を出力す
    る検出手段を含み、 上記1/nカウンタからの符号同期信号をm/(k+l
    )分周した同期信号を発生しこの同期信号を上記多重分
    離器に出力するm/(k+l)カウンタと、 上記検出信号および上記同期信号を入力し、上記m/(
    k+l)カウンタに位相シフト信号として出力する第二
    の位相制御器と を備えたことを特徴とする同期装置。
JP60223322A 1985-10-07 1985-10-07 同期装置 Pending JPS6282741A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60223322A JPS6282741A (ja) 1985-10-07 1985-10-07 同期装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60223322A JPS6282741A (ja) 1985-10-07 1985-10-07 同期装置

Publications (1)

Publication Number Publication Date
JPS6282741A true JPS6282741A (ja) 1987-04-16

Family

ID=16796335

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60223322A Pending JPS6282741A (ja) 1985-10-07 1985-10-07 同期装置

Country Status (1)

Country Link
JP (1) JPS6282741A (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60158746A (ja) * 1984-01-30 1985-08-20 Nec Corp 同期装置

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60158746A (ja) * 1984-01-30 1985-08-20 Nec Corp 同期装置

Similar Documents

Publication Publication Date Title
US4667324A (en) Network multiplex structure
US4759018A (en) Higher order digital transmission system including a multiplexer and a demultiplexer
US5426644A (en) Parallel code transmission method and apparatus of the same
KR100263789B1 (ko) 임의 정렬 병렬 프레이머를 갖는 원격 통신 시스템 및 원격 통신 수행 방법
JP3184083B2 (ja) チャネル多重分離方法およびチャネル多重分離装置
SE457308B (sv) Kodningsfoerfarande vid oeverfoering av ett antal oeversamplade datakanaler jaemte anordning foer utfoerande av foerfarandet
US3065303A (en) Input i
JPS6282741A (ja) 同期装置
US4498167A (en) TDM Communication system
JP2958976B2 (ja) データの誤り訂正方式
JPS60158746A (ja) 同期装置
JP3317296B2 (ja) チャネル多重分離方法、チャネル多重回路およびチャネル多重分離装置
JPH02100436A (ja) ブロック同期方式
JP2573766B2 (ja) 映像信号送受信装置
JP2692476B2 (ja) フレーム同期システム
JPS63226147A (ja) ブロツク同期方式
JPH0340986B2 (ja)
JPH0332255A (ja) サービス信号伝送方式
JPH0556025A (ja) 伝送路符号処理方式
JPH0377695B2 (ja)
JPH0211191B2 (ja)
JPH06350547A (ja) ディジタル信号の多重化伝送方式
JPH0490623A (ja) 伝送符号化方式
JPH0123016B2 (ja)
JPH0287733A (ja) フレーム同期方法