JPS6267989A - くし型フイルタ制御装置 - Google Patents
くし型フイルタ制御装置Info
- Publication number
- JPS6267989A JPS6267989A JP20687885A JP20687885A JPS6267989A JP S6267989 A JPS6267989 A JP S6267989A JP 20687885 A JP20687885 A JP 20687885A JP 20687885 A JP20687885 A JP 20687885A JP S6267989 A JPS6267989 A JP S6267989A
- Authority
- JP
- Japan
- Prior art keywords
- phase
- amplitude
- output
- delay line
- color subcarrier
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Processing Of Color Television Signals (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
産業上の利用分野
本発明は、カラーテレビジョン受像機等に用いられるく
し型フィルタの制御装置に関するものである。
し型フィルタの制御装置に関するものである。
従来の技術
第4図に従来から用いられているNTSCくし型フィル
タのブロック図を示す。端子1に加えられた複合ビデオ
信号は1H遅延線2を通り、加算器3で1H遅延線出力
と加算されY信号となり、又減算器4で減算されクロマ
信号となる。
タのブロック図を示す。端子1に加えられた複合ビデオ
信号は1H遅延線2を通り、加算器3で1H遅延線出力
と加算されY信号となり、又減算器4で減算されクロマ
信号となる。
第5図にその実際回路を示す。端子1より加えられた複
合ビデオ信号はエミッタフォロワQ+、Q2を通り、エ
ミッタフォロアQ2のエミッタに直接信号として出力さ
れる。一方、複合ビデオ信号はエミッタフォロアQ、の
エミッタからコンデンサC3、抵抗’++を通り1H遅
延線2に加えられ、その出力はトランジスタQ5.Q4
のベースに逆相で加えられる。トランジスタQs、Q4
は差動増幅器を構成[〜、と仁で1H遅延し7ブこ信号
とエミッタフォロアQ2のエミッタからのm接信号との
加算。
合ビデオ信号はエミッタフォロワQ+、Q2を通り、エ
ミッタフォロアQ2のエミッタに直接信号として出力さ
れる。一方、複合ビデオ信号はエミッタフォロアQ、の
エミッタからコンデンサC3、抵抗’++を通り1H遅
延線2に加えられ、その出力はトランジスタQ5.Q4
のベースに逆相で加えられる。トランジスタQs、Q4
は差動増幅器を構成[〜、と仁で1H遅延し7ブこ信号
とエミッタフォロアQ2のエミッタからのm接信号との
加算。
減算が行なわれ、トランジスタQ4のコレクタより加算
出力がY信号として現われ、一方トランジスタQ3のコ
レクタにし1減算出力がクロマ信号として現われる。Q
5.Q/、はインピーダンス変換のためのエミッタフォ
ロアである。
出力がY信号として現われ、一方トランジスタQ3のコ
レクタにし1減算出力がクロマ信号として現われる。Q
5.Q/、はインピーダンス変換のためのエミッタフォ
ロアである。
ここで、C,、L、及びC2,L2C」:1H遅延線2
のマツチング素子であり、遅延時間、帯域を決定する。
のマツチング素子であり、遅延時間、帯域を決定する。
またR、、R8はバイアス回路、R15,R14’R1
2は差動増幅器Q、、Q4の増幅度を決定するエミッタ
抵抗である。
2は差動増幅器Q、、Q4の増幅度を決定するエミッタ
抵抗である。
発明が解決しようとする問題点
ところで、1H遅延線2ばくし7型フイルタを構成する
重要な要素である。1−7かしその遅延時間のバラツキ
及びロスのバラツキの為、可変抵抗R12により差動増
幅器の増幅度を、寸だ、可変インダクタンスL1及びL
2により遅延時間が最適となる様調整しなければならな
い。
重要な要素である。1−7かしその遅延時間のバラツキ
及びロスのバラツキの為、可変抵抗R12により差動増
幅器の増幅度を、寸だ、可変インダクタンスL1及びL
2により遅延時間が最適となる様調整しなければならな
い。
さらに1H遅延線2は温度や経年変化により遅延時間や
ロスが変化し、十分なくし型フィルタ特性が得られなく
なるという問題がある。
ロスが変化し、十分なくし型フィルタ特性が得られなく
なるという問題がある。
本発明は上記問題点に鑑み、1H遅延線の遅延時間のば
らつき等を補正(7て正し7いくし形フィルタ特+<1
が得られる制御装置を提供しようとするものである。
らつき等を補正(7て正し7いくし形フィルタ特+<1
が得られる制御装置を提供しようとするものである。
問題点を解決するための手段
本発明は、複合ビデオ信号の垂直帰線期間に色同期され
た色副搬送波を挿入し、IH遅延線を通った信号の内の
色副搬送波の位相及び振幅を検出し、その検出出力によ
り1H遅延信号の位相補正及び振幅補正を行い、常に最
適なくし型フィルタ特性が得られる様にするものである
。
た色副搬送波を挿入し、IH遅延線を通った信号の内の
色副搬送波の位相及び振幅を検出し、その検出出力によ
り1H遅延信号の位相補正及び振幅補正を行い、常に最
適なくし型フィルタ特性が得られる様にするものである
。
作用
常に1最適なく L型フィルタ特性を得るためには、加
算点、減算点での直接信号と1H遅延信号をインターリ
ーブされた色副搬送波に対して、振幅が等しく、位相が
逆相になる様に調整する必要がある。従来、工場出荷時
のみこの調整を行って来たが、それだけでは温度変化や
経年変化に対して十6 べ−2 分なくし型特性を得らJlない。
算点、減算点での直接信号と1H遅延信号をインターリ
ーブされた色副搬送波に対して、振幅が等しく、位相が
逆相になる様に調整する必要がある。従来、工場出荷時
のみこの調整を行って来たが、それだけでは温度変化や
経年変化に対して十6 べ−2 分なくし型特性を得らJlない。
本発明では1H遅延線を通った信号に位相補正ど振幅補
正を施し、その出力を位相検出器、振幅検出器で常に検
出1〜で、位相補正回路と振幅補正回路にフィー ドパ
ツクし最適外くし型フィルタ特性となる様に制御してい
る。
正を施し、その出力を位相検出器、振幅検出器で常に検
出1〜で、位相補正回路と振幅補正回路にフィー ドパ
ツクし最適外くし型フィルタ特性となる様に制御してい
る。
実施例
第1図に本発明の一実施例を示す。
端子1に加えられた複合ビデオ信号の垂直帰線期間に、
バースト信閃と色同期された色副搬送波を発生する色副
搬送波発生器10より−・定振幅の色副搬送波をスイッ
チ27を通]ッて挿入する。
バースト信閃と色同期された色副搬送波を発生する色副
搬送波発生器10より−・定振幅の色副搬送波をスイッ
チ27を通]ッて挿入する。
色副搬送波を挿入された信号21は加算器3゜減算器4
に加えられる。一方、信号21は1H遅延線21位相補
正器12.振幅補正器13で位相補正、振幅補正された
信号20となって加力器3゜減算器4に加えられる。信
号21ど信−号20目“加算及び減勢されY出力6及び
クロマ出力6となる。
に加えられる。一方、信号21は1H遅延線21位相補
正器12.振幅補正器13で位相補正、振幅補正された
信号20となって加力器3゜減算器4に加えられる。信
号21ど信−号20目“加算及び減勢されY出力6及び
クロマ出力6となる。
信号20は振幅を検出するピーク検波器14及び位相を
検出する位相検波器19に入力される。
検出する位相検波器19に入力される。
6 へ−7
ピーク検出器14では、信号20の挿入された色副搬送
波をピーク検波し、その出力が挿入した色副搬送波に対
応する直流電子18に等しくなる様に振幅補正回路13
を制御する。
波をピーク検波し、その出力が挿入した色副搬送波に対
応する直流電子18に等しくなる様に振幅補正回路13
を制御する。
位相検出器16では、信号2oの挿入された色副搬送波
と900位相差のある信号19とを人力I〜、信号20
の色副搬送波を位相検波して、その出力が0となる様に
位相補正器12を制御する。
と900位相差のある信号19とを人力I〜、信号20
の色副搬送波を位相検波して、その出力が0となる様に
位相補正器12を制御する。
コンデンサ16.17は制御電圧を保持するホールドコ
ンデンサである。パルス発生器21は、垂直パルスv(
26)及び水平パルスH(2B)より垂直帰線期間内の
パルスを発生し、色副搬送波を挿入するキーパルス22
.23 、2at作る。
ンデンサである。パルス発生器21は、垂直パルスv(
26)及び水平パルスH(2B)より垂直帰線期間内の
パルスを発生し、色副搬送波を挿入するキーパルス22
.23 、2at作る。
第2図に振幅補正回路13及び位相補正回路12を示す
。本実施例では、位相補正ば1Hガラス遅延線2の出力
端にバリキャップD1を設け、バリキャップD、の容量
を位相検波器16の出力の位相制御用直流電圧v15に
より可変し、マツチング素子L2.D 、の同調点を変
えて遅延時間(位相)を変化させることにより行うよう
にし−Cいる。
。本実施例では、位相補正ば1Hガラス遅延線2の出力
端にバリキャップD1を設け、バリキャップD、の容量
を位相検波器16の出力の位相制御用直流電圧v15に
より可変し、マツチング素子L2.D 、の同調点を変
えて遅延時間(位相)を変化させることにより行うよう
にし−Cいる。
位相補正されたイd吋は差動11〆I幅器Q 44+
Q 4s l/こ入力される。
Q 4s l/こ入力される。
Q4DIQ411Q42 、Q43は制御電圧11a、
11bにより制御される振幅補正回路であり、制御車F
T+11bが制御電圧11aに対して高くなれば、トラ
ンジスタQ44.Q45 のコレクタ電流はl・ラン
ジスタQ41 、Q42 に分流され1.出力信号1
0a。
11bにより制御される振幅補正回路であり、制御車F
T+11bが制御電圧11aに対して高くなれば、トラ
ンジスタQ44.Q45 のコレクタ電流はl・ラン
ジスタQ41 、Q42 に分流され1.出力信号1
0a。
10bの振幅は小さくなる。R23,R24は遅+rL
t+−s力の振幅1位相を検出するだめの抵抗であり、
出力1oa、1obを発生するO Q461Q47
はバッファー用のものである。
t+−s力の振幅1位相を検出するだめの抵抗であり、
出力1oa、1obを発生するO Q461Q47
はバッファー用のものである。
第3図に位相検波器16.振幅検出の為のピーク検波器
14の一例を示す。位相補正、振幅補正された借料10
a、10bは位相検波器Q 52 r Q 550ベー
スに入力される。一方、l−ランジスタQ54〜Q、ノ
ヘ−ス13 a 、 13 bには、垂直帰線期間に挿
入された借料と90°の関係にある信号が第1図の色副
搬送波発生器1oより入力される。
14の一例を示す。位相補正、振幅補正された借料10
a、10bは位相検波器Q 52 r Q 550ベー
スに入力される。一方、l−ランジスタQ54〜Q、ノ
ヘ−ス13 a 、 13 bには、垂直帰線期間に挿
入された借料と90°の関係にある信号が第1図の色副
搬送波発生器1oより入力される。
900位相差にするのは位相検出感度を高めるためであ
る。位相検波器Q52.Q53 が色副搬送波を挿入
した部分だけ働くように電流源工、。が・々ルス電流に
より、駆動される。位相検波出力はコンデンサC50に
チャージされ、直流電圧とな−って、トランジスタQi
でアンプされ、位相補正の為のバリキャップ1駆動電圧
v15となる。
る。位相検波器Q52.Q53 が色副搬送波を挿入
した部分だけ働くように電流源工、。が・々ルス電流に
より、駆動される。位相検波出力はコンデンサC50に
チャージされ、直流電圧とな−って、トランジスタQi
でアンプされ、位相補正の為のバリキャップ1駆動電圧
v15となる。
一方、エミッタフォロワQ51を通った信号はコンデン
サC52を通ってダイオードD5oでピーク検波され、
その出力は振幅補正器の人力111Lとなる。11t)
には適当な直流電圧が加えられている。
サC52を通ってダイオードD5oでピーク検波され、
その出力は振幅補正器の人力111Lとなる。11t)
には適当な直流電圧が加えられている。
トランジスタQ62は色副搬送波を挿入した期間のみオ
フにし、それ以外はオンにする。
フにし、それ以外はオンにする。
発明の効果
このように本発明によれば、1H遅延線の遅延時間およ
び損失による位相と振幅の変化を常に検出しフィードバ
ックして補正するようにしたことにより所定の特性のく
し型フィルタ特性を維持するように構成することができ
る。
び損失による位相と振幅の変化を常に検出しフィードバ
ックして補正するようにしたことにより所定の特性のく
し型フィルタ特性を維持するように構成することができ
る。
第1図は本発明の一実施例における< L型フィルタ制
御装置のブロック図、第2図はその振幅補正回路および
位相補正回路の具体回路図、第3図はその位相検波器お
よびピーク検波器の具体回路図、第4図は従来例のくし
型フィルタのプロ、ツク図、第6図はその具体回路図で
ある。 2・・・・・1H遅延#j!110・・・・・色副搬送
波発生器、12・・・・・・位相補正回路、13・・・
・・・振幅補正回路、14・・・・・・ピーク検波器、
16・・・・・・位相検波器。 代理人の氏名 弁理ト 中 尾 敏 男 ほか1名第1
図 、ゴ
御装置のブロック図、第2図はその振幅補正回路および
位相補正回路の具体回路図、第3図はその位相検波器お
よびピーク検波器の具体回路図、第4図は従来例のくし
型フィルタのプロ、ツク図、第6図はその具体回路図で
ある。 2・・・・・1H遅延#j!110・・・・・色副搬送
波発生器、12・・・・・・位相補正回路、13・・・
・・・振幅補正回路、14・・・・・・ピーク検波器、
16・・・・・・位相検波器。 代理人の氏名 弁理ト 中 尾 敏 男 ほか1名第1
図 、ゴ
Claims (1)
- 複合ビデオ信号の垂直帰線期間にバースト信号と色同期
された色副搬送波を挿入する色副搬送波付加回路と、前
記色副搬送波が挿入された複合ビデオ信号を1H遅延す
る1H遅延線と、1H遅延線の出力の位相補正回路及び
振幅補正回路と、前記位相補正回路と振幅補正回路の出
力信号の位相と振幅を検出する位相検出回路及び振幅検
出回路とを具備し、垂直帰線期間に挿入された色副搬送
波を前記1H遅延線で遅延した出力の位相を前記位相検
出回路で検出し、その検出出力により前記1H遅延線の
出力を挿入された色副搬送波と同相(逆相)にする様に
前記位相補正回路を制御し、前記1H遅延線の出力の振
幅を振幅検出器で検出し、その検出出力により前記1H
遅延線の出力を挿入された色副搬送波と同じ振幅にする
様に前記振幅補正回路を制御するようにしたことを特徴
とするくし型フィルタ制御装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP20687885A JPS6267989A (ja) | 1985-09-19 | 1985-09-19 | くし型フイルタ制御装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP20687885A JPS6267989A (ja) | 1985-09-19 | 1985-09-19 | くし型フイルタ制御装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6267989A true JPS6267989A (ja) | 1987-03-27 |
Family
ID=16530541
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP20687885A Pending JPS6267989A (ja) | 1985-09-19 | 1985-09-19 | くし型フイルタ制御装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6267989A (ja) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0219096A (ja) * | 1988-07-07 | 1990-01-23 | Matsushita Electric Ind Co Ltd | 色信号処理回路 |
EP0511682A2 (en) * | 1991-04-30 | 1992-11-04 | Sanyo Electric Co., Ltd. | Y/C separation circuit |
JPH04365291A (ja) * | 1991-06-13 | 1992-12-17 | Sanyo Electric Co Ltd | くし型フィルター回路 |
JPH0514924A (ja) * | 1991-06-28 | 1993-01-22 | Sanyo Electric Co Ltd | Y/c分離回路 |
US5313499A (en) * | 1992-04-29 | 1994-05-17 | International Business Machines Corporation | Constant gain phase lock-loop |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS51829U (ja) * | 1974-06-18 | 1976-01-06 | ||
JPS54152917A (en) * | 1978-05-24 | 1979-12-01 | Nec Corp | Automatic eaveform equalizer |
JPS5985198A (ja) * | 1982-11-05 | 1984-05-17 | Matsushita Electric Ind Co Ltd | 映像信号処理装置 |
-
1985
- 1985-09-19 JP JP20687885A patent/JPS6267989A/ja active Pending
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS51829U (ja) * | 1974-06-18 | 1976-01-06 | ||
JPS54152917A (en) * | 1978-05-24 | 1979-12-01 | Nec Corp | Automatic eaveform equalizer |
JPS5985198A (ja) * | 1982-11-05 | 1984-05-17 | Matsushita Electric Ind Co Ltd | 映像信号処理装置 |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0219096A (ja) * | 1988-07-07 | 1990-01-23 | Matsushita Electric Ind Co Ltd | 色信号処理回路 |
EP0511682A2 (en) * | 1991-04-30 | 1992-11-04 | Sanyo Electric Co., Ltd. | Y/C separation circuit |
JPH04365291A (ja) * | 1991-06-13 | 1992-12-17 | Sanyo Electric Co Ltd | くし型フィルター回路 |
JPH0514924A (ja) * | 1991-06-28 | 1993-01-22 | Sanyo Electric Co Ltd | Y/c分離回路 |
US5313499A (en) * | 1992-04-29 | 1994-05-17 | International Business Machines Corporation | Constant gain phase lock-loop |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4020500A (en) | Controlled oscillator | |
US4183050A (en) | Clamping circuit for color television signals | |
JPS6267989A (ja) | くし型フイルタ制御装置 | |
US4249208A (en) | Gamma correction circuit for a video signal and television camera suitable therefor | |
KR0136044B1 (ko) | 검파 왜곡을 개선한 고우스트 제거 장치 | |
US4544943A (en) | Stabilized color television subcarrier regenerator circuit | |
US4456927A (en) | Video circuitry | |
GB1406364A (en) | Arrangement for television signal delay | |
US5341173A (en) | Automatic gain control circuit | |
KR100354627B1 (ko) | 컬러버스트신호를이용하는텔레비전회로 | |
JPS5845230B2 (ja) | カラ−テレビジョン受像機の色制御装置 | |
JPS5811797B2 (ja) | カラ−テレビジヨン受像機の色補正回路 | |
JPH05316338A (ja) | サンプルホールド回路 | |
JPH0369237B2 (ja) | ||
JPH04263594A (ja) | Secam方式デコーダ | |
US4121243A (en) | Color subcarrier generator | |
JPH0332148Y2 (ja) | ||
JPS6314531Y2 (ja) | ||
KR100231501B1 (ko) | 크로마 신호 처리 장치 | |
JPS6214780Y2 (ja) | ||
JP2545781B2 (ja) | 信号復調回路 | |
JP2558662B2 (ja) | 水平発振周波数安定化回路 | |
KR0116640Y1 (ko) | 약전계 수신시 화면 잡음 저감회로 | |
KR970004672Y1 (ko) | 팔(pal)방식의 브이티알시스템(vcr)의 휘도/칼라(y/c)처리회로 | |
JP2783614B2 (ja) | Fm復調装置 |