JPS623996B2 - - Google Patents
Info
- Publication number
- JPS623996B2 JPS623996B2 JP17291880A JP17291880A JPS623996B2 JP S623996 B2 JPS623996 B2 JP S623996B2 JP 17291880 A JP17291880 A JP 17291880A JP 17291880 A JP17291880 A JP 17291880A JP S623996 B2 JPS623996 B2 JP S623996B2
- Authority
- JP
- Japan
- Prior art keywords
- erase
- gate
- insulating film
- memory cell
- layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 239000004065 semiconductor Substances 0.000 claims description 52
- 238000007667 floating Methods 0.000 claims description 39
- 239000000758 substrate Substances 0.000 claims description 34
- 239000011159 matrix material Substances 0.000 claims description 5
- 239000004020 conductor Substances 0.000 description 61
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 19
- 229920005591 polysilicon Polymers 0.000 description 19
- 238000010586 diagram Methods 0.000 description 12
- 238000004519 manufacturing process Methods 0.000 description 10
- 238000000034 method Methods 0.000 description 10
- 230000010354 integration Effects 0.000 description 8
- 238000000206 photolithography Methods 0.000 description 8
- 230000004048 modification Effects 0.000 description 6
- 238000012986 modification Methods 0.000 description 6
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 5
- 230000003647 oxidation Effects 0.000 description 5
- 238000007254 oxidation reaction Methods 0.000 description 5
- 229910052710 silicon Inorganic materials 0.000 description 5
- 239000010703 silicon Substances 0.000 description 5
- 230000000694 effects Effects 0.000 description 4
- PCTMTFRHKVHKIS-BMFZQQSSSA-N (1s,3r,4e,6e,8e,10e,12e,14e,16e,18s,19r,20r,21s,25r,27r,30r,31r,33s,35r,37s,38r)-3-[(2r,3s,4s,5s,6r)-4-amino-3,5-dihydroxy-6-methyloxan-2-yl]oxy-19,25,27,30,31,33,35,37-octahydroxy-18,20,21-trimethyl-23-oxo-22,39-dioxabicyclo[33.3.1]nonatriaconta-4,6,8,10 Chemical compound C1C=C2C[C@@H](OS(O)(=O)=O)CC[C@]2(C)[C@@H]2[C@@H]1[C@@H]1CC[C@H]([C@H](C)CCCC(C)C)[C@@]1(C)CC2.O[C@H]1[C@@H](N)[C@H](O)[C@@H](C)O[C@H]1O[C@H]1/C=C/C=C/C=C/C=C/C=C/C=C/C=C/[C@H](C)[C@@H](O)[C@@H](C)[C@H](C)OC(=O)C[C@H](O)C[C@H](O)CC[C@@H](O)[C@H](O)C[C@H](O)C[C@](O)(C[C@H](O)[C@H]2C(O)=O)O[C@H]2C1 PCTMTFRHKVHKIS-BMFZQQSSSA-N 0.000 description 2
- 230000032683 aging Effects 0.000 description 2
- 238000005229 chemical vapour deposition Methods 0.000 description 2
- 230000008878 coupling Effects 0.000 description 2
- 238000010168 coupling process Methods 0.000 description 2
- 238000005859 coupling reaction Methods 0.000 description 2
- 238000013500 data storage Methods 0.000 description 2
- 238000009792 diffusion process Methods 0.000 description 2
- 239000002784 hot electron Substances 0.000 description 2
- 238000002347 injection Methods 0.000 description 2
- 239000007924 injection Substances 0.000 description 2
- 230000014759 maintenance of location Effects 0.000 description 2
- 230000007257 malfunction Effects 0.000 description 2
- 230000006378 damage Effects 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000002513 implantation Methods 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 239000012528 membrane Substances 0.000 description 1
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/04—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
- G11C16/0408—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors
- G11C16/0416—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors comprising cells containing a single floating gate transistor and no select transistor, e.g. UV EPROM
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
- G11C16/14—Circuits for erasing electrically, e.g. erase voltage switching circuits
- G11C16/16—Circuits for erasing electrically, e.g. erase voltage switching circuits for erasing blocks, e.g. arrays, words, groups
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Read Only Memory (AREA)
- Semiconductor Memories (AREA)
- Non-Volatile Memory (AREA)
Description
【発明の詳細な説明】
この発明はデータの電気的消去が可能なプログ
ラマブルROMに好適な半導体記憶装置に関す
る。
ラマブルROMに好適な半導体記憶装置に関す
る。
EP−ROM(Erasable Programable−ROM)
は製造後にデータの書込みあるいは消去が可能で
あり、これを大きく別けると紫外線消去型のもの
と電気的消去型のものの2つになる。このうち紫
外線消去型のEP−ROMは1つのメモリセルを1
つのトランジスタで構成することができるために
高集積化が可能であり、現在までに32Kビツトお
よび64Kビツトの集積度を持つものが開発されて
いる。しかしながらこの紫外線消去型のものは紫
外線を通すパツケージを必要とするため、価格が
高価となる。一方、電気的消去型のものは(これ
を特にE2P−ROM(Electrically Erasable P−
ROM)と称する)、1つのメモリセルを最低2つ
のトランジスタで構成するために、集積度をあま
り高くすることはできず、現在までに16Kビツト
の集積度を持つものまでしか発表されていない。
しかしこの電気的消去型のものはパツケージとし
て安価なプラスチツクが使用可能なため、製造コ
ストを低くすることができるという利点をもつて
いる。
は製造後にデータの書込みあるいは消去が可能で
あり、これを大きく別けると紫外線消去型のもの
と電気的消去型のものの2つになる。このうち紫
外線消去型のEP−ROMは1つのメモリセルを1
つのトランジスタで構成することができるために
高集積化が可能であり、現在までに32Kビツトお
よび64Kビツトの集積度を持つものが開発されて
いる。しかしながらこの紫外線消去型のものは紫
外線を通すパツケージを必要とするため、価格が
高価となる。一方、電気的消去型のものは(これ
を特にE2P−ROM(Electrically Erasable P−
ROM)と称する)、1つのメモリセルを最低2つ
のトランジスタで構成するために、集積度をあま
り高くすることはできず、現在までに16Kビツト
の集積度を持つものまでしか発表されていない。
しかしこの電気的消去型のものはパツケージとし
て安価なプラスチツクが使用可能なため、製造コ
ストを低くすることができるという利点をもつて
いる。
このうち第1図は、1980年2月、ISSCCにお
いて発表された、1つのメモリセルを2つのトラ
ンジスタで構成した従来のE2P−ROMの1つの
メモリセル部分を示す構成図である。図において
1はデイジツト線、2は選択線、3はデータプロ
グラム線であり、デイジツト線1と接地電位点と
の間には、ビツト選択用のMOSトランジスタ4
とデータ記憶用でコントロールゲートとフローテ
イングゲートを持つ二重ゲート型のMOSトラン
ジスタ5とが直列接続されている。そして上記一
方のMOSトランジスタ4のゲートは上記選択線
2に接続され、他方のMOSトランジスタ5のコ
ントロールゲートは上記データプログラム線3に
接続される。
いて発表された、1つのメモリセルを2つのトラ
ンジスタで構成した従来のE2P−ROMの1つの
メモリセル部分を示す構成図である。図において
1はデイジツト線、2は選択線、3はデータプロ
グラム線であり、デイジツト線1と接地電位点と
の間には、ビツト選択用のMOSトランジスタ4
とデータ記憶用でコントロールゲートとフローテ
イングゲートを持つ二重ゲート型のMOSトラン
ジスタ5とが直列接続されている。そして上記一
方のMOSトランジスタ4のゲートは上記選択線
2に接続され、他方のMOSトランジスタ5のコ
ントロールゲートは上記データプログラム線3に
接続される。
このような構成でなる従来のE2P−ROMには
次のような欠点がある。
次のような欠点がある。
第1図から明らかなように、1つのメモリセ
ルを2つのトランジスタによつて構成成してい
るため、紫外線消去型のものに比較して素子数
は2倍、集積度は1/2となり、集積化するには
不利である。
ルを2つのトランジスタによつて構成成してい
るため、紫外線消去型のものに比較して素子数
は2倍、集積度は1/2となり、集積化するには
不利である。
データの書込みおよび消去の際に正負両極性
の電圧が必要であり、印刷配線板等に実装した
場合、電気的にデータの書き換えを行なうため
には、正負両極性の電源が必要である。
の電圧が必要であり、印刷配線板等に実装した
場合、電気的にデータの書き換えを行なうため
には、正負両極性の電源が必要である。
ワード単位、全ビツト単位で同時にデータを
消去するのが困難である。
消去するのが困難である。
短時間で全ビツトのデータを消去するのが困
難である。
難である。
5ボルト単一電源でデータを消去することが
不可能である。
不可能である。
この発明は上記のような事情を考慮してなされ
たもので、その目的とするところは従来の欠点を
除去することができ、特に短時間で全ビツトのデ
ータを消去することができる半導体記憶装置を提
供することにある。
たもので、その目的とするところは従来の欠点を
除去することができ、特に短時間で全ビツトのデ
ータを消去することができる半導体記憶装置を提
供することにある。
以下図面を参照してこの発明の一実施例を説明
する。第2図aないしdはこの発明の第1の実施
例のメモリセルの構成を示すものであり、メモリ
セル4ビツト分のみが示されている。このうち第
2図aはパターン平面図、第2図bは同図aの
−′線に沿う構造断面図、第2図cは同図aの
−′線に沿う構造断面図、第2図dは同図a
の−′線に沿う構造断面図である。
する。第2図aないしdはこの発明の第1の実施
例のメモリセルの構成を示すものであり、メモリ
セル4ビツト分のみが示されている。このうち第
2図aはパターン平面図、第2図bは同図aの
−′線に沿う構造断面図、第2図cは同図aの
−′線に沿う構造断面図、第2図dは同図a
の−′線に沿う構造断面図である。
第2図において11はP型シリコンからなる半
導体基板であり、この基板11の表面にはゲート
絶縁膜12a,12b,12c,12dが一定の
間隔でXYマトリクス状に配置形成されている。
さらに上記基板11の表面には、図中上下方向に
隣に合う各2個所のゲート絶縁膜12aと12
c、12bと12dを対とし、このゲート絶縁膜
対相互間にはフイールド絶縁膜13が形成されて
いる。またこのフイールド絶縁膜13上には、P
あるいはAsを含むポリシリコンからなる第1層
目の導電体層14が形成されている。さらに上記
各ゲート絶縁膜12a,12b,12c,12d
上には、ポリシリコンからなる第2層目の導電体
層15a,15b,15c,15dそれぞれが互
いに分離して形成されている。そして図中第1層
目に導電体層14に対して左側に位置している2
個所の第2層目の導電体層15a,15cの各右
側端部は、絶縁膜16を介して上記第1層目の導
電体層14の左側端部と重なり合つている。また
導電体層14に対して右側に位置している2個所
の第2層目の導電体層15b,15dの各左側端
部は、上記絶縁膜16を介して導電体層14の右
側端部と重なり合つている。さらにまた図中左右
の方向に隣り合う第2層目の導電体層15a,1
5b上にはこれを覆うように、絶縁膜17を介し
て、この両導電体層15a,15bとほぼ同じ幅
に設定されたポリシリコンからなる第3層目の導
電体層18Aが形成されると共に、これと同様に
図中左右の方向に隣り合う第2層目の導電体層1
5c,15d上にはこれを覆うように、上記絶縁
膜17を介して、この両導電体層15c,15d
とほぼ同じ幅に設定されたポリシリコンからなる
もう1つのの第3層目の導電体層18Bが形成さ
れている。そしてまた、図中上下方向に隣り合う
2個所のゲート絶縁膜12aと12cとの間の基
板11の表面領域には、N+型半導体層19Aが
形成され、これと同様に2個所のゲート絶縁膜1
2bと12dとの間の基板11の表面領域には、
N+型半導体層19Bが形成されている。さらに
各ゲート絶縁膜12a,12b,12c,12d
に対して、上記N+型半導体層19Aあるいは1
9B形成側とは反対側の基板11の表面領域に
は、連続したN+型半導体層19Cが形成されて
いる。また上記第3層目の導電体層18A,18
B上には、絶縁膜20を介してAlからなる第4
層目の導電体層21A,21bBが形成されてい
て、このうち一方の導電体層21Aと前記N+型
半導体層19Aとがコンタクトホール22Aにつ
て接続され、他方の導電体層21Bと前記N+型
半導体層19Bとがもう1つのコンタクトホール
22Bによつて接続されている。そして前記N+
型半導体層19Cは基準電位点たとえば接地電位
点に接続されている。
導体基板であり、この基板11の表面にはゲート
絶縁膜12a,12b,12c,12dが一定の
間隔でXYマトリクス状に配置形成されている。
さらに上記基板11の表面には、図中上下方向に
隣に合う各2個所のゲート絶縁膜12aと12
c、12bと12dを対とし、このゲート絶縁膜
対相互間にはフイールド絶縁膜13が形成されて
いる。またこのフイールド絶縁膜13上には、P
あるいはAsを含むポリシリコンからなる第1層
目の導電体層14が形成されている。さらに上記
各ゲート絶縁膜12a,12b,12c,12d
上には、ポリシリコンからなる第2層目の導電体
層15a,15b,15c,15dそれぞれが互
いに分離して形成されている。そして図中第1層
目に導電体層14に対して左側に位置している2
個所の第2層目の導電体層15a,15cの各右
側端部は、絶縁膜16を介して上記第1層目の導
電体層14の左側端部と重なり合つている。また
導電体層14に対して右側に位置している2個所
の第2層目の導電体層15b,15dの各左側端
部は、上記絶縁膜16を介して導電体層14の右
側端部と重なり合つている。さらにまた図中左右
の方向に隣り合う第2層目の導電体層15a,1
5b上にはこれを覆うように、絶縁膜17を介し
て、この両導電体層15a,15bとほぼ同じ幅
に設定されたポリシリコンからなる第3層目の導
電体層18Aが形成されると共に、これと同様に
図中左右の方向に隣り合う第2層目の導電体層1
5c,15d上にはこれを覆うように、上記絶縁
膜17を介して、この両導電体層15c,15d
とほぼ同じ幅に設定されたポリシリコンからなる
もう1つのの第3層目の導電体層18Bが形成さ
れている。そしてまた、図中上下方向に隣り合う
2個所のゲート絶縁膜12aと12cとの間の基
板11の表面領域には、N+型半導体層19Aが
形成され、これと同様に2個所のゲート絶縁膜1
2bと12dとの間の基板11の表面領域には、
N+型半導体層19Bが形成されている。さらに
各ゲート絶縁膜12a,12b,12c,12d
に対して、上記N+型半導体層19Aあるいは1
9B形成側とは反対側の基板11の表面領域に
は、連続したN+型半導体層19Cが形成されて
いる。また上記第3層目の導電体層18A,18
B上には、絶縁膜20を介してAlからなる第4
層目の導電体層21A,21bBが形成されてい
て、このうち一方の導電体層21Aと前記N+型
半導体層19Aとがコンタクトホール22Aにつ
て接続され、他方の導電体層21Bと前記N+型
半導体層19Bとがもう1つのコンタクトホール
22Bによつて接続されている。そして前記N+
型半導体層19Cは基準電位点たとえば接地電位
点に接続されている。
また第2図aにおいて記号ABCDを付して示す
破線で囲まれた領域はこの半導体記憶装置の1ビ
ツト分のメモリセルを示し、このメモリセルは第
2図bから明らかなように、第2層目の導電体層
15をフローテイングゲート(浮遊ゲート)、第
3層目の導電体層18をコントロールゲート(制
御ゲート)、第1層目の導電体層14をイレース
ゲート(消去ゲート)、N+型半導体層19Aをド
レイン、N+型半導体層19Cをソースとする
MOSトランジスタから構成され、さらに第2図
bに示す2ビツト分をみた場合、上記コントロー
ルゲートとイレースゲートはそれぞれ共通であ
り、イレースゲートに関して左右対称に構成され
た一対のMOSトランジスタから構成されてい
る。そして上記コントロールゲートは絶縁膜を介
して半導体基板11上に設けられ、またフローテ
イングゲートとイレースゲートは上記コントロー
ルゲートと基板11によつて挾まれた絶縁膜内に
並設された構成となつている。またイレースゲー
トはフイールド絶縁膜13上に形成されているた
め、各フローテイングゲートとイレースゲートと
の重なり合つている部分はフイールド領域内に存
在することになる。さらに第2図bに示すよう
に、上記重なり合つている部分において、第2層
目の導電体層15すなわちフローテイングゲート
が、第1層目の導電体層14すなわちイレースゲ
ートの上部に位置し、基板11と導電体層14と
の間の距離が基板11と導電体層15との間の距
離よりも短かくなつている。
破線で囲まれた領域はこの半導体記憶装置の1ビ
ツト分のメモリセルを示し、このメモリセルは第
2図bから明らかなように、第2層目の導電体層
15をフローテイングゲート(浮遊ゲート)、第
3層目の導電体層18をコントロールゲート(制
御ゲート)、第1層目の導電体層14をイレース
ゲート(消去ゲート)、N+型半導体層19Aをド
レイン、N+型半導体層19Cをソースとする
MOSトランジスタから構成され、さらに第2図
bに示す2ビツト分をみた場合、上記コントロー
ルゲートとイレースゲートはそれぞれ共通であ
り、イレースゲートに関して左右対称に構成され
た一対のMOSトランジスタから構成されてい
る。そして上記コントロールゲートは絶縁膜を介
して半導体基板11上に設けられ、またフローテ
イングゲートとイレースゲートは上記コントロー
ルゲートと基板11によつて挾まれた絶縁膜内に
並設された構成となつている。またイレースゲー
トはフイールド絶縁膜13上に形成されているた
め、各フローテイングゲートとイレースゲートと
の重なり合つている部分はフイールド領域内に存
在することになる。さらに第2図bに示すよう
に、上記重なり合つている部分において、第2層
目の導電体層15すなわちフローテイングゲート
が、第1層目の導電体層14すなわちイレースゲ
ートの上部に位置し、基板11と導電体層14と
の間の距離が基板11と導電体層15との間の距
離よりも短かくなつている。
第3図は上記第2図に示す半導体記憶装置の等
価回路図である。図において31,32は前記第
4層目の導電体層21A,21Bからなるデイジ
ツト線、33,34は前記第1層目の導電体層1
4が延長されて形成された消去線、35,36は
前記第3層目の導電体層18A,18Bが延長さ
れて形成された選択線である。またM1〜M4は
メモリセルであり、各メモリセルはコントロール
ゲートCG、フローテイングゲートFG、イレース
ゲートEG、ドレインDおよびソースSから構成
され、メモリセルM1,M2のドレインDは上記
一方のデイジツト線31に、メモリセルM3,M
4のドレインDは他方のデイジツト線32に、そ
してすべてのメモリセルのソースSは接地電位点
にそれぞれ接続される。
価回路図である。図において31,32は前記第
4層目の導電体層21A,21Bからなるデイジ
ツト線、33,34は前記第1層目の導電体層1
4が延長されて形成された消去線、35,36は
前記第3層目の導電体層18A,18Bが延長さ
れて形成された選択線である。またM1〜M4は
メモリセルであり、各メモリセルはコントロール
ゲートCG、フローテイングゲートFG、イレース
ゲートEG、ドレインDおよびソースSから構成
され、メモリセルM1,M2のドレインDは上記
一方のデイジツト線31に、メモリセルM3,M
4のドレインDは他方のデイジツト線32に、そ
してすべてのメモリセルのソースSは接地電位点
にそれぞれ接続される。
次に上記第3図に示す等価回路を用いて、この
発明の半導体記憶装置の作用を説明する。いま第
3図中のメモリセルM1に注目すると、初期状態
ではこのメモリセルM1のフローテイングゲート
FGには電子が注入されておらず、そのしきい電
圧VTHは低い状態になつている。
発明の半導体記憶装置の作用を説明する。いま第
3図中のメモリセルM1に注目すると、初期状態
ではこのメモリセルM1のフローテイングゲート
FGには電子が注入されておらず、そのしきい電
圧VTHは低い状態になつている。
このメモリセルM1にデータを書き込む場合に
は、選択線35に正極性の高電圧たとえば+20ボ
ルトを、デイジツト線31に正極性の高電圧たと
えば+20ボルトをそれぞれ印加することにより、
メモリセルM1のソースSからドレインDに向つ
て熱電子の流れが生じ、ソース・ドレイン間すな
わちチヤネル領域からこの熱電子がフローテイン
グゲートFGに注入される。これによつてこのメ
モリセルM1のしきい電圧VTHが上昇する。なお
このデータ書き込みの時、消去線33には高電圧
たとえば+20ボルトのパルスを印加するか、ある
いは+5ボルト、0ボルトの直流電圧を印加して
もよいし、あるいは開放にしてもよい。
は、選択線35に正極性の高電圧たとえば+20ボ
ルトを、デイジツト線31に正極性の高電圧たと
えば+20ボルトをそれぞれ印加することにより、
メモリセルM1のソースSからドレインDに向つ
て熱電子の流れが生じ、ソース・ドレイン間すな
わちチヤネル領域からこの熱電子がフローテイン
グゲートFGに注入される。これによつてこのメ
モリセルM1のしきい電圧VTHが上昇する。なお
このデータ書き込みの時、消去線33には高電圧
たとえば+20ボルトのパルスを印加するか、ある
いは+5ボルト、0ボルトの直流電圧を印加して
もよいし、あるいは開放にしてもよい。
次にこのメモリセルM1からデータを読み出す
場合には、選択線35が選択されてメモリセルM
1のコントロールゲートCGに高レベル信号(た
とえば+5ボルト)が印加される。この高レベル
信号が印加された時、しきい電圧VTHが低くけれ
ば、このメモリセルM1はオンし、一方のデイジ
ツト線31からメモリセルM1を通り接地電位点
に向つて電流が流れる。一方、上記高レベル信号
が印加された時、しきい電圧VTHが高ければ、こ
のメモリセルM1はオフとなり電流は流れない。
この時、メモリセルM1を介して電流が流れる状
態を論理“1”レベル、電流が流れない状態を論
理“0”レベルとすれば、この装置は記憶装置と
して使用することができる。またフローテイング
ゲートFGは前記したように、その周囲を絶縁膜
によつて取り囲まれ他とは絶縁分離されているの
で、ここにいつたん注入された電子は通常の使用
状態においては外に逃げることができず、したが
つてデータ不揮発性の記憶装置として使用するこ
とができる。
場合には、選択線35が選択されてメモリセルM
1のコントロールゲートCGに高レベル信号(た
とえば+5ボルト)が印加される。この高レベル
信号が印加された時、しきい電圧VTHが低くけれ
ば、このメモリセルM1はオンし、一方のデイジ
ツト線31からメモリセルM1を通り接地電位点
に向つて電流が流れる。一方、上記高レベル信号
が印加された時、しきい電圧VTHが高ければ、こ
のメモリセルM1はオフとなり電流は流れない。
この時、メモリセルM1を介して電流が流れる状
態を論理“1”レベル、電流が流れない状態を論
理“0”レベルとすれば、この装置は記憶装置と
して使用することができる。またフローテイング
ゲートFGは前記したように、その周囲を絶縁膜
によつて取り囲まれ他とは絶縁分離されているの
で、ここにいつたん注入された電子は通常の使用
状態においては外に逃げることができず、したが
つてデータ不揮発性の記憶装置として使用するこ
とができる。
また一度書き込まれたデータを消去する場合に
は、選択線35およびデイジツト線31それぞれ
を0ボルトに設定し、消去線33に高電圧たとえ
ば+40ボルトのパルス電圧を印加する。このよう
な電圧を印加することにより、メモリセルM1の
フローテイングゲートFGとイレースゲートEGと
の間にフイールドエミツシヨン(電界放出)が生
じて、いままでフローテイングゲートFGに蓄積
されていた電子がイレースゲートEGおよび消去
線33を介して外部に流出される。この結果、こ
のメモリセルM1のしきい電圧VTHは、初期状態
と同様に低い状態に戻る。
は、選択線35およびデイジツト線31それぞれ
を0ボルトに設定し、消去線33に高電圧たとえ
ば+40ボルトのパルス電圧を印加する。このよう
な電圧を印加することにより、メモリセルM1の
フローテイングゲートFGとイレースゲートEGと
の間にフイールドエミツシヨン(電界放出)が生
じて、いままでフローテイングゲートFGに蓄積
されていた電子がイレースゲートEGおよび消去
線33を介して外部に流出される。この結果、こ
のメモリセルM1のしきい電圧VTHは、初期状態
と同様に低い状態に戻る。
このように上記実施例の半導体記憶装置では、
通常の二重ゲート型のMOSトランジスタのフロ
ーテイングゲートに対してイレースゲートを並設
して1ビツト分のメモリセルを構成するようにし
たので、次のような種々の効果を得ることができ
る。
通常の二重ゲート型のMOSトランジスタのフロ
ーテイングゲートに対してイレースゲートを並設
して1ビツト分のメモリセルを構成するようにし
たので、次のような種々の効果を得ることができ
る。
1つのメモリセルを1つのトランジスタで構
成することができ、しかもデータの電気的消去
が行なえる。したがつて電気的消去型のEP−
ROMとして紫外線消去型と同程度の集積度を
もつものが実現できる。またパツケージとして
安価なプラスチツクのものが使用できるため低
コストである。
成することができ、しかもデータの電気的消去
が行なえる。したがつて電気的消去型のEP−
ROMとして紫外線消去型と同程度の集積度を
もつものが実現できる。またパツケージとして
安価なプラスチツクのものが使用できるため低
コストである。
データの書き込み、消去および読み出しを第
一極性の電源で行なうことができる。すなわ
ち、たとえば書き込み時には+20ボルト、消去
時には+40ボルト、読み出し時には+5ボルト
の正極性の電源があればよく、また+5ボルト
の電圧から昇圧回路によつて+20ボルト、+40
ボルトを得るようにすれば電源は+5ボルトの
一つで済ませることもできる。したがつて印刷
配線板等に実装した状態でデータの書き込み、
消去および読み出しが可能である。
一極性の電源で行なうことができる。すなわ
ち、たとえば書き込み時には+20ボルト、消去
時には+40ボルト、読み出し時には+5ボルト
の正極性の電源があればよく、また+5ボルト
の電圧から昇圧回路によつて+20ボルト、+40
ボルトを得るようにすれば電源は+5ボルトの
一つで済ませることもできる。したがつて印刷
配線板等に実装した状態でデータの書き込み、
消去および読み出しが可能である。
ビツト選択用のトランジスタがないので、ワ
ード単位、全ビツト単位で同時にデータを消去
することができる。
ード単位、全ビツト単位で同時にデータを消去
することができる。
データ消去の際のフイードエミツシヨンを利
用しているので、短時間で消去が可能である。
用しているので、短時間で消去が可能である。
3層のポリシリコン構造を形成するのみで他
のプロセスを必要としないので、通常のシリコ
ンゲートプロセスを用いて製造が可能である。
のプロセスを必要としないので、通常のシリコ
ンゲートプロセスを用いて製造が可能である。
次に、第2図に示すこの発明に係る半導体記憶
測置を製造するための製造方法の一例を、第4図
aないしeに示すパターン平面図および第5図a
ないしeに示すそれらの−′線に沿う断面図
を用いて説明する。まず、第4図aおよび第5図
aに示すように、P型シリコンからなる半導体基
板11の表面に光触刻法により絶縁膜を1μm成
長させてフイールド絶縁膜13,13′を形成
し、さらに第4図a中の斜線を付した領域にPあ
るいはAsをインプランテーシヨン法あるいは拡
散法によつて拡散し、N型半導体層19C′を形
成する。上記拡散終了後、上記フイールド絶縁膜
13,13′形成領域以外の領域の基板11表面
を露出させ後、ここに熱酸化法によつて1000Å〜
2000Åと比較的膜厚の薄い酸化膜を形成して、前
記ゲート絶縁膜12を形成する。次に基板11の
全体に6000Åの厚みにのポリシリコンを成長さ
せ、これにPあるいはAsをドーピングした後、
光触刻法によつて第4図bの実線域に第1層目の
導電体層14を形成する。ここで隣り合うフイー
ルド絶縁膜13′上には上記第1層目の導電体層
14を形成していない例を示しているが、これは
必要に応じて形成してもよい。次に上記第1層目
の導電体層形成後、第4c図および第5図cに示
すように、熱酸化法によつて500Åの厚さの絶縁
膜16を成長させ、さらにこれに続いてCVD法
により5000Åの厚さのポリシリコン膜を成長さ
せ、これを光触刻法を適用してフローテイングゲ
ートとしての第2層目の導電体層15a,15
b,15c,15dを形成する。ここで第5図c
には、図から明らかなように、フローテイングゲ
ートとなる導電体層15a,15bのフイールド
絶縁膜13上に延在する一方側の端部のみが絶縁
膜16を介して第1層目の導電体層14と少なく
とも一部が重なり合う例を示した。そして導電体
層15a,15bの他端については導電体層14
と重なり合つていない。フローテイングゲート形
成後、第4図dおよび第5図dに示すように、熱
酸化法によつて1000〜2000Åの厚さの絶縁膜17
を形成し、その上にポリシリコンを堆積形成し、
これに光触刻法を適用してコントロールゲートと
なる第3層目の導電体層18A,18Bを形成す
ると同時に第2層目の導電体層15a,15b,
15c,15dをセルフアラインにより形成す
る。次に第4図e中の斜線を付した領域にPある
いはAsを拡散してN+型半導体層19A,19
B,19Cを形成する。さらに第4図eおよび第
5図eに示すように、基板11全体に絶縁膜20
およびAl膜を連続して堆積形成し、このAl膜に
光触刻法を適用して第4層目の導電体層21A,
21Bを形成すると共に、コンタクト部分22
A,22Bによつて上記N+半導体層19A,1
9Bそれぞれと接続することによりこの半導体記
憶装置は完成する。
測置を製造するための製造方法の一例を、第4図
aないしeに示すパターン平面図および第5図a
ないしeに示すそれらの−′線に沿う断面図
を用いて説明する。まず、第4図aおよび第5図
aに示すように、P型シリコンからなる半導体基
板11の表面に光触刻法により絶縁膜を1μm成
長させてフイールド絶縁膜13,13′を形成
し、さらに第4図a中の斜線を付した領域にPあ
るいはAsをインプランテーシヨン法あるいは拡
散法によつて拡散し、N型半導体層19C′を形
成する。上記拡散終了後、上記フイールド絶縁膜
13,13′形成領域以外の領域の基板11表面
を露出させ後、ここに熱酸化法によつて1000Å〜
2000Åと比較的膜厚の薄い酸化膜を形成して、前
記ゲート絶縁膜12を形成する。次に基板11の
全体に6000Åの厚みにのポリシリコンを成長さ
せ、これにPあるいはAsをドーピングした後、
光触刻法によつて第4図bの実線域に第1層目の
導電体層14を形成する。ここで隣り合うフイー
ルド絶縁膜13′上には上記第1層目の導電体層
14を形成していない例を示しているが、これは
必要に応じて形成してもよい。次に上記第1層目
の導電体層形成後、第4c図および第5図cに示
すように、熱酸化法によつて500Åの厚さの絶縁
膜16を成長させ、さらにこれに続いてCVD法
により5000Åの厚さのポリシリコン膜を成長さ
せ、これを光触刻法を適用してフローテイングゲ
ートとしての第2層目の導電体層15a,15
b,15c,15dを形成する。ここで第5図c
には、図から明らかなように、フローテイングゲ
ートとなる導電体層15a,15bのフイールド
絶縁膜13上に延在する一方側の端部のみが絶縁
膜16を介して第1層目の導電体層14と少なく
とも一部が重なり合う例を示した。そして導電体
層15a,15bの他端については導電体層14
と重なり合つていない。フローテイングゲート形
成後、第4図dおよび第5図dに示すように、熱
酸化法によつて1000〜2000Åの厚さの絶縁膜17
を形成し、その上にポリシリコンを堆積形成し、
これに光触刻法を適用してコントロールゲートと
なる第3層目の導電体層18A,18Bを形成す
ると同時に第2層目の導電体層15a,15b,
15c,15dをセルフアラインにより形成す
る。次に第4図e中の斜線を付した領域にPある
いはAsを拡散してN+型半導体層19A,19
B,19Cを形成する。さらに第4図eおよび第
5図eに示すように、基板11全体に絶縁膜20
およびAl膜を連続して堆積形成し、このAl膜に
光触刻法を適用して第4層目の導電体層21A,
21Bを形成すると共に、コンタクト部分22
A,22Bによつて上記N+半導体層19A,1
9Bそれぞれと接続することによりこの半導体記
憶装置は完成する。
第6図aないしcはこの発明の第2の実施例の
メモリセルの構成を示すものであり、第6図aは
パターン平面図、第6図bは同図aの6′線
に沿う構造断面図、第6図cは同図aの−′
線に沿う構造断面図である。
メモリセルの構成を示すものであり、第6図aは
パターン平面図、第6図bは同図aの6′線
に沿う構造断面図、第6図cは同図aの−′
線に沿う構造断面図である。
第6図において111はP型シリコンからなる
半導体基板であり、この基板111の表面にはゲ
ート絶縁膜112a〜112fが一定の間隔で
XYマトリクス状に配置形成されている。さらに
上記基板111の表面には、図中上下方向に隣り
合う各箇所のゲート絶縁膜112aと112d、
112bと112e、112cと112fを対と
し、このゲート絶縁膜対相互間にはフイールド絶
縁膜113,113′が形成されている。また上
記1箇所のフイールド絶縁膜113上には、Pあ
るいはAsを含むポリシリコンからなる第1層目
の導電体層114が形成されている。さらに上記
各ゲート絶縁膜112a〜112f上には、ポリ
シリコンからなる第2層目の導電体層115a〜
115fそれぞれが互いに分離して形成されてい
る。そして図中第1層目を導電体層114に対し
て左側に位置している2箇所の第2層目の導電体
層115b,115eの各右側端部は、絶縁膜1
16を介して上記第1層目の導電体層114の左
側端部と重なり合つている。また導電体層114
に対して右側に位置している2箇所の第2層目導
電体層115c,115fの各左側端部は、上記
絶縁膜116を介して導電体層114の右側端部
と重なり合つている。さらにまた図中左右の方向
に隣り合う第2層目の導電体層115a,115
b,115c上には、これを覆ように絶縁膜11
7を介して、これら各導電体層115a,115
b,115cとほぼ同じ幅に設定されたポリシリ
コンからなる第3層目の導電体層118Aが形成
されると共に、これと同様に図中左右の方向に隣
り合う第2層目の導電体層115d,115e,
115f上には、これを覆うように上記絶縁膜1
17を介して、これら各導電体層115d,11
5e,115fとほぼ同じ幅に設定されたポリシ
リコンからなるもう1つの第3層目の導電体層1
18Bが形成されている。そしてまた、図中上下
方向に隣り合う2箇所のゲート絶縁膜112aと
112dとの間の基板111の表面領域にはN+
型半導体層119Aが形成され、また2箇所のゲ
ート絶縁膜112bと112eとの間の基板11
1の表面領域にはN+型半導体層119Bが、同
様に2箇所のゲート絶縁膜112cと112eと
の間の基板111の表面領域にはN+型半導体層
119Cが形成されている。さらに各ゲート絶縁
膜112a〜112eに対して、上記N+型半導
体層119A,119B、119C形成側とは反
対側の基板111の表面領域には、連続したN+
型半導体層119Dが形成されている。また上記
第3層目の導電体層118A,118B上には、
絶縁膜120を介してAlからなる配線層121
A,121B,121C,121Dが形成されて
いて、このうち1つの配線層121Aと前記N+
半導体層119Aとがコンタクトホール122A
によつて接続され、配線層121BとN+型半導
体層119Bとがコンタクトホール122Bによ
つて接続され、配線層121Cと前第1層目の導
電体層114とがコンタクトホール122Cによ
つて接続され、また配線層121DとN+型半導
体層119Cとがコンタクトホール122Dによ
つて接続されている。そして前記N+型半導体層
119Dは基準電位点たとえば接地電位点に接続
されている。
半導体基板であり、この基板111の表面にはゲ
ート絶縁膜112a〜112fが一定の間隔で
XYマトリクス状に配置形成されている。さらに
上記基板111の表面には、図中上下方向に隣り
合う各箇所のゲート絶縁膜112aと112d、
112bと112e、112cと112fを対と
し、このゲート絶縁膜対相互間にはフイールド絶
縁膜113,113′が形成されている。また上
記1箇所のフイールド絶縁膜113上には、Pあ
るいはAsを含むポリシリコンからなる第1層目
の導電体層114が形成されている。さらに上記
各ゲート絶縁膜112a〜112f上には、ポリ
シリコンからなる第2層目の導電体層115a〜
115fそれぞれが互いに分離して形成されてい
る。そして図中第1層目を導電体層114に対し
て左側に位置している2箇所の第2層目の導電体
層115b,115eの各右側端部は、絶縁膜1
16を介して上記第1層目の導電体層114の左
側端部と重なり合つている。また導電体層114
に対して右側に位置している2箇所の第2層目導
電体層115c,115fの各左側端部は、上記
絶縁膜116を介して導電体層114の右側端部
と重なり合つている。さらにまた図中左右の方向
に隣り合う第2層目の導電体層115a,115
b,115c上には、これを覆ように絶縁膜11
7を介して、これら各導電体層115a,115
b,115cとほぼ同じ幅に設定されたポリシリ
コンからなる第3層目の導電体層118Aが形成
されると共に、これと同様に図中左右の方向に隣
り合う第2層目の導電体層115d,115e,
115f上には、これを覆うように上記絶縁膜1
17を介して、これら各導電体層115d,11
5e,115fとほぼ同じ幅に設定されたポリシ
リコンからなるもう1つの第3層目の導電体層1
18Bが形成されている。そしてまた、図中上下
方向に隣り合う2箇所のゲート絶縁膜112aと
112dとの間の基板111の表面領域にはN+
型半導体層119Aが形成され、また2箇所のゲ
ート絶縁膜112bと112eとの間の基板11
1の表面領域にはN+型半導体層119Bが、同
様に2箇所のゲート絶縁膜112cと112eと
の間の基板111の表面領域にはN+型半導体層
119Cが形成されている。さらに各ゲート絶縁
膜112a〜112eに対して、上記N+型半導
体層119A,119B、119C形成側とは反
対側の基板111の表面領域には、連続したN+
型半導体層119Dが形成されている。また上記
第3層目の導電体層118A,118B上には、
絶縁膜120を介してAlからなる配線層121
A,121B,121C,121Dが形成されて
いて、このうち1つの配線層121Aと前記N+
半導体層119Aとがコンタクトホール122A
によつて接続され、配線層121BとN+型半導
体層119Bとがコンタクトホール122Bによ
つて接続され、配線層121Cと前第1層目の導
電体層114とがコンタクトホール122Cによ
つて接続され、また配線層121DとN+型半導
体層119Cとがコンタクトホール122Dによ
つて接続されている。そして前記N+型半導体層
119Dは基準電位点たとえば接地電位点に接続
されている。
また第6図aにおいて記号ABCDを付して示す
破線で囲こまれた領域はこの半導体記憶装置の1
ビツト分のメモリセルを示し、このメモリセルは
第2層目の導電体層115をフローテイングゲー
ト(浮遊ゲート)、第3層目の導電体層118を
コントロールゲート(制御ゲート)、第1層目の
導電体層114をイレースゲート(消去ゲー
ト)、N+型半導体層119Bをドレイン、N+型半
導体層119DをソースとするMOSトランジス
タから構成され、さらに第6図bに示す2ビツト
分をみた場合、上記コントロールゲートとイレー
スゲートはそれぞれ共通であり、イレースゲート
に関して左右対称に構成された一対のMOSトラ
ンジスタから構成されている。そして上記コント
ロールゲートは絶縁膜を介して半導体基板111
上に設けられ、またフローテイングゲートとイレ
ースゲートは上記コントロールゲートと基板11
1によつて挾まれた絶縁膜内に並設された構成と
なつている。またイレースゲートはフイールド絶
縁膜113上に形成されているため、各フローテ
イングゲートとイレースゲトとの重なり合つてい
る部分はフイールド領域に存在することになる。
さらに第6図bに示すように、上記重なり合つて
いる部分において、第2層目の導電体層115す
なわちフローテイングゲートが、第1層目の導電
体層114すなわちイレースゲートの上記に位置
し、基板111と導電体層114との間の距離が
基板111と導電体層115との間の距離よりも
短かくなつている。また第6図aから明らかなよ
うに、前記第1層目の導電体層114は4ビツト
のメモリセルに対して1箇所だけ設けられ、この
各1箇所の導電体層114は1箇所のコンタクト
ホール122Cで前記配線層121Cと接続され
ている。
破線で囲こまれた領域はこの半導体記憶装置の1
ビツト分のメモリセルを示し、このメモリセルは
第2層目の導電体層115をフローテイングゲー
ト(浮遊ゲート)、第3層目の導電体層118を
コントロールゲート(制御ゲート)、第1層目の
導電体層114をイレースゲート(消去ゲー
ト)、N+型半導体層119Bをドレイン、N+型半
導体層119DをソースとするMOSトランジス
タから構成され、さらに第6図bに示す2ビツト
分をみた場合、上記コントロールゲートとイレー
スゲートはそれぞれ共通であり、イレースゲート
に関して左右対称に構成された一対のMOSトラ
ンジスタから構成されている。そして上記コント
ロールゲートは絶縁膜を介して半導体基板111
上に設けられ、またフローテイングゲートとイレ
ースゲートは上記コントロールゲートと基板11
1によつて挾まれた絶縁膜内に並設された構成と
なつている。またイレースゲートはフイールド絶
縁膜113上に形成されているため、各フローテ
イングゲートとイレースゲトとの重なり合つてい
る部分はフイールド領域に存在することになる。
さらに第6図bに示すように、上記重なり合つて
いる部分において、第2層目の導電体層115す
なわちフローテイングゲートが、第1層目の導電
体層114すなわちイレースゲートの上記に位置
し、基板111と導電体層114との間の距離が
基板111と導電体層115との間の距離よりも
短かくなつている。また第6図aから明らかなよ
うに、前記第1層目の導電体層114は4ビツト
のメモリセルに対して1箇所だけ設けられ、この
各1箇所の導電体層114は1箇所のコンタクト
ホール122Cで前記配線層121Cと接続され
ている。
上記第6図に示す半導体記憶装置の等価回路図
は前記第3図に示すものと同様であり、その作用
も同様であるので説明は省略する。
は前記第3図に示すものと同様であり、その作用
も同様であるので説明は省略する。
また上記実施例の半導体記憶装置では前記実施
例装置のもの〜の効果の他に、次の〜の
効果も得ることができる。
例装置のもの〜の効果の他に、次の〜の
効果も得ることができる。
イレースゲート(第1層目の導電体層)11
4を構成するポリシリコンによつて配線をする
のではなく、Alからなる配線層121Cによ
つて消去線を配線形成するようにしたで、この
消去線と基板との間の絶縁膜の厚さを比較的厚
くすることができ、したがつて消去線に高い電
圧を印加してもリークが発生することはない。
4を構成するポリシリコンによつて配線をする
のではなく、Alからなる配線層121Cによ
つて消去線を配線形成するようにしたで、この
消去線と基板との間の絶縁膜の厚さを比較的厚
くすることができ、したがつて消去線に高い電
圧を印加してもリークが発生することはない。
イレースゲートと配線層121Cとを接続す
るコンタクトホールは、メモリセル4ビツトに
1箇所設ければよいので、1ビツト当りのコン
タクト数は1/4であり高集積化が可能である。
るコンタクトホールは、メモリセル4ビツトに
1箇所設ければよいので、1ビツト当りのコン
タクト数は1/4であり高集積化が可能である。
データ書き込み時には熱電子の注入を、消去
時にはフイールドエミツヨンをそれぞれ利用す
るため、フローテイングゲートの周囲の絶縁膜
は比較的厚いものが使用でき、不揮発特性すな
わちデータ保持特性は良好となる。
時にはフイールドエミツヨンをそれぞれ利用す
るため、フローテイングゲートの周囲の絶縁膜
は比較的厚いものが使用でき、不揮発特性すな
わちデータ保持特性は良好となる。
次に第6図に示す半導体記憶装置を製造するた
めの製造方法の一例を、第7図aないしeに示す
パターン平面図および第8図aないしeに示すそ
れらの−′線に沿う断面図を用いて説明す
る。まず、第7図aおよび第8図aに示すよう
に、P型シリコンからなる半導体基板111の表
面に光触刻法により絶縁膜を1μm成長させてフ
イールド絶縁膜113,113′を形成する。
めの製造方法の一例を、第7図aないしeに示す
パターン平面図および第8図aないしeに示すそ
れらの−′線に沿う断面図を用いて説明す
る。まず、第7図aおよび第8図aに示すよう
に、P型シリコンからなる半導体基板111の表
面に光触刻法により絶縁膜を1μm成長させてフ
イールド絶縁膜113,113′を形成する。
なおこのとき、フイールド絶縁膜113,11
3′間には膜厚の薄い絶縁膜123が形成されて
いる。次に基板111の全面に6000Åの厚みにポ
リシリコンを成長させ、これにPあるいはAsを
ドーピングした後、光触刻法によつて第7図b中
実線で示すように上記1箇所のフイールド絶縁膜
113上に第1層目の導電体層114を形成す
る。ここで隣り合うフイールド絶縁膜113′上
には上記導電体層114を形成していない例を示
しているが、これは必要に応じて形成してもよ
い。次に第1層目の導電体層114形成後、第7
図cおよび第8図cに示すように、熱酸化法によ
つて500Åの厚さの酸化膜を成長させて前記ゲー
ト絶縁膜112a〜112fおよび絶縁膜116
を形成し、さらにこれに続いてCVD法により
5000Åの厚さにポリシリコンを成長させ、これを
光触刻法を適用してフローテイングゲートとして
の第2層目の導電体層115a〜115fを形成
する。ここで第8図cには、図から明らかなよう
に、フローテイングゲートとなる導電体層115
b,115cのフイールド絶縁膜113上に延在
する一方側の端部のみが絶縁膜16を介して第1
層目の導電体層114と少なくとも一部が重なり
合う例を示した。そして導電体層115b,11
5cの他端については導電体層114と重なり合
つていない。フローテイングゲート形成後は、第
7図dおよび第8図dに示すように、熱酸化法に
よつて1000Å〜2000Åの厚さの絶縁膜117を形
成し、その上にポリシリコンを堆積形成し、これ
に光触刻法を適用してコントロールゲートとなる
第3層目の導電体層118A,118Bを形成す
ると同時に第2層目の導電体層115a〜115
fをセルフアラインにより形成する。次に第7図
e中の斜線を付した領域にPあるいはAsを拡散
してドレインとなるN+型半導体層119A,1
19B,119CおよびソースとなるN+型半導
体層119Dそれぞれを形成するさらに第7図e
および第8図eに示すように、基板111全体に
絶縁膜120およびAl膜を連続して堆積形成
し、このAl膜に光触刻法を適用して配線層12
1A,121B,121C,121Dを形成す
る。なおこのとき予めコンタクトホール122
A,122B,122C,122Dを開るしてお
き、コンタクトホール122A,122B,12
2DそれぞれによつてN+型半導体層119A,
119B,119Cと配線層121A,121
B,121Dそれぞれを、コンタクトホール12
2Cによつて第1層目の導電体層114と配線層
121Cとを接続するとにより、この半導体記憶
装置は完成する。
3′間には膜厚の薄い絶縁膜123が形成されて
いる。次に基板111の全面に6000Åの厚みにポ
リシリコンを成長させ、これにPあるいはAsを
ドーピングした後、光触刻法によつて第7図b中
実線で示すように上記1箇所のフイールド絶縁膜
113上に第1層目の導電体層114を形成す
る。ここで隣り合うフイールド絶縁膜113′上
には上記導電体層114を形成していない例を示
しているが、これは必要に応じて形成してもよ
い。次に第1層目の導電体層114形成後、第7
図cおよび第8図cに示すように、熱酸化法によ
つて500Åの厚さの酸化膜を成長させて前記ゲー
ト絶縁膜112a〜112fおよび絶縁膜116
を形成し、さらにこれに続いてCVD法により
5000Åの厚さにポリシリコンを成長させ、これを
光触刻法を適用してフローテイングゲートとして
の第2層目の導電体層115a〜115fを形成
する。ここで第8図cには、図から明らかなよう
に、フローテイングゲートとなる導電体層115
b,115cのフイールド絶縁膜113上に延在
する一方側の端部のみが絶縁膜16を介して第1
層目の導電体層114と少なくとも一部が重なり
合う例を示した。そして導電体層115b,11
5cの他端については導電体層114と重なり合
つていない。フローテイングゲート形成後は、第
7図dおよび第8図dに示すように、熱酸化法に
よつて1000Å〜2000Åの厚さの絶縁膜117を形
成し、その上にポリシリコンを堆積形成し、これ
に光触刻法を適用してコントロールゲートとなる
第3層目の導電体層118A,118Bを形成す
ると同時に第2層目の導電体層115a〜115
fをセルフアラインにより形成する。次に第7図
e中の斜線を付した領域にPあるいはAsを拡散
してドレインとなるN+型半導体層119A,1
19B,119CおよびソースとなるN+型半導
体層119Dそれぞれを形成するさらに第7図e
および第8図eに示すように、基板111全体に
絶縁膜120およびAl膜を連続して堆積形成
し、このAl膜に光触刻法を適用して配線層12
1A,121B,121C,121Dを形成す
る。なおこのとき予めコンタクトホール122
A,122B,122C,122Dを開るしてお
き、コンタクトホール122A,122B,12
2DそれぞれによつてN+型半導体層119A,
119B,119Cと配線層121A,121
B,121Dそれぞれを、コンタクトホール12
2Cによつて第1層目の導電体層114と配線層
121Cとを接続するとにより、この半導体記憶
装置は完成する。
第9図はこの発明に係る半導体記憶装置の一実
施例を示すもので、前記第2図または第6図に示
す半導体記憶装置を用いてM×Nビツトの半導体
記憶装置を構成したものである。図において
M11,……M1M,……MN1,……NNMは、列方向
にM個および行方向にN個マトリクス状に配置形
成された各1ビツトのメモリセルであり、これら
各メモリセルは前記と同様にコントロールゲート
CGG、フローテイングゲートFG、イレースゲー
トEG、ドレインDおよびソースSから構成され
る。そして同一列に配置された各M個のメモリセ
ルのドレインDは、N本の各デイジツト線411
〜41Nそれぞれに共通接続されている。また上
記N本のデイジツト線411〜41Nは、列アド
レスが入力されデータ読み出し時あるいはデータ
書き込み時にその列アドレスに応じて1つの出力
端を選択しこの選択した出力端のみから高レベル
信号、たとえば+5、+20ボルトを出力し、選択
しない出力端すべてから低レベル信号、たとえば
0ボルトを出力する列デコーダ42の出力端に接
続されている。さらに同一行に配置された各N個
のメモリセルのコントロールゲートCGは、M本
の各行選択線431〜43Mそれぞれに共通接続
されている。さらに上記M本の行選択線431〜
43Mは、行アドレスが入力されデータ読み出し
時あるいはデータ書き込み時にその行アドレスに
応じて1つの出力端を選択しこの選択した出力端
のみから高レベル信号を出力し、選択しない出力
端すべてから低レベル信号を出力する行デコーダ
44の出力端に接続されている。またすべてのメ
モリセルのイレースゲートEGは共通接続され、
さらに抵抗45を介して消去端子46に接続され
ている。そしてすべてのメモリセルのソースSは
共通接続されさらに接地電位点に接続されてい
る。
施例を示すもので、前記第2図または第6図に示
す半導体記憶装置を用いてM×Nビツトの半導体
記憶装置を構成したものである。図において
M11,……M1M,……MN1,……NNMは、列方向
にM個および行方向にN個マトリクス状に配置形
成された各1ビツトのメモリセルであり、これら
各メモリセルは前記と同様にコントロールゲート
CGG、フローテイングゲートFG、イレースゲー
トEG、ドレインDおよびソースSから構成され
る。そして同一列に配置された各M個のメモリセ
ルのドレインDは、N本の各デイジツト線411
〜41Nそれぞれに共通接続されている。また上
記N本のデイジツト線411〜41Nは、列アド
レスが入力されデータ読み出し時あるいはデータ
書き込み時にその列アドレスに応じて1つの出力
端を選択しこの選択した出力端のみから高レベル
信号、たとえば+5、+20ボルトを出力し、選択
しない出力端すべてから低レベル信号、たとえば
0ボルトを出力する列デコーダ42の出力端に接
続されている。さらに同一行に配置された各N個
のメモリセルのコントロールゲートCGは、M本
の各行選択線431〜43Mそれぞれに共通接続
されている。さらに上記M本の行選択線431〜
43Mは、行アドレスが入力されデータ読み出し
時あるいはデータ書き込み時にその行アドレスに
応じて1つの出力端を選択しこの選択した出力端
のみから高レベル信号を出力し、選択しない出力
端すべてから低レベル信号を出力する行デコーダ
44の出力端に接続されている。またすべてのメ
モリセルのイレースゲートEGは共通接続され、
さらに抵抗45を介して消去端子46に接続され
ている。そしてすべてのメモリセルのソースSは
共通接続されさらに接地電位点に接続されてい
る。
上記消去端子46は上記各メモリセルに記憶さ
れているデータを消去する際にデータ消去電圧、
たとえば+40ボルトが印加されるようになつてい
る。
れているデータを消去する際にデータ消去電圧、
たとえば+40ボルトが印加されるようになつてい
る。
このような構成でなる記憶装置では、消去端子
46に消去電圧(+40ボルト)を印加すれば、す
べてのメモリセルのデータ消去が一度に、しかも
フイールドエミツシヨンを利用するために短時間
で行なえる。また消去端子46に異常な高電圧が
加わつた場合であつても、消去端子46に直列に
抵抗45が挿入されているため、この抵抗45の
両端間に高電圧が加わり、メモリセルの破壊を防
止することができる。なお、上記抵抗45の抵抗
値としてはメモリセルの保護の目的から少なくと
も1kΩ以上であることが望ましく、また膜厚の
厚いフイールド絶縁膜上に設けたポリシリコンに
よつて構成することが望ましい。上記のように抵
抗45をフイールド絶縁膜上のポリシリコンによ
つて構成すると、消去端子46に印加される消去
電圧は、拡散抵抗を用いた場合のようなPN接合
部分を持たないので、十分高くすることが可能に
なる。
46に消去電圧(+40ボルト)を印加すれば、す
べてのメモリセルのデータ消去が一度に、しかも
フイールドエミツシヨンを利用するために短時間
で行なえる。また消去端子46に異常な高電圧が
加わつた場合であつても、消去端子46に直列に
抵抗45が挿入されているため、この抵抗45の
両端間に高電圧が加わり、メモリセルの破壊を防
止することができる。なお、上記抵抗45の抵抗
値としてはメモリセルの保護の目的から少なくと
も1kΩ以上であることが望ましく、また膜厚の
厚いフイールド絶縁膜上に設けたポリシリコンに
よつて構成することが望ましい。上記のように抵
抗45をフイールド絶縁膜上のポリシリコンによ
つて構成すると、消去端子46に印加される消去
電圧は、拡散抵抗を用いた場合のようなPN接合
部分を持たないので、十分高くすることが可能に
なる。
また上記消去端子46を設けたことにより、メ
モリセルのフローテイングゲートFG内に注入、
蓄積された電子の経年変化による減衰量を定量的
に知ることができ、これによつて各メモリセルの
データ保持特性を推定して特性の悪いビツトを予
めスクリーニングすることが可能となる。すなわ
ち、いま第9図においてフローテイグゲートFG
とコントロールゲートCGとの間の容量をCFCと
し、データ書き込み後のフローテイングゲート
FGの注入電荷量を−Qとすると、そのメモリセ
ルのしきい電圧VTHの変化分ΔVTHはQ/CFCと
なる。一方、消去端子46にある電圧VEを印加
すると、上記ΔVTHは(Q−CFE・VE)/CFC
で表わされる。ここでCFEはフローテイングゲー
トFGとイレースゲートEGとの間の容量である。
見かけ上フローテイングゲートFGに蓄積されて
いる電荷量−Qは消去端子46に印加する電圧V
Eにより減少させたりこれとは逆に増加させたり
することができ、フローテイングゲートFGに蓄
積された電荷量を定量的に知ることができる。し
たがつてデータ書き込み直後の電荷量をまず測定
し、次に所定期間が経過してから再び電荷量を測
定すれば、この両測定結果から経年変化による減
衰量を定量的に予測することができる。
モリセルのフローテイングゲートFG内に注入、
蓄積された電子の経年変化による減衰量を定量的
に知ることができ、これによつて各メモリセルの
データ保持特性を推定して特性の悪いビツトを予
めスクリーニングすることが可能となる。すなわ
ち、いま第9図においてフローテイグゲートFG
とコントロールゲートCGとの間の容量をCFCと
し、データ書き込み後のフローテイングゲート
FGの注入電荷量を−Qとすると、そのメモリセ
ルのしきい電圧VTHの変化分ΔVTHはQ/CFCと
なる。一方、消去端子46にある電圧VEを印加
すると、上記ΔVTHは(Q−CFE・VE)/CFC
で表わされる。ここでCFEはフローテイングゲー
トFGとイレースゲートEGとの間の容量である。
見かけ上フローテイングゲートFGに蓄積されて
いる電荷量−Qは消去端子46に印加する電圧V
Eにより減少させたりこれとは逆に増加させたり
することができ、フローテイングゲートFGに蓄
積された電荷量を定量的に知ることができる。し
たがつてデータ書き込み直後の電荷量をまず測定
し、次に所定期間が経過してから再び電荷量を測
定すれば、この両測定結果から経年変化による減
衰量を定量的に予測することができる。
第10図は上記第9図に示す実施例回路の第1
の変形例の構成図であり、前記抵抗45と前記消
去端子46との間に、一端が接地電位点に接続さ
れた抵抗47の他端を接続するようにしたもので
ある。このような構成にすると、データ非消去
時、たとえばデータ読み出し時あるいは書き込み
時に消去端子46がオープン状態になつても、抵
抗47により各メモリセルのイレースゲートEG
は接地電位に設定されてフローテイング状態にな
ることがないので、ノイズによる誤動作の防止が
計れる。またデータ非消去時、イレースゲート
EGが接地電位に設定されるため、フローテイン
グゲートFGとイレースゲートEGとの間の前記重
なり合い部分におけるカツプリングにより、フロ
ーテイングゲートFGがより接地電位に近い電位
にバイアスされることになり、この結果、メモリ
セルのしきい電圧VTHは深くなる。
の変形例の構成図であり、前記抵抗45と前記消
去端子46との間に、一端が接地電位点に接続さ
れた抵抗47の他端を接続するようにしたもので
ある。このような構成にすると、データ非消去
時、たとえばデータ読み出し時あるいは書き込み
時に消去端子46がオープン状態になつても、抵
抗47により各メモリセルのイレースゲートEG
は接地電位に設定されてフローテイング状態にな
ることがないので、ノイズによる誤動作の防止が
計れる。またデータ非消去時、イレースゲート
EGが接地電位に設定されるため、フローテイン
グゲートFGとイレースゲートEGとの間の前記重
なり合い部分におけるカツプリングにより、フロ
ーテイングゲートFGがより接地電位に近い電位
にバイアスされることになり、この結果、メモリ
セルのしきい電圧VTHは深くなる。
第11図は第9図に示す実施例回路の第2の変
形例の構成図であり、上記第10図中の抵抗47
の代りに、前記抵抗45と前記消去端子46との
間に、一端が正極性の電源電圧VCC(+5ボル
ト)印加点に接続された抵抗48の他端を接続す
るようにしたものである。このような構成にする
と、上記と同様、データ非消去時に消去端子46
がオープン状態になつても、抵抗48により各メ
モリセルのイレースゲートEGはVCC電位に設定
されてフローテイング状態になることがないの
で、ノイズによる誤動作の防止が計れる。またデ
ータ非消去時、イレースゲートEGはVCC電位に
設定されるため、前記と同様にフローテイングゲ
ートEGとイレースゲートEGとの間の重なり合い
部分におけるカツプリングにより、フローテイン
グゲートFGがよりVCC電位に近い電位にバイア
スされることになり、この結果、メモリセルのし
きい電圧は浅くなる。
形例の構成図であり、上記第10図中の抵抗47
の代りに、前記抵抗45と前記消去端子46との
間に、一端が正極性の電源電圧VCC(+5ボル
ト)印加点に接続された抵抗48の他端を接続す
るようにしたものである。このような構成にする
と、上記と同様、データ非消去時に消去端子46
がオープン状態になつても、抵抗48により各メ
モリセルのイレースゲートEGはVCC電位に設定
されてフローテイング状態になることがないの
で、ノイズによる誤動作の防止が計れる。またデ
ータ非消去時、イレースゲートEGはVCC電位に
設定されるため、前記と同様にフローテイングゲ
ートEGとイレースゲートEGとの間の重なり合い
部分におけるカツプリングにより、フローテイン
グゲートFGがよりVCC電位に近い電位にバイア
スされることになり、この結果、メモリセルのし
きい電圧は浅くなる。
第12図は第9図に示す実施例回路の第3の変
形例の構成図であり、第9図の回路に第10図中
の抵抗47と第11図中の抵抗48とを両方設け
るようにしたものである。このような構成にする
と、データ非消去時、イレースゲートEGは接地
電位とVCC電位との間のある電位に設定されるこ
とになる。
形例の構成図であり、第9図の回路に第10図中
の抵抗47と第11図中の抵抗48とを両方設け
るようにしたものである。このような構成にする
と、データ非消去時、イレースゲートEGは接地
電位とVCC電位との間のある電位に設定されるこ
とになる。
なお、第10図ないし第12図の変形例回路に
おいて、メモリセルの保護効果を得るためには抵
抗47,48の抵抗値よりも抵抗45の抵抗値を
大きくすることが望ましく、さらに抵抗45,4
7,48はすべて少なくとも1kΩ以上であるこ
とが望ましい。
おいて、メモリセルの保護効果を得るためには抵
抗47,48の抵抗値よりも抵抗45の抵抗値を
大きくすることが望ましく、さらに抵抗45,4
7,48はすべて少なくとも1kΩ以上であるこ
とが望ましい。
また第9図ないし第12図において、すべての
メモリセルのイレースゲートEGを共通接続し、
これを抵抗45を介して消去端子46に接続して
いたが、これはたとえば共通のデイジツト線41
あるいは行選択線43毎にメモリセルのイレース
ゲートEGを共通接続するようにしてもよい。
メモリセルのイレースゲートEGを共通接続し、
これを抵抗45を介して消去端子46に接続して
いたが、これはたとえば共通のデイジツト線41
あるいは行選択線43毎にメモリセルのイレース
ゲートEGを共通接続するようにしてもよい。
なおこの発明は上記実施例に限定されるもので
はなく、たとえば第2図または第6図において第
2層目の導電体層15,115の各右側端部ある
いは各左側端部のみが第1層目の導電体層14,
114の少なくとも一部と重なり合つている場合
について説明したが、これは導電体層15,11
5の両端部や導電体層14,114と重なり合う
ように構成してもよい。
はなく、たとえば第2図または第6図において第
2層目の導電体層15,115の各右側端部ある
いは各左側端部のみが第1層目の導電体層14,
114の少なくとも一部と重なり合つている場合
について説明したが、これは導電体層15,11
5の両端部や導電体層14,114と重なり合う
ように構成してもよい。
以上説明したようにこの発明の半導体記憶装置
では、短時間で全ビツトのデータを消去すること
ができる。
では、短時間で全ビツトのデータを消去すること
ができる。
第1図は従来のE2P−ROMの1つのメモリセ
ル部分の構成図、第2図aないしdはこの発明に
係る半導体記憶装置で用いられるメモリセルの第
1の実施例の構成を示すものであり、第2図aは
パターン平面図、第2図bは同図aの−′線
に沿う構造断面図、第2図cは同図aの−′
線に沿う構造断面図、第2図dは同図aの−
′線に沿う構造断面図、第3図は第2図に示す
装置の等価回路図、第4図aないしeおよび第5
図aないしeはそれぞれ上記第2図に示す装置を
製造するための製造方法の一例を説明するための
もので、第4図aないしeはパターン平面図、第
5図aないしeは第4図aないしeの各−′
線に沿う断面図、第6図aないしcはこの発明に
係る半導体記憶装置で用いられるメモリセルの第
2の実施例の構成を示すものであり、第6図aは
パターン平面図、第6図bは同図aの−′線
に沿う構造断面図、第6図cは同図aの−′
線に沿う構造断面図、第7図aないしeおよび第
8図aないしeはそれぞれ上記第6図に示す装置
を製造するための製造方法の一例を説明するため
のもので、第7図aないしeはパターン平面図、
第8図aないしeは第7図aないしeの各−
′線に沿う断面図、第9図はこの発明の一実施
例の回路構成図、第10図は上記実施例の第1の
変形例の回路構成図、第11図は上記実施例の第
2の変形例の回路構成図、第12図は上記実施例
の第3の変形例の回路構成図である。 11,111……半導体基板、12,112…
…ゲート絶縁膜、13,113……フイールド絶
縁膜、14,114……第1層目の導電体層(イ
レースゲート)、15,115……第2層目の導
電体層(フローテイングゲート)、16,11
6,17,117,20,120,123……絶
縁膜、18,118……第3層目の導電体層(コ
ントロールゲート)、19,119……N+型半導
体層、21……第4層目の導電体層、121…配
線層、22,122……コンタクトホール、3
1,32……デイジツト線、33,34……消去
線、35,36……選択線、M1,M2,M3,
M4……メモリセル、CG……コントロールゲー
ト(制御ゲート)、FG……フローテイングゲート
(浮遊ゲート)、EG……イレースゲート(消去ゲ
ート)、D……ドレイン、S……ソース、M11〜
M1M〜MN1〜MNM……メモリセル、41……デイ
ジツト線、42……列デコーダ、43……行選択
線、44……行デコーダ、45,47,48……
抵抗、46……消去端子。
ル部分の構成図、第2図aないしdはこの発明に
係る半導体記憶装置で用いられるメモリセルの第
1の実施例の構成を示すものであり、第2図aは
パターン平面図、第2図bは同図aの−′線
に沿う構造断面図、第2図cは同図aの−′
線に沿う構造断面図、第2図dは同図aの−
′線に沿う構造断面図、第3図は第2図に示す
装置の等価回路図、第4図aないしeおよび第5
図aないしeはそれぞれ上記第2図に示す装置を
製造するための製造方法の一例を説明するための
もので、第4図aないしeはパターン平面図、第
5図aないしeは第4図aないしeの各−′
線に沿う断面図、第6図aないしcはこの発明に
係る半導体記憶装置で用いられるメモリセルの第
2の実施例の構成を示すものであり、第6図aは
パターン平面図、第6図bは同図aの−′線
に沿う構造断面図、第6図cは同図aの−′
線に沿う構造断面図、第7図aないしeおよび第
8図aないしeはそれぞれ上記第6図に示す装置
を製造するための製造方法の一例を説明するため
のもので、第7図aないしeはパターン平面図、
第8図aないしeは第7図aないしeの各−
′線に沿う断面図、第9図はこの発明の一実施
例の回路構成図、第10図は上記実施例の第1の
変形例の回路構成図、第11図は上記実施例の第
2の変形例の回路構成図、第12図は上記実施例
の第3の変形例の回路構成図である。 11,111……半導体基板、12,112…
…ゲート絶縁膜、13,113……フイールド絶
縁膜、14,114……第1層目の導電体層(イ
レースゲート)、15,115……第2層目の導
電体層(フローテイングゲート)、16,11
6,17,117,20,120,123……絶
縁膜、18,118……第3層目の導電体層(コ
ントロールゲート)、19,119……N+型半導
体層、21……第4層目の導電体層、121…配
線層、22,122……コンタクトホール、3
1,32……デイジツト線、33,34……消去
線、35,36……選択線、M1,M2,M3,
M4……メモリセル、CG……コントロールゲー
ト(制御ゲート)、FG……フローテイングゲート
(浮遊ゲート)、EG……イレースゲート(消去ゲ
ート)、D……ドレイン、S……ソース、M11〜
M1M〜MN1〜MNM……メモリセル、41……デイ
ジツト線、42……列デコーダ、43……行選択
線、44……行デコーダ、45,47,48……
抵抗、46……消去端子。
Claims (1)
- 1 1ビツトのメモリセルが、半導体基体上に絶
縁膜を介して設けられる制御ゲート、この制御ゲ
ートと上記基体によつて挾まれた上記絶縁膜内に
設けられる消去ゲート、上記絶縁膜内に上記消去
ゲートと並設されその端部が絶縁膜を介して消去
ゲートの少なくとも一部と重なり合つている浮遊
ゲート、ソースおよびドレインから構成され、複
数のメモリセルがマトリクス状に配置形成された
メモリマトリクスと、上記メモリマトリクス内の
メモリセルの消去ゲートが接続され、データ消去
時にデータ消去電圧が印加される消去端子と、こ
の消去端子と上記消去ゲートとの間に挿入される
抵抗素子とを具備したことを特徴とする半導体記
憶装置。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP17291880A JPS5798193A (en) | 1980-12-08 | 1980-12-08 | Semiconductor storage device |
DE8181305347T DE3171836D1 (en) | 1980-12-08 | 1981-11-11 | Semiconductor memory device |
EP81305347A EP0053878B1 (en) | 1980-12-08 | 1981-11-11 | Semiconductor memory device |
US06/320,935 US4466081A (en) | 1980-12-08 | 1981-11-13 | Semiconductor memory device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP17291880A JPS5798193A (en) | 1980-12-08 | 1980-12-08 | Semiconductor storage device |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS5798193A JPS5798193A (en) | 1982-06-18 |
JPS623996B2 true JPS623996B2 (ja) | 1987-01-28 |
Family
ID=15950759
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP17291880A Granted JPS5798193A (en) | 1980-12-08 | 1980-12-08 | Semiconductor storage device |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5798193A (ja) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS50109682A (ja) * | 1974-02-04 | 1975-08-28 | ||
JPS5513901A (en) * | 1978-07-17 | 1980-01-31 | Hitachi Ltd | Fixed memory of semiconductor |
-
1980
- 1980-12-08 JP JP17291880A patent/JPS5798193A/ja active Granted
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS50109682A (ja) * | 1974-02-04 | 1975-08-28 | ||
JPS5513901A (en) * | 1978-07-17 | 1980-01-31 | Hitachi Ltd | Fixed memory of semiconductor |
Also Published As
Publication number | Publication date |
---|---|
JPS5798193A (en) | 1982-06-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6034199B2 (ja) | 半導体記憶装置 | |
EP0053878B1 (en) | Semiconductor memory device | |
US4803529A (en) | Electrically erasable and electrically programmable read only memory | |
JP3167919B2 (ja) | Nand構造の不揮発性半導体メモリとそのプログラム方法 | |
US4612212A (en) | Method for manufacturing E2 PROM | |
JP3906177B2 (ja) | 不揮発性半導体記憶装置 | |
EP0054355B1 (en) | Semiconductor memory device | |
KR960016106B1 (ko) | 비 휘발성 반도체 메모리 장치 | |
JPH10510124A (ja) | 2トランジスタ無消費電力型の電気的書き換え可能な不揮発性ラッチ素子 | |
US4437174A (en) | Semiconductor memory device | |
JP4557950B2 (ja) | 不揮発性半導体記憶置 | |
US5576993A (en) | Flash memory array with self-limiting erase | |
JPS623994B2 (ja) | ||
JP2724150B2 (ja) | 不揮発性半導体メモリ装置 | |
JPS6331113B2 (ja) | ||
JPS6152555B2 (ja) | ||
JPS6331114B2 (ja) | ||
JPS623996B2 (ja) | ||
JPS623992B2 (ja) | ||
JPS623993B2 (ja) | ||
JPH0150116B2 (ja) | ||
JPS6226596B2 (ja) | ||
JPS6130351B2 (ja) | ||
JPS5819796A (ja) | 半導体記憶装置 | |
JPS6331112B2 (ja) |