JPS622726B2 - - Google Patents

Info

Publication number
JPS622726B2
JPS622726B2 JP55088207A JP8820780A JPS622726B2 JP S622726 B2 JPS622726 B2 JP S622726B2 JP 55088207 A JP55088207 A JP 55088207A JP 8820780 A JP8820780 A JP 8820780A JP S622726 B2 JPS622726 B2 JP S622726B2
Authority
JP
Japan
Prior art keywords
signal
frequency
intermediate frequency
generating
beat component
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP55088207A
Other languages
English (en)
Other versions
JPS5713809A (en
Inventor
Hitoshi Hirata
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Pioneer Corp
Original Assignee
Pioneer Electronic Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Pioneer Electronic Corp filed Critical Pioneer Electronic Corp
Priority to JP8820780A priority Critical patent/JPS5713809A/ja
Publication of JPS5713809A publication Critical patent/JPS5713809A/ja
Publication of JPS622726B2 publication Critical patent/JPS622726B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03JTUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
    • H03J1/00Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general
    • H03J1/0008Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general using a central processing unit, e.g. a microprocessor
    • H03J1/0041Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general using a central processing unit, e.g. a microprocessor for frequency synthesis with counters or frequency dividers
    • H03J1/005Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general using a central processing unit, e.g. a microprocessor for frequency synthesis with counters or frequency dividers in a loop

Description

【発明の詳細な説明】 本発明はAMチユーナの自動選局装置に関し、
特にPLL(フエイズロツクドループ)回路を用い
た周波数シンセサイザ方式のAMチユーナにおけ
る自動選局装置に関する。
PLL回路のVCO(電圧制御型発振器)の発振
出力を局発信号として用いたいわゆるPLL周波数
シンセサイザチユーナがあり、局発信号の周波数
が正確に制御可能なことや、この周波数制御によ
つて自動選局動作が可能となること等の理由によ
り広く用いられている。
自動選局動作であるいわゆるサーチ動作は以下
の如くになされる。すなわち、PLL回路の可変分
周器の分周比を制御回路により自動的に制御して
例えば局間隔周波数である9KHz(又は10KHz)
ステツプをもつてVCOの出力周波数を順次可変
せしめ、このときのIF(中間周波数)信号の有
無を検出しておきIF信号存在時にサーチストツ
プ信号を発生するようになし、PLL回路の制御動
作を停止せしめて選局をなすものである。
局間隔周波数(9KHz又は10KHz)ステツプを
もつてサーチ動作をなす方式では、当該ステツプ
周波数が大であるために正確で完全な選局を期待
し得ない場合が生じる。そのために、1KHzステ
ツプ毎に局発信号周波数を変化制御する方式が考
えられるが、IF段のフイルタの特性がAM受信機
においては±3KHzの帯域幅を有している故に、
1KHzステツプのスイープでは規定のIF周波数
i0に対して±1及び±2KHzの周波数信号にも応答
してサーチストツプがなされることになり分解能
の点で不利となる欠点がある。
本発明の目的は自動選局時の周波数サーチ間隔
を最小の1KHzステツプとした場合における分解
能を向上して正確かつ完全な選局動作をなし得る
AMチユーナの自動選局装置を提供することであ
る。
本発明による自動選局装置は、AM受信バンド
における規定のIF周波数i0(450KHz)を発生
する手段を設け、1KHzステツプで局発周波数
lが変化された際の実際のIF信号周波数iと
規定のIF周波数i0とを乗算して得られる両周波
数の差であるビート成分を検出し、このビート成
分がない場合でかつ実際のIF信号が存在してい
る時にサーチストツプ信号を発生するようにした
ことを特徴としている。
以下に図面を用いて本発明について説明する。
第1図は本発明の実施例ブロツク図であり、ア
ンテナ受信信号はRFアンプ1により増幅されて
ミキサへ印加される。ミキサ2においては、局部
発信器3の局発信号lとRF信号γとが混合
されて周波数変換される。このミキサ出力は±
3KHzの通過帯域幅を有し、その中心周波数が規
定のIF周波数i0(450KHz)とされたIFフイル
タ4によつてIF信号iとなつて選択的に導出
される。当該IF信号はリミツタ5によりAM成分
が除去された後に乗算器6に入力される。
局発信号発生器3の周波数を1KHzステツプに
て制御するために自動選局制御回路7が設けられ
ており、これは例えば4.5MHzのクロツク信号発
生器8のクロツク信号により動作するデイジタル
制御機能を有する周知の回路が用いられる。この
クロツク信号を分周器9により1/10に分周して
AMチユーナの規定のIF周波数i0(450KHz)を
得て、先の乗算器6の他入力として用いる。乗算
器6によつて2入力信号の差の周波数(i−
i0)であるビート成分が得られるから、このビー
ト成分の有無を検出すべく、狭帯域バンドパスフ
イルタ10,11及び12が設けられている。フ
イルタ10,11及び12の各中心周波数は夫々
=1KHz,2KHz及び3KHzに選定されており、
各帯域特性は略−10dB以内で互いにオーバーラ
ツプしない様に設計されている。従つて、乗算器
6の出力に含まれるビート成分のうち1KHz,2K
Hz及び3KHzの各成分がそれぞれフイルタ10,
11及び12により検出されることになる。これ
ら各検出出力は整流回路13,14及び15へ
夫々入力されて直流的な検出信号が得られてサー
チストツプ信号発生器16へ印加される。一方、
IFフイルタ4の出力の存否を検出すべくIF信号
を整流する整流回路17が設けられており、直流
検出信号が得られてこれまたサーチストツプ信号
発生器16へ入力される。当該サーチストツプ信
号発生器16は整流回路13,14及び15の各
出力が低レベルすなわちビート成分がすべて存在
しない時でかつ整流回路17の出力が高レベルす
なわちIF信号が存在する時にのみサーチストツ
プ信号を発生するようなロジツク回路にて構成さ
れる。このサーチストツプ信号により自動選局制
御回路7が制御動作を停止し、その時の局発信号
周波数が維持されて自動選局動作が終了すること
になる。
こゝで、RF受信信号の周波数をγとする。
そして自動選局動作をなすべく制御回路7が動
作し局発周波数lは1KHzステツプで変化し、
サーチストツプ信号の発生がないものとすると、
……γ+447KHz,γ+448KHz,γ+449K
Hz,γ+450KHz,γ+451KHzγ+452K
Hz,γ+453KHz,……となる。尚、アツパー
ローカルの場合を示している。従つて、450±3K
Hzの通過帯域を有するIFフイルタ4による出力
周波数iは、447KHzから始まつて448KHz,
449KHz,450KHz,451KHz452KHz、及び453KHz
と変化する。
当該出力IF周波数iと規定のIF周波数i0
が乗算器6にて乗算されるから差の周波数である
ビート成分(i−i0)が−3KHz,−2KHz,−1K
Hz,0,1KHz,2KHz,3KHzと変化して1KHzス
テツプで得られる。このビート成分が0KHzとな
つたときすなわちビート成分が存在しないときに
希望する受信周波数が規定のIF周波数に完全に
合致して同調状態となる。従つて、第2図の各波
形に示す如く、整流回路13,14及び15の各
出力B,C及びDがすべて低レベルにある場合に
はビート成分はないことになるから、整流回路1
7の出力Aが高レベルとなつてIF信号が存在し
ている時にEの如き高レベルのサーチストツプ信
号を発生して自動選局動作を停止するようになせ
ば、完全な同調選局が可能となることがわかる。
尚、上記においては、1KHz,2KHz及び3KHzの
ビート成分検出のために夫々フイルタ10,11
及び12を個別に設けたが1KHz〜3KHzの通過帯
域幅を有するバンドパスフイルタを用いても良い
ことは明白である。
本発明によれば分離能を1KHz以下に抑えて1K
Hzステツプにて自動選局のサーチ動作が可能とな
るから極めて高精度の受信が可能となるものであ
る。
【図面の簡単な説明】
第1図は本発明の実施例のブロツク図、第2図
は第1図にブロツクの各部動作波形図である。 主要部分の符号の説明、2……ミキサ、4……
IFフイルタ、3……局部発振器、5……リミツ
タ、6……乗算器、7……自動選局制御回路、1
0〜12……ビート検出用フイルタ、16……サ
ーチストツプ信号発生器。

Claims (1)

    【特許請求の範囲】
  1. 1 局部発振信号の周波数を一定間隔をもつて順
    次変化せしめて自動選局をなすようにしたAMチ
    ユーナの自動選局装置であつて、前記局部発振信
    号の周波数を1KHzステツプをもつて可変制御す
    る周波数制御手段と、AM受信バンドの規定中間
    周波数を有する信号を発生する手段と、受信信号
    と前記局部発振信号とを混合して中間周波信号を
    得る周波数変換手段と、前記中間周波信号が供給
    される帯域通過フイルタと、前記帯域通過フイル
    タの出力信号と前記規定中間周波数を有する信号
    との乗算をなす乗算手段と、前記乗算手段の出力
    信号から前記帯域通過フイルタの帯域幅よりも小
    なる周波数の少なくとも1のビート成分の存否を
    検出してその非存在時に第1の検出信号を発生す
    るビート成分検出手段と、前記中間周波信号の存
    否を検出してその存在時に第2の検出信号を発生
    する手段と、前記第1及び第2の検出信号の発生
    に応答して前記周波数制御手段の制御動作を停止
    せしめる指令信号を発生する手段とを含むAMチ
    ユーナの自動選局装置。
JP8820780A 1980-06-27 1980-06-27 Automatic channel selection device of am tuner Granted JPS5713809A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP8820780A JPS5713809A (en) 1980-06-27 1980-06-27 Automatic channel selection device of am tuner

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP8820780A JPS5713809A (en) 1980-06-27 1980-06-27 Automatic channel selection device of am tuner

Publications (2)

Publication Number Publication Date
JPS5713809A JPS5713809A (en) 1982-01-23
JPS622726B2 true JPS622726B2 (ja) 1987-01-21

Family

ID=13936450

Family Applications (1)

Application Number Title Priority Date Filing Date
JP8820780A Granted JPS5713809A (en) 1980-06-27 1980-06-27 Automatic channel selection device of am tuner

Country Status (1)

Country Link
JP (1) JPS5713809A (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4601060A (en) * 1984-10-24 1986-07-15 Rca Corporation Automatic digital fine tuning system
JP2541224B2 (ja) * 1987-06-15 1996-10-09 ソニー株式会社 シンセサイザ受信機

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5443603A (en) * 1977-09-13 1979-04-06 Nec Corp High-speed catching device for receiving signal

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5443603A (en) * 1977-09-13 1979-04-06 Nec Corp High-speed catching device for receiving signal

Also Published As

Publication number Publication date
JPS5713809A (en) 1982-01-23

Similar Documents

Publication Publication Date Title
US5015971A (en) Frequency agile microwave signal generator
JPS627728B2 (ja)
CA1171464A (en) Receiver having a search tuning circuit
JP2001285033A (ja) シンセサイザ受信機
US4245351A (en) AFT Arrangement for a phase locked loop tuning system
JPS622726B2 (ja)
JPS632367B2 (ja)
US4601060A (en) Automatic digital fine tuning system
JPS58205323A (ja) シンセサイザ−受信機
JP2937865B2 (ja) 無線受信機
JPS6333381Y2 (ja)
JPH0156580B2 (ja)
JPH07162273A (ja) ディジタル選局装置及び選局制御方法
JPH06104788A (ja) スーパーヘテロダイン方式の受信機
JPS6246337Y2 (ja)
AU603216B2 (en) Tweet elimination, or reduction, in superheterodyne receivers
JPS6035302Y2 (ja) 自動同調回路
JPS624012B2 (ja)
JPS6348997Y2 (ja)
JPS6096913A (ja) チユ−ナ装置
JPS63228818A (ja) 自動周波数制御回路
US6201447B1 (en) Phase synchronization circuit with units for setting sweep frequency and control voltage
JPH0311960Y2 (ja)
Tanaka et al. New Digital Synthesizer LSI for FM/AM Receivers
JPH03284075A (ja) 映像中間周波回路