JPS62201014A - 欠相検出遮断器 - Google Patents

欠相検出遮断器

Info

Publication number
JPS62201014A
JPS62201014A JP61040002A JP4000286A JPS62201014A JP S62201014 A JPS62201014 A JP S62201014A JP 61040002 A JP61040002 A JP 61040002A JP 4000286 A JP4000286 A JP 4000286A JP S62201014 A JPS62201014 A JP S62201014A
Authority
JP
Japan
Prior art keywords
current
output
voltage
full
bridge rectifier
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP61040002A
Other languages
English (en)
Other versions
JPH0767224B2 (ja
Inventor
石神 義久
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Electric Works Co Ltd
Original Assignee
Matsushita Electric Works Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Works Ltd filed Critical Matsushita Electric Works Ltd
Priority to JP61040002A priority Critical patent/JPH0767224B2/ja
Publication of JPS62201014A publication Critical patent/JPS62201014A/ja
Publication of JPH0767224B2 publication Critical patent/JPH0767224B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Emergency Protection Circuit Devices (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [技術分野] 本発明は欠相検出遮断器に関するものである。
[背景技術] 従来の欠相検出遮断器に於いて、その動作は、欠相時の
負荷のインピーダンスで決まる欠相電圧に応じて、遮断
する虫での動作時間がまちまちであり、時間的に安定し
た動作特性が得られないという問題があった。
[発明の目的1 本発明は上述の問題点に鑑みて為されたものであり、そ
の目的とするところは安定した動作特性を持つ中性線欠
相検出遮断器を提供することにある。
[発明の開示1 本発明の欠相検出遮断器は単相3線の両電源相聞の交流
電圧を整流する余波ブリッジ整流器と、該全波ブリッジ
整流器の整流出力電圧を降圧する抵抗と、降圧された整
流出力から得た直流を電源とし、全波ブリッジ整流器の
正極出力からの脈流電流を基準の電流と−して流し、検
出入力端から流れる電流との差に応じた出力電流を得る
カレントミラー回路を備えた欠相検出部と、該欠相検出
部の検出出力でトリガされ、カソードを全波ブリッジ整
流器の負極出力に接続し、アノードを全波ブリッジ!!
流器の出力端の一方に接続した逆阻止3端子型のサイリ
スタと、該サイリスタの通電回路に直列に挿入された引
軽外しリレーの駆動フィルからなり、上記欠相検出部に
、上記カレントミラー回路の出力電流が一定基準を越え
る間、コンデンサを定電流により充電する第1のコンパ
レータと、該コンデンサの充電電圧が一定基準を越えた
時、検出出力を出す第2のフンパレータとを備えたこと
を特徴とする構成となっている。
11に 第1図は本発明の実施例の具体回路図であり、電源相L
1とL2とに全波ブリッジ整流器DBを接続するととも
に電源相L1と全波ブリッジ整流器DBの一入力端との
間に引と外しリレーの駆動コイル1を挿入し、全波ブリ
ッジ整流器DBの出力端間には電源降圧用の抵抗1を介
して定電圧素子3、平滑コンデンサ2を接続するととも
にトリ〃回路を付設した欠相検出部Aを接続しである。
この欠相検出部Aの検出出力でトリガされる逆阻止3i
子型のサイリスタ4は上記駆動コイル5を介して電源相
L1に77−ドを、またカソードを全波ブリッジ整流器
DBの負極側の一出力端に接続しである。中性相Nは欠
相検出部Aの検出入力端nに接続しである。
欠相検出部Aはカレン)ミラー回路CMI、0M2と積
分回路と、コンパレータCOMIと、定電流源8と、コ
ンデンサC2、コンパレータcOM2とで構成している
。カレントミラー回路CMIは全波ブリツノ整流器DB
の正極側から抵抗R1を介して、欠相検出の基準である
電流工1をトランジスタQ1に流し、異常電圧を検出す
るための検出入力端nから抵抗R2を介してトランジス
タQ2に電流I2を流すようにし、欠相の無い正常時l
こ於いては電流II、I2の値が等しくなるように設定
しである。抵抗R3は、全波ブリッジ整流器DBの正極
側から電源電圧に比例した大きさの電流I4を、カレン
)ミラー回路CMIの出力電流I3に加えるように配設
しであるが、本発明ではありも無くても良い。カレント
ミラー回路CM2は、コンデンサQ1を充電する両型流
13゜I4をトランジスタQ3に@収し、抵抗1を介し
て電源電圧からトランジスタQ4に流入する電流よりも
電流13.I 4の和が大きい時コンデンサC1が充電
されるように配設されている6次段のフンパレータCO
MIは入力電圧であるコンデンサC1の充電電圧■3が
コンパレータCOMIの基準電圧Vclを越えれば動作
するものであり、電圧■3が基準電源9で設定される基
準電圧Vc1よりも小さい時トランジスタQ5をオンし
、基準電圧Vclよりも大きい時トランジスタQ5をオ
フする。定電流源8は、上記オンの時、トランジスタQ
5を介して電流を吸収され、1記オフの時、定電流工5
をコンデンサC2に充電するようになっている。コンパ
レータC0M2はコンデンサC2の充電電圧Vout2
が基準電源10で設定される基準電圧Vc2を越えると
動作して検出出力Vout3を出し、サイリスタ4を作
動させるものである。以下動作を説明する。
単3相線に於いて中性線が欠落した時、Ll−N間、L
2−N間に接続されている負荷6m、6bのインピーダ
ンスが一致していない限りは負荷6a、6bの両端に不
平衡電圧が発生する。このため、通常、全波ブリッジ整
流器DBの負極出力端と中性線との間の電圧は、両電源
相聞の電圧の半分の電圧を有する全波整流波形であるが
、欠相時、半波毎に大小な媒す返す全波波形となるため
、抵抗R2を流れる電流I2は第2図の(a)に示すよ
うな波形となる。一方、検出の基準となる電流11は電
源電圧に比例した第2図(b)に示すような波形である
。カレントミラー回路CMIは、欠相によって生じる異
常電圧の大きさに応じた、第2図の(e)に示すような
電流■1と電流I2との差の電流■3を出力する。電流
I3は、第2図(d)に示す電流■4とともにコンデン
サC1に充電されるが、抵抗R4を介してカレントミラ
ー回路のトランジスタQ4に流れ込む電流によって差し
引かれる。電流I3が差し引く電流を平均的に上回った
時、コンデンサC1の充電電圧■3は積分され、次第に
上昇して行<WIJ2図の(e)に示すような波形とな
る6次段のコンパレータC0M1はコンデンサC1の充
電電圧■3が基準電圧Velを越えるとトランジスタQ
5をオフし、基準電圧Vclに達しない間はトランジス
タQ5をオンするような第2図の(f)に示す動作波形
の出力Voutlを出力する。ここで、コンデンサC1
の充電電圧■3はツェナーダイオードDzlにより制限
されるため、第2図の(e)に示すように一定電圧Vz
lを越えることはなく、一定電圧Vzlに達する時には
トランジスタQ3の引き込み電流により放電してリップ
ルを生じるが、基準電圧Velを下回るようなことは無
い。トランジスタQ5は出力Vout1によって駆動し
、異常電圧がある時にオフとなりて定電流源8の電流I
5をコンデンサC2に充電し、正常時にはオンとなって
定電流源8の電流■5を逃がす。第2図の(f)の期間
Tに示すような充電電圧■3の動作が有ったとすると、
トランジスタQ5はオンされるため、コンデンサC2は
放電を開始して即座に無充電の状態に戻る。異常時、定
電流I5によりコンデンサC2が充′!ILされ、その
充電電圧Vout2は第2図の(e)、(f)に対応す
る(g)に示すような波形となる。充電開始から一定時
間が経過して充電電圧Vout2がコンパレータC0M
2の基準電圧Vc2を越える時に、コンパレータC0M
2は動作し、第2図の(h)に示すような検出出力Vo
ut3を出す、ここで、コンデンサC2の充電電圧Vo
ut2はツェナーダイオードDz2の制限により、第2
図の(g)に示すような一定電圧Vz2を越えることは
ない。かくして、サイリスタ4はフンパレータC0M2
の検出出力■out3により駆動され、引き外しリレー
の駆動コイル5に通電して開閉接点7を開成するもので
ある。
[発明の効果] 本発明の欠相検出遮断器は、上述のように構成して、該
欠相検出部に、該カレントミラー回路の出力電流が一定
基準を越える間、コンデンサを定電流により充電する第
1のジンパレータと、該コンデンサの充電電圧が一定基
準を越えた時、検出出力を出す第2のコンパレータとを
備えたことを特徴とする構成となっており、第1のコン
パレータにより、検出する電圧差が基準電圧を越えてい
る間のみ、定電流でコンデンサを充電し、定時間経って
第2のコンパレータの基準電圧を越えるとPA2のコン
パレータは検出出力し、第1のフンパレータの基準電圧
を電圧差が越えない時、該コンデンサが短時間で放電す
ることにより、検出する電圧の大きさによらず、時間的
に安定した動作特性を持つという効果を奏する。
【図面の簡単な説明】
第1図は本発明の単3中性線欠相検出遮断器の具体回路
図、第2図は同上の動作説明用の波形図、3は駆動コイ
ル、4は抵抗、7はサイリスタ、Aは欠相検出部、C2
はコンデンサ、CM 1 、CM2はカレントミラー回
路、COMI、C0M2は第1、第2のコンパレータ、
DBは全波ブリッジ整流器、I1、I2、I3、I4は
電流、I5は定電流、Ll、L2は電源相、Nは中性相
、nは検出入力端、Vout2は充電電圧、Vout3
は検出出力である。

Claims (1)

    【特許請求の範囲】
  1. (1)単相3線の両電源相間の交流電圧を整流する全波
    ブリッジ整流器と、該全波ブリッジ整流器の整流出力電
    圧を降圧する抵抗と、降圧された整流出力から得た直流
    を電源とし、全波ブリッジ整流器の正極出力からの脈流
    電流を基準の電流として流し、検出入力端から流れる電
    流との差に応じた出力電流を得るカレントミラー回路を
    備えた欠相検出部と、該欠相検出部の検出出力でトリガ
    され、カソードを全波ブリッジ整流器の負極出力に接続
    し、アノードを全波ブリッジ整流器の出力端の一方に接
    続した逆阻止3端子型のサイリスタと、該サイリスタの
    通電回路に直列に挿入された引き外しリレーの駆動コイ
    ルからなり、上記欠相検出部に、上記カレントミラー回
    路の出力電流が一定基準を越える間、コンデンサを定電
    流により充電する第1のコンパレータと、該コンデンサ
    の充電電圧が一定基準を越えた時、検出出力を出す第2
    のコンパレータを備えたことを特徴とする欠相検出遮断
    器。
JP61040002A 1986-02-25 1986-02-25 欠相検出遮断器 Expired - Fee Related JPH0767224B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61040002A JPH0767224B2 (ja) 1986-02-25 1986-02-25 欠相検出遮断器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61040002A JPH0767224B2 (ja) 1986-02-25 1986-02-25 欠相検出遮断器

Publications (2)

Publication Number Publication Date
JPS62201014A true JPS62201014A (ja) 1987-09-04
JPH0767224B2 JPH0767224B2 (ja) 1995-07-19

Family

ID=12568707

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61040002A Expired - Fee Related JPH0767224B2 (ja) 1986-02-25 1986-02-25 欠相検出遮断器

Country Status (1)

Country Link
JP (1) JPH0767224B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01105385U (ja) * 1987-12-28 1989-07-17

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01105385U (ja) * 1987-12-28 1989-07-17
JPH0723034Y2 (ja) * 1987-12-28 1995-05-24 山洋電気株式会社 三相整流回路の欠相検出装置

Also Published As

Publication number Publication date
JPH0767224B2 (ja) 1995-07-19

Similar Documents

Publication Publication Date Title
US5561596A (en) AC line stabilization circuitry for high power factor loads
US6055171A (en) AC/DC converting circuit
JPH11215808A (ja) 電源装置
JPS62201014A (ja) 欠相検出遮断器
JPS61231877A (ja) 直流電源装置
JP3849298B2 (ja) 電圧型インバータ
JPH05316640A (ja) 電力変換装置
JPH0662577A (ja) 電源装置
JPH0236770A (ja) インバータ装置
JP2812345B2 (ja) コンデンサ充電回路
JPS63114527A (ja) インバ−タ式発電機
JPH079592Y2 (ja) コンデンサ充電回路
JP2727177B2 (ja) 直流電源装置及びこれを利用した急速充電装置
JPS62217865A (ja) 三相受電形インバ−タ装置
JP2524897Y2 (ja) 電源装置
JPH0531788Y2 (ja)
JP3183411B2 (ja) リンギングチョークコンバータの保護回路
JPH0431772A (ja) 停電検出回路
JPS63124766A (ja) 突入電流制限回路
JPH0724950Y2 (ja) トランジスタ・コンバ−タ
JPS61273120A (ja) 欠相検出遮断器
JPS6070928A (ja) 突入電流防止装置
JPH03239163A (ja) 電圧形インバータ
JPS58144529A (ja) 突入電流抑制回路
JPH079088U (ja) 複合抵抗器

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees