JPS62189892A - 時間軸圧縮多重化回路 - Google Patents

時間軸圧縮多重化回路

Info

Publication number
JPS62189892A
JPS62189892A JP61030651A JP3065186A JPS62189892A JP S62189892 A JPS62189892 A JP S62189892A JP 61030651 A JP61030651 A JP 61030651A JP 3065186 A JP3065186 A JP 3065186A JP S62189892 A JPS62189892 A JP S62189892A
Authority
JP
Japan
Prior art keywords
signals
color difference
time
signal
compressed
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61030651A
Other languages
English (en)
Inventor
Shinichi Miyazaki
信一 宮崎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Denshi KK
Original Assignee
Hitachi Denshi KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Denshi KK filed Critical Hitachi Denshi KK
Priority to JP61030651A priority Critical patent/JPS62189892A/ja
Publication of JPS62189892A publication Critical patent/JPS62189892A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、°2チャンネルの信号をそれぞれ時間軸圧縮
して多重化する回路に係り、特に、ビデオテープレコー
ダに対してビデオカメラ全組合わせた、いわゆる一体化
ビデオに好適な時間軸圧縮多重化回路に関する。
〔従来の技術〕
一体化ビデオなどの記碌装置では、カラー映像信号を輝
度信号と一対のコンポーネント色信号とに分けて別々の
トラックに配録し、このとき、一対のコンポーネント信
号、向えば一対の色差信号R−YとB−Yは、その時間
軸を夫々1/2に圧縮した上で同一のチャネル上に順次
交互に挿入して多重化され、これを1本のトラックに記
録するようにした方式のものが知られている。
第5因は、このような方式の一体化ビデオなどに適用さ
れる記録再生装置の一例で、図において、2.5.6〜
8は記録装置の構成要素を、そして9〜21は再生装置
の得成要素を示す。
記録装置において、端子1に供給された水平開4(Jj
パルスPHを含む輝度信号Yは、加3v器2でチャネル
間の時間合せ等に供する第1の基準パルスPyと合成さ
れる。この基準パルスPYは第6図のAに示すように、
水平同期パルスPHの後半部に続いて、それは反対の極
性をもって挿入加算されている。
コウシて基準パルスPYが挿入された輝度信号SYは、
FMK調器6でFM変調されて変調輝度信号MSYとな
り、磁気テープTに記録される。
一方、端子4,5に供給され友赤及び青の色差信号R−
Y、B−Yは時間軸圧縮多重化回路6において、その時
間軸が172に圧縮されると共に、圧縮後の色差信号R
−Y、B−Yが順次交互に配列されたのち、加算器7に
おいて第2の基準)(ルスP。が挿入されて、第6図の
Bに示すような圧縮色差信号S。が形成てれる。ここで
、第2の基準)くルスPcはチャネル間の時間合せに供
するためのもので、このため第1の基準パルスPYの挿
入されたと同じ時間的な位置に挿入されている。
こうして形成された圧縮色差信号ScはFM変調器8で
FM変調されて変調圧縮色差信号MSoとなシ、磁気テ
ープTに記録嘔れる。この場会、輝度信号SYの記録ト
ラックと隣接するように圧縮色差信号用の記録トラック
が形成されている。
続いて、再生装置について説明する。
磁気テープTから再生された変調輝度信号MSYは復調
回路9でFM復調されて再生輝度信号SYとなったのち
、時間軸補正器10〜12に供給されて時間軸が揃えら
れ、それに含まれているジッター成分の除去が行なわれ
る。そのため、再生輝度信号SYがパルス分離回路10
に供給されて第1の基準パルスPYが分離され、これが
位相比較器11において基準発振器14よシ…力された
時間軸の基準パルスP。と位相比較され、その出力で可
変遅延素子12の遅延時間が制御される。
時間軸の揃えられた再生輝度信号SYはパルス除去回路
1゛3に供給されて、第1の基準パルス八が除去される
。なお、これによって水平同期パルスPHは通常のパル
ス幅に戻る。
一方、同じく磁気テープTから再生された変調色差信号
MScは復調回路15でFM復調されたのち、時間軸補
正器16〜18によってその時間軸が補正される。その
ため、パルス分離回路16で圧縮色差信号Sc中より第
2の基準パルスPcが分離され、これが位相比較器17
で基準パルスPCと位相比較器れ、七の出力で可変遅延
素子1Bの遅延時間が制御されてジッターのない圧縮色
差信号S。が形成される。  ゛ 時間軸が補正された圧縮色差信号Scは時間軸の伸長回
路19で元通りの時間軸に伸長されると共に、夫々の色
差信号R−Y、B−Yに分離され、その夫々がエンコー
ダ20に供給されて搬送色信号C8が形成される。この
搬送色信号Ccが輝度信号Yに合成器21において周波
数多里場れることにより、周知のカラー映像信号STv
が再生はれる。
次に、第7図は時間軸圧縮多重化回路6の従来例であル
、色差信号R−Yは、A/D変換器22でディジタル符
号化(標本化周波afc)され、第1と第5のメモリ2
4と26に、また色差信号ByFiA/Di換器25で
ディジタル符号化(標本化周波数fe)され、第2とy
g4のメモリ25と27に供給される。なお、各メモリ
24〜27は夫々1水十期間(1H)に相当する紀憶容
′I#、’i有する。
メモリ24〜27の後段には、これらメモリの出力であ
る圧縮された色差信号を選択し、これらを順次交互に配
列するためのスイッチ28〜50が設けられているが、
この例では、これらのスイッチは、第1及び第2のメモ
リ24.25の出力を選択する第1のスイッチ28、第
3及び第4のメモリ26.27の出力を選択する第2の
スイッチ29及びこれら選択された出力をさらに選択す
るための第6のスイッチ50で構成されている。そして
、スイッチ50の出力t−D/A変換器51でアナログ
信号に戻し、アナログの圧縮色差信号を得る。
なお、メモリ24〜27による時間軸圧縮操作及びスイ
ッチ28〜50の選択操作は色差信号の標本化周波数の
2倍の2fcのクロックと、水平周波数の2倍の2fH
と1水平走査期間を示すH,Dの制御信号をもとに制御
回路52で制御信号を発生させることにより行なう。
次に、これらのメモリ24〜27t−使用した色差信号
の圧縮動作について、第8−及び第9図を参照して説明
する。
まず、第1と第2のメモリ24.25は奇数ラインが書
き込みモードで、第5と第4のメモリ26゜27は偶数
ラインが書き込みモードとなるように1制御回路52に
よってラインごとに書き込みモードが選択される。
そして、第5と第4のメモリ26.27が夫々書き込み
モードとなっている期間、第1と第2のメモリ24.2
5は読み出しモードに制御される。この場合、読み田し
クロックCKRの周波数fRは、書き込みクロックCK
wの周波数fwの2倍、すなわち2fcに選定し、かつ
色差信号の1H期間でのサンプル数を夫々n+1個に定
めておくと、第8図Cに示すようなディジタル符号化さ
れた色差信号B−Yが入力されるにつれ、その各データ
は、同TIEDに示すように、メ七り内の0番地からn
番地に順次記憶される。
また、読み出し番地の制御を同図Eのように0〜n番地
の内容を2度く夛返し読み出すことで、同図Fに示す時
間軸が1/2に圧縮嘔れた状態でIH内に2度出力され
る。
従って、第9図C及びGに示すような色差信号R−Y、
B−Yが入力されると、同図F及びHに示すようなタイ
ミングで時間軸の圧縮された色差信号が出力され、これ
らは第1のスイッチ28もしくは第2のスイッチ29に
よって順次交互に選択され、同図工に示すような信号列
に変換てれてゆき、時間圧縮多重化てれた信号を得るこ
とができる。
〔発明が解決しようとする問題点〕
しかしながら、上記従来例では、メモリが4組とスイッ
チが3組も必要なため、構成が複雑かつ大規模なものと
なシ、コストダウンや小形化が困難であるという問題点
があった。
この発明は、上記した従来例の問題点に対処し、構成が
簡単でローコスト化、小形化が容易な時間軸圧縮多重化
回路を提供することを目的とする。
〔問題点を解決するための手段〕
上記問題点は、時間圧縮すべき2系統の信号を所定の周
期で交互にサンプリングして共通のチャネル上に取り出
し、それをメモリに所定の第1の順序で記憶し、ついで
、それを上記第1の順序とは異なった所定の第2の順序
で読み出すことKより解決される。
〔作 用〕
メモリに対する書き込み位置と読み出し位置の違いによ
り多重化が行なわれるので、多重化のためのスイッチが
少くて済み、メモリも1個で済む。
〔実施例〕
以下、本発明による時間軸圧縮多重化回路について、図
示の実施例によシ詳細に説明する。なお、以下の実施例
は、時間圧縮多重化すべき一対のコンポーネント信号が
赤色信号及び青色信号の色差信号R−Y、B−Yの場合
について説明するが、本発明はこれに限定されるもので
はない。
第1図は本発明の一実施例で、図において、35は多重
化用のスイッチ、54は2H分の記憶容量をもったRA
Mなどからなるメモリ、55は制御回路である。なお、
A/D変換器22,25、D/A変換器51は第7図の
従来例と同じである。
一対の色差信号R−Y、B−Yはそれぞれkつ変換器2
2.25により、標本化周波数fcのもとてディジタル
符号化され、ついで、この標本化周波数fcの2倍の周
波数で交互に切換動作するスイッチ55で共通のチャネ
ル上に取シ出され、一系統の色差信号となる。
この操作で、スイッチ55のw力に得られる色差信号の
データレートは標本化周波数fcの2倍となり、時間軸
は1/2になる。但し、この圧縮された色差信号の配列
は、色差信号R−Y、B−Yが1サンプルごとに交互に
くシ返し配列されたものとなっている。
そこで、この信号の配列を所定の配列(1水平走査線内
の前半の172の期間に圧縮色差信号R−Yを、そして
後半の1/2の期間に圧縮色差信号B−Yを配列)とす
るために、まずスイッチ55の出力である圧縮色差信号
をメモリ34に順次記憶する。記憶された信号は、色差
信号R−Y、B−Yが1サンプルごとに交互に、それぞ
れ時系列の順序となる。
次に、メモリ54からのデータの読み出しを次のようK
して行なう。すなわち、まず圧縮色差信号R−Yの信号
が記憶されている偶数番地の内容を順次読み出し、次に
B−Yの信号が記憶されている奇数番地の内容を読み出
す。その後、メモリ54の出力の圧縮色差信号をD/A
変換器51でアナログ圧縮色差信号に戻す。メモリ34
の制御は2fcのクロックとフレームの先頭を示す。F
LAMECLRパルスの制御化gをもとに制御回路55
で制御信号を発生させて行う。
このときの圧縮、多重化動作について第2図を参照して
説明する。なお、以下の説明では、色差信号R−Y、 
 B−Yとも1Hのサンプル数’kn個とする。また、
図中の(R−Y)m、n等のm、  n添字は第m番目
の走査線上のn個目のサンプルであることを表わす。
まず、第2図のJ、Kに示すようなディジタル符号化さ
れた色差信号R−Y、B−Y1にスイッチ55に入力す
ると、スイッチ55は同図りに示すような色差信号の標
本化周波数の2倍の周波数で切換え制御され、同図Mの
圧縮色差信号R111fj力する。次に4n個の容量を
有するメモリ54に、同図Nに示すように″′0″番地
から順次圧縮色差信号を@4n−1″番地まで記憶させ
ると同時に、同図Oに示すようにまず”2n″番地から
”4n−1″番地の内の偶数番地を順次読み出し次に奇
数番地音読み出す。その後104番地から”2n−1”
番地の内の偶数番地を順次読み員し、最後に奇数番地の
内容を順次読み出す。この操作f 4 n周期でくり返
す。
以上の操作により圧縮色差信号を所定の配列にすること
ができる。
次に制御回路55の一例を第3図に示す。
まず、2fcの周波数でカウンタ56全動作させる。カ
ウンタ56は4H周期とし、FLAME CLRパルス
によりフレーム単位でリセットし同期させる。このカウ
ンタ56の出力を書き込み番地とし、同時にRead 
0H1F Memory (ROM ) 57に入力し
、このROMのテーブル変換で読み出し番地を発生させ
る。ROM57のテーブル変換表を第4図に示す。次に
、こうして発生させた書き込み、読み出しの各番地を番
地セレクタ58に入力し、メモリ54のR/Wのモード
に応じて交互に一方を選択し、メモリ54に供給する。
番地セレクタ58の切換え制御は4fcの周波数のクロ
ックで行う。
なお、以上の実施例では、色差信号R−Y、B−Yのう
ち、R−Yの方がメモリ54の偶数番地に書き込まれる
ようにしているが、奇数番地に書き込まれるようにして
もよいのはいうまでもない。
また、上記実施例では、第2図のMの順序でメモリ34
に書き込み、同図のOの順序で読み員すことによシ時間
圧縮多重化信号を得るようにしているが、これを反対に
して、書き込みをメモリ54の番地の前半と後半に分け
て記憶し、読み出しを番地順に行なうようにしてもよい
こともいうまでもない。
〔発明の効果〕
以上説明したように、本発明によれば、メモリに対する
書き込み番地と読み出し番地の変換により多重化位置の
配列替えが得られるようにしたから、従来技術の問題点
を無くシ、回路規模を大幅に小さくでき、ローコスト化
、小形化を容易に得ることができる。
【図面の簡単な説明】
第1図は本発明の一実施例を示すブロック図、第2図は
第1図の実施例の動作を示す説明図、第5図は制御回路
の一実施例を示すブロック図、第4図は本発明における
ROMのテーブル変換を示す説明図、第5図は時間軸圧
縮多重化回路を用いた磁気配録再生装置の一例を示すブ
ロック図、第6図は時間軸圧縮多重化信号を説明する波
形図、第7図は時間中圧縮多重化装置の従来911 t
−示すブロック図、第8図及び第9図は従来例の動作を
説明する友めの波形図である。 22.25・・・A/D変換器、51・・・D/A変換
器、55・・・スイッチ、54・・・メモリ(RAM)
、55・・・制御回路。。 代理人 弁理士  武 順次部(外1名)第1図 第3図 40麿朝 ’)  kJ  Σ ≧  0 第4図

Claims (2)

    【特許請求の範囲】
  1. (1)所定の一定期間ごとに区分された信号として順次
    、別チャネルに並行して現われる第1と第2の信号のそ
    れぞれの時間軸を、上記所定の一定期間ごとに1/2に
    圧縮し、これら時間圧縮した第1と第2の信号を上記所
    定の一定期間内の前後に配列して同一チャネルの信号と
    して出力する時間軸圧縮多重化回路において、上記第1
    と第2の信号を所定の周期で交互にサンプリングして共
    通のチャネル上に取り出す切換手段と、この切換手段の
    出力信号を上記サンプリングした部分ごとに異なつた記
    憶領域に第1の所定の順序で順次格納してゆくメモリ手
    段とを設け、該メモリ手段の各記憶領域からの信号の読
    み出しを、上記第1の所定の順序とは異なつた第2の所
    定の順序で行なつてゆくことにより時間軸圧縮多重化信
    号を得るように構成したことを特徴とする時間軸圧縮多
    重化回路。
  2. (2)特許請求の範囲第1項において、上記メモリ手段
    が、上記所定の一定期間内に上記切換手段の出力に現わ
    れる信号の書き込みに必要な記憶容量の少くとも2倍の
    記憶容量をもつように構成されていることを特徴とする
    時間軸圧縮多重化回路。
JP61030651A 1986-02-17 1986-02-17 時間軸圧縮多重化回路 Pending JPS62189892A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61030651A JPS62189892A (ja) 1986-02-17 1986-02-17 時間軸圧縮多重化回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61030651A JPS62189892A (ja) 1986-02-17 1986-02-17 時間軸圧縮多重化回路

Publications (1)

Publication Number Publication Date
JPS62189892A true JPS62189892A (ja) 1987-08-19

Family

ID=12309698

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61030651A Pending JPS62189892A (ja) 1986-02-17 1986-02-17 時間軸圧縮多重化回路

Country Status (1)

Country Link
JP (1) JPS62189892A (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60230794A (ja) * 1984-04-28 1985-11-16 Sony Corp 映像信号処理装置

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60230794A (ja) * 1984-04-28 1985-11-16 Sony Corp 映像信号処理装置

Similar Documents

Publication Publication Date Title
GB2026810A (en) Digital video effects system
EP0167314B1 (en) An apparatus for recording a color video signal
US4719519A (en) Component video signal magnetic recording and reproducing apparatus including means for expanding and compressing luminance and color difference signals
JP2522580B2 (ja) 映像信号記録再生装置
US5394276A (en) Method and apparatus for two-channel recording of video signals
JPS62189892A (ja) 時間軸圧縮多重化回路
EP0160398A2 (en) Signal processing apparatus
JPH0572154B2 (ja)
JPS60127894A (ja) カラ−映像信号の記録方法
JP2656601B2 (ja) 磁気記録再生装置
JPH09238309A (ja) 画像伝送装置
JPH01209891A (ja) ビデオ記録再生方式
JP2550299B2 (ja) 映像信号の再生装置
JPH0556453A (ja) 映像信号記録再生処理回路
JP2550298B2 (ja) 映像信号の記録装置および記録再生装置
JP3456601B2 (ja) 映像記録装置、映像再生装置及びその方法
JPH0226197A (ja) ビデオ信号記録装置
JPS6010894A (ja) ビデオ記録再生装置
JPS60204192A (ja) 信号処理装置
JPH0263281A (ja) 複数チャンネル録画回路
EP0332381A1 (en) Video signal recording/reproducing apparatus
JPS6260393A (ja) 記録再生装置の時間軸圧縮・伸長装置
JPH01245783A (ja) 線順次色信号の配列補正回路
JPS62245784A (ja) 2信号同時記録再生装置
KR19980077625A (ko) 표준 vhs 비디오테이프를 사용하는 고화질 녹화 및 재생장치