JPS62154755A - 半導体装置の電極 - Google Patents
半導体装置の電極Info
- Publication number
- JPS62154755A JPS62154755A JP29263285A JP29263285A JPS62154755A JP S62154755 A JPS62154755 A JP S62154755A JP 29263285 A JP29263285 A JP 29263285A JP 29263285 A JP29263285 A JP 29263285A JP S62154755 A JPS62154755 A JP S62154755A
- Authority
- JP
- Japan
- Prior art keywords
- thin film
- silicide
- electrode
- region
- silicide layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Insulated Gate Type Field-Effect Transistor (AREA)
- Electrodes Of Semiconductors (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔発明の利用分野〕
本発明は半導体装置の電極に関し、特に高度に集積化に
伴い微細化した素子に好適な電極に関する。
伴い微細化した素子に好適な電極に関する。
近年、半導体集積回路素子のftv極材料として、従来
広く用いられてきたアルミニウム及至その合金に換り、
各種の比較的高融点の金属のシリサイドの使用が試みら
れてきた。さらに浅い接合に対応する平担な界面を有す
るシリサイド電極の形成方法に関しては例えばJ 、V
ac、Sci、Technol、。
広く用いられてきたアルミニウム及至その合金に換り、
各種の比較的高融点の金属のシリサイドの使用が試みら
れてきた。さらに浅い接合に対応する平担な界面を有す
るシリサイド電極の形成方法に関しては例えばJ 、V
ac、Sci、Technol、。
19 (3)、 1981.767〜769ページにい
くつかの提案が述べられているが、微細化に適した自己
整合型の電極の形成が困難であり、またあるものは製造
条件の制御が難かしい。
くつかの提案が述べられているが、微細化に適した自己
整合型の電極の形成が困難であり、またあるものは製造
条件の制御が難かしい。
本発明の目的は素子各部の寸法が例えば1μm以下とな
るような更に微細化した半導体装置にも支障なく使用す
ることのできる電極の構造を提供することにある。
るような更に微細化した半導体装置にも支障なく使用す
ることのできる電極の構造を提供することにある。
半導体電極、殊に薄い不純物ドープ層上に形成される1
ft極は平担性が大きな要件とされてきた。
ft極は平担性が大きな要件とされてきた。
平担性を阻害する大きな要因は金属と半導体の界面にお
ける新たな結晶(例えばシリサイド)の核発生が不均一
に生じることにある。一方電極は平担であるよりもむし
ろ電界集中を生じやすい端部においてより浅い方が、微
細素子においては良好な結果を得た。このような形状の
電極は核発生及び成長の制御によって形成することがで
きろ。
ける新たな結晶(例えばシリサイド)の核発生が不均一
に生じることにある。一方電極は平担であるよりもむし
ろ電界集中を生じやすい端部においてより浅い方が、微
細素子においては良好な結果を得た。このような形状の
電極は核発生及び成長の制御によって形成することがで
きろ。
以下、本発明の実施例を第1図により説明する。
第1図(a)はMO8型電界効果トランジスタ(MOS
−FET)の製造工程においてゲート電極が形成され、
ソース(またはドレイン)の不純物領域が形成された後
の半導体基体主表面近傍の断面図である。図において記
号1は1導電型を有する半導体基体、2は上記基体1と
反対の導電型を有するソース(またはドレイン)領域、
3はゲート酸化膜、4はゲート、5.6は絶縁膜、7は
ソース(またはドレイン)電極用開口部を、それぞれ表
わす。
−FET)の製造工程においてゲート電極が形成され、
ソース(またはドレイン)の不純物領域が形成された後
の半導体基体主表面近傍の断面図である。図において記
号1は1導電型を有する半導体基体、2は上記基体1と
反対の導電型を有するソース(またはドレイン)領域、
3はゲート酸化膜、4はゲート、5.6は絶縁膜、7は
ソース(またはドレイン)電極用開口部を、それぞれ表
わす。
次に第1図(b)に示すようにシリサイドを形成する金
属、例えばタングステン、モリブデン。
属、例えばタングステン、モリブデン。
チタンなどの薄膜8を被着し、さらに望ましくは上記薄
膜8とは異る物質の薄膜9を被着する。
膜8とは異る物質の薄膜9を被着する。
しかる後スパッタエッチ等の方向性のよいエツチング法
を用いて基体主面に平行な部分から薄膜9を除去し、第
1図(Q)に示した構造を得る。
を用いて基体主面に平行な部分から薄膜9を除去し、第
1図(Q)に示した構造を得る。
薄膜9が薄膜8と異る物質であることを望ましい理由は
このエツチングにおける終点を制御よく決定するためで
あり、このため薄膜9は薄膜8より高いエツチング速度
を有する物質であることが更に望ましい。通常薄膜9に
はCVD法によって形成したS、t(h膜、 5isN
4膜などを用いることができる。薄膜9のエツチング残
部9′が側部上に残る。
このエツチングにおける終点を制御よく決定するためで
あり、このため薄膜9は薄膜8より高いエツチング速度
を有する物質であることが更に望ましい。通常薄膜9に
はCVD法によって形成したS、t(h膜、 5isN
4膜などを用いることができる。薄膜9のエツチング残
部9′が側部上に残る。
平均投影i+a程がほぼ薄膜8の膜厚となる条件を選び
、イオン打込みを行う。イオン種はシリコンを始め少く
とも同程度の質量を有し基体中で電気的に不活性な元素
、および領域2と同一導電型を与える不純物であって基
体中での拡散係数の小さい元素の種の中から選ぶことが
できる。このようにして第1図(d)の如く薄膜8を構
成する物rtを一方の成分とするシリサイド層10を形
成する。
、イオン打込みを行う。イオン種はシリコンを始め少く
とも同程度の質量を有し基体中で電気的に不活性な元素
、および領域2と同一導電型を与える不純物であって基
体中での拡散係数の小さい元素の種の中から選ぶことが
できる。このようにして第1図(d)の如く薄膜8を構
成する物rtを一方の成分とするシリサイド層10を形
成する。
次に薄膜8を構成する金属のシリサイド化温度付近の温
度で熱処理を行う。熱処理は金属の酸化を避けろように
条件で行う、薄膜9をこの熱処理温度において薄膜8と
反応するような物質から選んだ場合にはその残部9′は
熱処理に先立って選択的にエツチングしておく必要であ
る。薄膜9が5iOz、 5ixNaもしくはその複合
膜である場合には、通常その必要はない。第1図(Q)
は熱処理後の構造を示す、前工程で形成したシリサイド
領域10に接続した薄いシリサイド領域10’が形成さ
れる。この領域10’を均一性よく薄く形成するために
は熱処理温度を比較的低く設定するのが適当である。薄
膜8の被着前の基体前処理および被着の条件を適切に保
つことによって、この温度は通常シリサイド化温度とし
て知られている温度より数十度程度低い温度までを選ぶ
ことが可能である。このようにして金属と半導体との原
界面から測ったシリサイドと半導体との界面の深さが中
央部において40nm、周辺部において20nm以下稈
Jσの浅い電極を制御性よく形成することができた。
度で熱処理を行う。熱処理は金属の酸化を避けろように
条件で行う、薄膜9をこの熱処理温度において薄膜8と
反応するような物質から選んだ場合にはその残部9′は
熱処理に先立って選択的にエツチングしておく必要であ
る。薄膜9が5iOz、 5ixNaもしくはその複合
膜である場合には、通常その必要はない。第1図(Q)
は熱処理後の構造を示す、前工程で形成したシリサイド
領域10に接続した薄いシリサイド領域10’が形成さ
れる。この領域10’を均一性よく薄く形成するために
は熱処理温度を比較的低く設定するのが適当である。薄
膜8の被着前の基体前処理および被着の条件を適切に保
つことによって、この温度は通常シリサイド化温度とし
て知られている温度より数十度程度低い温度までを選ぶ
ことが可能である。このようにして金属と半導体との原
界面から測ったシリサイドと半導体との界面の深さが中
央部において40nm、周辺部において20nm以下稈
Jσの浅い電極を制御性よく形成することができた。
この後薄膜9の残部9′および薄膜8をシリサイド10
および10′を選択的にエツチング除去することにより
、シリサイド電極10.10’を自己整合的に形成する
ことができる。以後1反応抑制用のいわゆるバリア金属
の被着(および加工)、配線用金属の被着および加工を
通常の工程により行い、半導体装置を完成させることが
できる。
および10′を選択的にエツチング除去することにより
、シリサイド電極10.10’を自己整合的に形成する
ことができる。以後1反応抑制用のいわゆるバリア金属
の被着(および加工)、配線用金属の被着および加工を
通常の工程により行い、半導体装置を完成させることが
できる。
薄膜8がタングステンである場合にはシリサイド膜10
.10′形成後の残りの部分をバリア金層膜ないしその
一部として使用しうろことは勿論である。さらに、薄膜
8の膜形成条件を適当に選ぶことによって、薄膜9の被
着を省略することも可能である。
.10′形成後の残りの部分をバリア金層膜ないしその
一部として使用しうろことは勿論である。さらに、薄膜
8の膜形成条件を適当に選ぶことによって、薄膜9の被
着を省略することも可能である。
本発明によれば薄いシリサイド層を制御性よく形成でき
るので浅い拡散層上の電極を歩留りよく形成できる効果
があり、特に電界集中を生じやすい電極周辺部の電極が
浅く制御されていることにより微細素子の広くかつ安定
な動作範囲をt(?られる効果がある。
るので浅い拡散層上の電極を歩留りよく形成できる効果
があり、特に電界集中を生じやすい電極周辺部の電極が
浅く制御されていることにより微細素子の広くかつ安定
な動作範囲をt(?られる効果がある。
第1図(a)乃至(e)は本発明の一実施例を示す工程
図である。 1・・・基体半導体、2・・・1と逆導電型の不純物h
′り、to、10’・・・電極シリサイド層。 代理人 弁理士 小用勝y(、″ゝゝ ゝ〜−L) 冨 j 図 (b) 冨 1 図 、 とl)
図である。 1・・・基体半導体、2・・・1と逆導電型の不純物h
′り、to、10’・・・電極シリサイド層。 代理人 弁理士 小用勝y(、″ゝゝ ゝ〜−L) 冨 j 図 (b) 冨 1 図 、 とl)
Claims (1)
- 電極孔中央部に周辺部より深いシリサイド層を有するこ
とを特徴とする半導体装置の電極。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP29263285A JPS62154755A (ja) | 1985-12-27 | 1985-12-27 | 半導体装置の電極 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP29263285A JPS62154755A (ja) | 1985-12-27 | 1985-12-27 | 半導体装置の電極 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS62154755A true JPS62154755A (ja) | 1987-07-09 |
Family
ID=17784304
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP29263285A Pending JPS62154755A (ja) | 1985-12-27 | 1985-12-27 | 半導体装置の電極 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS62154755A (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02199852A (ja) * | 1989-01-27 | 1990-08-08 | Nec Corp | 半導体集積回路装置の製造方法 |
JPH0964363A (ja) * | 1995-06-16 | 1997-03-07 | Matsushita Electric Ind Co Ltd | Mos型半導体装置およびその製造方法 |
JP2002084682A (ja) * | 2000-09-05 | 2002-03-22 | Fuji Electric Co Ltd | 無停電電源装置および無停電電源装置検査方法 |
-
1985
- 1985-12-27 JP JP29263285A patent/JPS62154755A/ja active Pending
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02199852A (ja) * | 1989-01-27 | 1990-08-08 | Nec Corp | 半導体集積回路装置の製造方法 |
JPH0964363A (ja) * | 1995-06-16 | 1997-03-07 | Matsushita Electric Ind Co Ltd | Mos型半導体装置およびその製造方法 |
JP2002084682A (ja) * | 2000-09-05 | 2002-03-22 | Fuji Electric Co Ltd | 無停電電源装置および無停電電源装置検査方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8791528B2 (en) | Methods of manufacturing metal-silicide features | |
JPS5950567A (ja) | 電界効果トランジスタの製造方法 | |
JPS5837967A (ja) | Mis型半導体装置の製造方法 | |
JPS62154755A (ja) | 半導体装置の電極 | |
JPS60169169A (ja) | 半導体装置の製造方法 | |
JP2008135447A (ja) | 炭化珪素半導体装置の製造方法 | |
TW200527649A (en) | Low stress sidewall spacer in integrated circuit technology | |
JPS627165A (ja) | 半導体装置の製造方法 | |
JP2575314B2 (ja) | 半導体装置の製造方法 | |
TWI223392B (en) | Method of filling bit line contact via | |
JPH1064898A (ja) | 半導体装置の製造方法 | |
JPS62154784A (ja) | 半導体装置 | |
JPS62133713A (ja) | 電極形成方法およびその電極 | |
JP5037095B2 (ja) | 炭化珪素半導体装置及び炭化珪素半導体装置の製造方法 | |
JPS63299377A (ja) | 半導体装置の製造方法 | |
JPS60780A (ja) | 電界効果トランジスタの製造方法 | |
JPH0380542A (ja) | 半導体集積回路装置 | |
JPH0324733A (ja) | 半導体装置及びその製造方法 | |
JP2745946B2 (ja) | 半導体集積回路の製造方法 | |
JPH0258827A (ja) | 半導体装置の製造方法 | |
JPS63301556A (ja) | Bi−CMOS半導体装置 | |
JPS6094766A (ja) | 半導体装置及びその製造方法 | |
JPS5843561A (ja) | Mos型半導体装置の製造方法 | |
JPH0258218A (ja) | 半導体装置の製造方法 | |
JPH0298173A (ja) | 半導体記憶装置の製造方法 |