JPS62150935A - 基準電圧発生回路 - Google Patents

基準電圧発生回路

Info

Publication number
JPS62150935A
JPS62150935A JP29510885A JP29510885A JPS62150935A JP S62150935 A JPS62150935 A JP S62150935A JP 29510885 A JP29510885 A JP 29510885A JP 29510885 A JP29510885 A JP 29510885A JP S62150935 A JPS62150935 A JP S62150935A
Authority
JP
Japan
Prior art keywords
voltage
output
output voltage
circuit
power supply
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP29510885A
Other languages
English (en)
Inventor
Kazuo Ogasawara
和夫 小笠原
Toru Shibata
柴田 透
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP29510885A priority Critical patent/JPS62150935A/ja
Publication of JPS62150935A publication Critical patent/JPS62150935A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は高精度の基準電圧発生回路に関し、特に符号復
号器(CODEC)の構成に適するものである。
〔従来の技術〕
基準電圧に多くの電子回路で必要とされているが、その
多くは一つの直流安定化電源出力の抵抗分割電圧を利用
するものである。この回路構造によると抵抗分割数を増
やし調整段数を多くすると得られる基準電圧の精度vi
−あげることができる。
従って、高精度の基準電圧発生回路を構成するには、通
常非常に多くの抵抗回路素子を直列接続したー大な抵抗
分動回路が準備される。また、一つの電子回路が複数個
の異なる基準電圧を必要とする場合には、複数個の基準
電圧に対してそれぞれ一組の基準電圧発生回路が準備さ
れる。更に、符号復号器(CODEC)の場合には、ク
ロス−トーク特性に及ぼす影響や基準電圧に重畳するデ
ィジタル雑音または電源雑音による交流特性の劣化の問
題を考慮し、通常、基準電圧は緩衝増幅器を介して出力
される。
し発明が解決しようとする問題点〕 しかしながら、今日でH[、子回路の殆んど全ては半導
体装置に構成されるので、この基準電圧発生回路の基板
占有率が問題となる。殊に最近の符号復号器のように、
符号器および復号器がそれぞれ異なる基準電圧で作動す
る構成をとる場合には、2つの直流安定化電源を準備し
、また、それぞれに対し長大な抵抗分割回路およびその
選択制御回路を含む周辺回路が必要となるので、大きな
消費電力tyし且つ半導体チップを大形化せし′める。
また、緩衝増幅器のオフセット電圧は、抵抗分“割回路
の出力電圧側でそれぞれ直流安定化電源出力を含めて一
括調整されるので、基準電圧の精度も制限される。すな
わち、一般に複数個の基準電圧をそれぞれ独立した基準
電圧発生回路で供給する回路構成音とると、半導体チッ
プがきわめて大形となるのみでなく、大きな消費電力を
要し、また、緩衝増幅器のオフセット電圧に対する調整
も個々の基準電圧につき直流安定化電源出力を含めそれ
ぞれ一括調整されるので、高かだか10数惧■に過ぎな
いオフセット電圧は数Vに達する基準電圧の中に埋没し
、調整効果を充分にあげることができない。
〔発明の目的〕
本発明の目的は、上記の情況に鑑み、複数個の基準電圧
を基板占有率を比較的に高めることなく。
且つ緩衝増幅器のオフセット電圧會含め高精度に調整し
て出力する低消費電力回路構成の基準電圧発生回路を提
供することである。
本発明の基準電圧発生回路に、一つの直流安定化電源と
、前記直流安定化電源の出力電圧を抵抗分割し得られる
分電圧を選択制御して出力する第1の出力電圧調整手段
と、前記第1の出力電圧調整手段出力のに倍(ただしk
は正数)電圧を前記分電圧の選択制御により出力する第
2の出力電圧調整手段と、前記第1およびl!2の出力
電圧調整手段の出力電圧金それぞれ緩衝増幅する2つの
演算増幅器と、前記第1および第2の出力電圧調整手段
が共通選択する分電圧出力回路点に設けた前記演算増幅
器のオフセット電圧測定端子とを備え、前記測定端子か
ら得られるオフセット電圧のそれぞれに対応して前記第
1および第2の出力電圧調整手段出力をそれぞれ調整し
、前記2つの演算増幅器から所望の2つの基準電圧をそ
れぞれ出力せしめることを含む。
[問題点を解決するための手段] すなわち、本発明によれば、複数個の基−電圧の発生に
対し一つの直流安定化電源が共用される。
この直流安定化電源の出力電圧は複数個の分電圧に抵抗
分割される。複数個の基準電圧はこれらの分電圧を選択
しそれぞれ緩衝増幅器を介して出力される。この分電圧
の選択制御は通常の技術に従で第1の基準電圧を抵抗分
割回路の中間回路点からの出力電圧を利用した場合には
、第2.第3.・・・6基準電圧は上記中間回路点出力
電圧を基準にして、そのに倍の出力電圧をそれぞれ利用
することができる。ただしkは正数である。また、複数
個の基準電圧を得る他の手段には、第1の基準電圧が利
用する分電圧を再び抵抗分割す逮回路構成をとってもよ
い。
更に、緩衝増幅器の;7セ・ト電圧を測定する苑めの端
子が、複数個の基準電圧が共通利用する分電圧出力回路
点に設けられて。
〔作用〕゛ 複数個の基準電圧は一つの直流安定化電源出力の抵抗分
割で得られた分電圧の選択制御により発生さ”れる。基
“準電圧値の調整は、まず第1の基準6一 電圧から行なわれる。この場合には従来と同じように緩
衝増幅器のオフセット電圧を含めた一括調整をまず行な
う、ついて第2.@3.・旧・・の基準電圧値の調整が
順次行なわれる。この場合Ktj、i流電源側の分電圧
をまず選択制御し、更に七れぞれのオフセット電圧を測
定することにょル微細に出力調整が行なわれる。もちろ
ん、@1の基準電圧値の調整の場合でも、測定に工勺得
たオフセット電圧の大きさに対応し出力の微細調整を行
なうのがよい。かくして、基準となる第1基準電圧値の
精度を高めることによ#)、第2以下の各基準電圧値に
、それぞれ1回のオフセット電圧測定操作によ)きわめ
て高精度に調整される。以下図面を参照して本発明の詳
細な説明する。
〔実施例〕
第1図は本発明の一実施例を示すブロック回路図である
。本実施例は2つの基準電圧■lおよびVz k発生さ
せる場合を示し、一つの直流安定化電源1と、複数個の
抵抗rl””’fillおよびRi含む抵抗分割回路2
と、この分電圧を選択制御し緩衝増幅器として機能する
演算増幅器3に出力する選択制御出力手段4と、同じく
分電圧を選択制御し演算増幅器5に出力する選択制御出
力手段6と、共通利用分電圧の出力回路点Cに設けられ
たオフセット電圧測定端子Pとを含む。ここで、抵抗分
割回路2と選択制御出力手段4は第1の出力電圧調整手
段7を構成し、また同じ抵抗分割回路2と選択制御出力
手段6は第2の出力電圧調整手段8を構成する。第1の
基準電圧V1に抵抗分割回路2の中間回路点Cの出力電
圧が利用され、第2の基準電圧■冨はそのに倍の分電圧
を出力する回路点a、bおよびdの何れか一つの出力電
圧が利用される。すなわち、回路点a、bの何れか一つ
が選択された場合は、第2の基準電圧■2は第1の基準
電圧■1 ニジも高く設定され1回路点dが選択された
場合はこの逆となる。基準電圧■lおよび■2の調整は
、まず第1の基準電圧■lから開始される。すなわち5
選択制御出力手段4を駆動し基準電圧■1 の出力を規
定誤差内に入れ不。この場合は演算増幅器3のオフセッ
ト電圧Al k含めた一括調整である。このときオフセ
ット電圧測定端子Pで測られるオフセット電圧A1の大
きさを参考にして微調整を行なうこともできる。ついで
この中間回路点Cの出力電圧を基準にして第2の基準電
圧■2の調整が行なわれる。すなわち。
選択制御出力手段6を駆動し所望の分電圧を演算増幅器
5に入力せしめる。ここで端子P(z用いて演算増幅器
5のオフセット電圧Ax k測定し1選択制御出力手段
6t−再び駆動することによって微調整が行なわれ回路
点a、bおよびCの何れか一つが選択される。この調整
手段によると第2の基準電圧■2は第1の基準電圧の調
整後これを基準に更にオフセット電圧の影響を含めた微
調整が行なわれるので、その精度はきわめて高度なもの
である。また、同じ理由から第2基準電圧v雪 の調 
整に用いられる選択制御出力手段6の回路規模も小さく
て済む。一般にこの種の調整回路の規模に調整の刻み段
数で寧まり、通常、次式で評価される。
(基準電圧の許容誤差)X 2′”=e* (ms変動
幅)(基準電圧標準値) × (電源電圧標準値) ここで、Bは調整の刻み段数である。
すなわち、選択制御出力手段6に入力する電源変動幅が
第1基単電圧の変動幅(例えば±10mV)に規定され
ているので、必要とする調整の刻み段数Bはきわめて小
さく1例えば第1基準電圧と等しい誤差を許容するなら
ば、−万の選択制御出力手段4の172以下の回路規模
で済む場合もある。
轟然のことながら、この回路規模の大きさは選択制御す
べき電圧値および調整の許容誤差の大きさによって定ま
る。
第2図は本発明の他の実施例を示すブロック図で、第1
図と同じものには同一符号を付したものである。本実施
例でに、第1および第2の出力電圧調整手段7および8
がそれぞれ個別に設けられる。中力電圧調整手段7の出
力に第1基準電圧V1として、また、この出力を再度抵
抗分割して選択出力する出力電圧調整手段8の出力は第
2基準電圧■2 として用いられる。オフセット電圧測
定端子Pは第1図の実施例と同じく共通利用分電圧回路
点に設けられる。本実施例は第1図のものと基本的に回
路構成を異にするものではないので、特に精度の高い第
2基準電圧■2の出力を目的とした以外、その作用効果
はほぼ同一である。
〔発明の効果〕
以上詳細に説明したようK、本発明は一つの直流安定化
電源を共用し、また出力電圧調整回路の回路規模も比較
的小規模となし得るので、基板占有率を従来の回路構成
に比べ著るしく縮小し得るのみならず、消費電力を確実
に低減することができる。またオフセット電圧測定端子
を備え、オフセット電圧に対し微細な出力電圧調整を行
ない得るので、きわめて誤差の小さな高精度の基準電圧
を供給し得るので、電子回路の半導体装置構成に対しき
わめて顕著な効果を奏し得る。
【図面の簡単な説明】
第1図は本発明の一実施例を示すブロック回路図、第2
図は本発明の他の実施例を示すブロック図である。 1・・・・・・直流安定化電源、2・・・・・・抵抗分
割回路。 3.5・・・・・・演算増幅器、4.6・・・・・・選
択制御出力手段、7・・・・・・第1の出力電圧調整手
段、8・・・・・・第2の出力電圧調整手段、p・・・
・・・オフセット電圧測定端子、  a、  b、  
c、 d・・・・・・分電圧出力回路点、A I 、 
A 2・・・・・・オフセット電圧。

Claims (2)

    【特許請求の範囲】
  1. (1)一つの直流安定化電源と、前記直流安定化電源の
    の出力電圧を抵抗分割し得られる分電圧を選択制御して
    出力する第1の出力電圧調整手段と、前記第1の出力電
    圧調整手段出力のk倍(ただしkは正数)電圧を前記分
    電圧の選択制御により出力する第2の出力電圧調整手段
    と、前記第1および第2の出力電圧調整手段の出力電圧
    をそれぞれ緩衝増幅する2つの演算増幅器と、前記第1
    および第2の出力電圧調整手段が共通選択する分電圧出
    力回路点に設けた前記演算増幅器のオフセット電圧測定
    端子とを備え、前記測定端子から得られるオフセット電
    圧のそれぞれの大きさに対応して前記第1および第2の
    出力電圧調整手段出力をそれぞれ調整し、前記2つの演
    算増幅器から所望の2つの基準電圧をそれぞれ出力せし
    めることを特徴とする基準電圧発生回路。
  2. (2)前記第2の出力電圧調整手段が、前記第1の出力
    電圧調整手段が出力する前記直流安定化電源の分電圧を
    更に抵抗分割する回路構成としたことを特徴とする特許
    請求の範囲第(1)項記載の基準電圧発生回路。
JP29510885A 1985-12-24 1985-12-24 基準電圧発生回路 Pending JPS62150935A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP29510885A JPS62150935A (ja) 1985-12-24 1985-12-24 基準電圧発生回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP29510885A JPS62150935A (ja) 1985-12-24 1985-12-24 基準電圧発生回路

Publications (1)

Publication Number Publication Date
JPS62150935A true JPS62150935A (ja) 1987-07-04

Family

ID=17816398

Family Applications (1)

Application Number Title Priority Date Filing Date
JP29510885A Pending JPS62150935A (ja) 1985-12-24 1985-12-24 基準電圧発生回路

Country Status (1)

Country Link
JP (1) JPS62150935A (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03276921A (ja) * 1990-03-27 1991-12-09 Matsushita Electric Works Ltd 基準電圧調整回路
WO1993016427A1 (en) * 1992-02-07 1993-08-19 Crosspoint Solutions, Inc. Voltage regulator with high gain cascode mirror
US5739681A (en) * 1992-02-07 1998-04-14 Crosspoint Solutions, Inc. Voltage regulator with high gain cascode current mirror
US7348834B2 (en) 2003-11-12 2008-03-25 Ricoh Company, Ltd. Selecting a reference voltage suitable to load functionality
JP2011081420A (ja) * 2006-01-11 2011-04-21 Panasonic Corp 電圧発生装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57202125A (en) * 1981-06-08 1982-12-10 Olympus Optical Co Ltd Variable reference voltage generating circuit
JPS60164822A (ja) * 1984-02-08 1985-08-27 Nec Corp 直流電圧発生回路

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57202125A (en) * 1981-06-08 1982-12-10 Olympus Optical Co Ltd Variable reference voltage generating circuit
JPS60164822A (ja) * 1984-02-08 1985-08-27 Nec Corp 直流電圧発生回路

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03276921A (ja) * 1990-03-27 1991-12-09 Matsushita Electric Works Ltd 基準電圧調整回路
WO1993016427A1 (en) * 1992-02-07 1993-08-19 Crosspoint Solutions, Inc. Voltage regulator with high gain cascode mirror
US5336986A (en) * 1992-02-07 1994-08-09 Crosspoint Solutions, Inc. Voltage regulator for field programmable gate arrays
US5512814A (en) * 1992-02-07 1996-04-30 Crosspoint Solutions, Inc. Voltage regulator incorporating configurable feedback and source follower outputs
US5559425A (en) * 1992-02-07 1996-09-24 Crosspoint Solutions, Inc. Voltage regulator with high gain cascode mirror
US5739681A (en) * 1992-02-07 1998-04-14 Crosspoint Solutions, Inc. Voltage regulator with high gain cascode current mirror
US7348834B2 (en) 2003-11-12 2008-03-25 Ricoh Company, Ltd. Selecting a reference voltage suitable to load functionality
JP2011081420A (ja) * 2006-01-11 2011-04-21 Panasonic Corp 電圧発生装置

Similar Documents

Publication Publication Date Title
US5061900A (en) Self-zeroing amplifier
US20140055114A1 (en) System for Balancing Current Supplied to a Load
JP2000081920A (ja) 電流出力回路
US7248192B2 (en) Digital to analog converter and a ground offset compensation circuit
JP2556710B2 (ja) 可変電流源
JP2001216034A (ja) 内部電源電圧生成回路及び内部電源電圧の生成方法
US20040233087A1 (en) Digital adjustment of gain and offset for digital to analog converters
JPS62150935A (ja) 基準電圧発生回路
JP2000039926A (ja) 電流出力回路
JP2007155538A (ja) 電流電圧印加・測定装置及び半導体検査装置
JP2546251B2 (ja) 並列型a/dコンバ−タの直線性補償回路
US7040159B2 (en) Air meter
JPH0347526B2 (ja)
JPH01253762A (ja) 画像形成装置
KR20020034220A (ko) 액정 표시장치의 감마보정회로
JP2006221579A (ja) 基準電流発生回路
JPH0743614B2 (ja) 基準電圧発生回路
JP4352401B2 (ja) 電圧電流発生装置
JPH10268253A (ja) 基準電圧生成回路
JPS63121320A (ja) 誤差補正回路付da変換器
JPH0645939A (ja) D/a変換装置
JPH11312021A (ja) レギュレータ回路及びそれの出力電圧の調整方法
JPH05187935A (ja) 電圧昇圧回路を内蔵したロードセル
US6407625B1 (en) Method and system for generating multiple bias currents
JPH0511776A (ja) 電子ボリユームの減衰量のズレ打ち消し回路