JPS62140145A - 仮想計算機システム - Google Patents

仮想計算機システム

Info

Publication number
JPS62140145A
JPS62140145A JP28020885A JP28020885A JPS62140145A JP S62140145 A JPS62140145 A JP S62140145A JP 28020885 A JP28020885 A JP 28020885A JP 28020885 A JP28020885 A JP 28020885A JP S62140145 A JPS62140145 A JP S62140145A
Authority
JP
Japan
Prior art keywords
interrupt
interruption
data processing
input
processor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP28020885A
Other languages
English (en)
Other versions
JPH0519174B2 (ja
Inventor
Hisao Takane
高根 久雄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP28020885A priority Critical patent/JPS62140145A/ja
Publication of JPS62140145A publication Critical patent/JPS62140145A/ja
Publication of JPH0519174B2 publication Critical patent/JPH0519174B2/ja
Granted legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、仮想計算機システムに関し、特に複数のデー
タ処理装置からなる仮想計算機システム関する。
〔従来の技術〕
一般に、この種の仮想計算機システムでは、入出力装置
からの割込み要求に対して特別の処理が必要となる場合
がある。例えば、あるデータ処理装置で受付けた割込み
要求が他のデータ処理装置で実行中の第4レーテイング
システムに対する割込み要求である場合、このオペレー
ティングシステムの割込み処理プログラムを起動するた
め、上記オペレーティングシステムが実行されているデ
ータ処理装置の割込み処理動作全起動する必要がある。
上記の割込み処理動作を起動する場合、従来の仮想計算
機システムでは、上記の割込み要求を受けたデータ処理
装置がダミーの入出力要求を出して、この入出力要求に
対する応答である入出力装置からの入出力割込み要求に
より上記他のデータ処理装置の割込み処理動作を起動し
ている。
〔発明が解決しようとする問題点〕
ところで、従来の仮想計算機システムでは割り込み要求
において、上述のようにむだな入出力処理が実行される
ことになり、その結果、処理のオーバヘッドが増加する
欠点があった。
本発明の目的は1割込みに処理動作を効率よく行うこと
のできる仮想計算機システムを提供することにある。
〔問題点を解決するための手段〕
本発明による仮想計算機システムは主記憶装態入出力装
置、及び複数のデータ処理装置を備え。
複数のオKV−ティングシステムの実行を制御する制御
プログラムを有する仮想計算機システムにおいて、上記
のデータ処理装置のおのおのは割込み起動手段を備えて
おり、上記の入出力装置からの割込み要求に応答したデ
ータ処理装置は割込み要求に対応するオペレーティング
システムを実行しているデータ処理装置に対して割込み
処理動作を起動するようにしたことを特徴としている。
以下余白 〔実施例〕 次に本発明について2図面を参照して説明する。
第1図は9本発明による仮想計算機システムの一実施例
を示したものであり、第2図は第1図に示す仮想計算機
システムの処理手順の一例を示す図である。
第1図を参照して、主記憶装置10には第1の込み手段
21と割込み起動手段22とが備えられている。さらに
、データ処理装置30は読出し手段31と書込み手段3
2と割込み起動手段33とを備え、一方、データ処理装
置40は読出し手段41と書込み手段42と割込み起動
手段43とを備えている。
第1の割込み保留手段11は、書込み手段21により書
込み制御され、第1の割込み保留手段11は入出力装置
20からの入出力割込み情報を保持する。割込み起動手
段22はデータ処理装置30及びデータ処理装置400
割込み処理動作の起動を行なう。第2の割込み保留手段
12は、データ処理装置30の書込み享段32あるいは
データ処理装置40の書込み手段42により書込み制御
され、制御プログラムによって設定される割込み情報を
保持する。読出し手段31及び読出し手段4tは第1の
割込み保留手段11及び第2の割込み保留手段12の内
容を読み出す。割込み起動手段33及び割込み起動手段
43はそれぞれデータ処理装置40及びデータ処理装置
50の割込み処理動作を起動する。
次に、第1図及び第2図を参照して本発明による割込み
動作処理について説明する。
データ処理装置30上でオペレーティングシステムA(
以下08−Aという)が実行されており。
08−Aが入出力装置20に対して入出力要求(以下I
10要求という)を出す(処理100)と、入出力装置
20は入出力処理の後、書込み手段21によって第1の
割込み保留手段11に割込み情報を設定して2割込み起
動手段22によりデータ処理装置30及び40に割込み
要求を行う(処理101 )。
オペレーティングシステムB(以下08−Bという)を
実行中のデータ処理装置40が割込み要求に応答したす
ると、データ処理装置40は制御プログラム(以下CP
という)を起動する(処理102)。制御プログラム、
即ち、データ処理装置40は読出し手段41によって第
1の割込み保留手段11から割込み情報を読出し、書込
み手段42によって第2の割込み保留手段12に割込み
情報を設定する。また制御プログラムは割込み情報がい
ずれのオペレーティングシステムに対するものであるか
を識別する。この場合、08−Aに対する割込み情報で
あるから、データ処理装置40ば08−Aの割込み処理
プログラムを起動すべく。
割込み起動手段43によってデータ処理装置300割込
み動作を起動する(処理103)。
03−Aを実行中のデータ処理装置30は読出し手段3
1によって第2の割込み保留手段12から割込み情報を
読み出し、08−Aの割込み処理プログラムを起動する
一方、08−Aを実行中のデータ処理装置30が割込み
要求に応答したとすると、データ処理装置30がcpを
起動する。データ処理装置30は読出し2手段31によ
って第1の割込み保留手段11から割込み情報を読出し
、書込み手段32によって第2の割込み保留手段12に
割込み情報を設定する。制御プログラムは割込み情報が
08−Aに対する割込み情報であることを識別し、デー
タ処理装置30の割込み動作が起動される。データ処理
装置30は読出し手段31によって第2の割込み保留手
段12から割込み情報を読み出し、 08−Aの割込み
処理プログラムを起動する。
08−Bが入出力装置20に対して入出力要求を出す場
合にも、同様にして割込み動作が起動することは明らか
である。
〔発明の効果〕
以上説明したように9本発明による仮想計算機システム
では一方のデータ処理装置から他のデータ処理装置の割
込み処理動作を直接起動するようにしたから、即ち、入
出力装置をダミーの入出力要求で起動させることがない
から効率の良い仮想計算機システムが実現できる。
【図面の簡単な説明】
第1図は本発明の一実施例を示すブロック図。 第2図は本発明による割込み動作処理の一実施例を示す
フロー図である。 10・・・主記憶装置、11・・・第1の割込み保留手
段、12・・・第2の割込み保留手段、20・・・入出
力装置、21.32.42・・・書込み手段、22゜代
理人(7783)弁理士池田憲保 ′  )\    
 。 第1図

Claims (1)

    【特許請求の範囲】
  1. 1、主記憶装置、入出力装置、及び複数のデータ処理装
    置を備え、複数のオペレーティングシステムの実行を制
    御する制御プログラムを有する仮想計算機システムにお
    いて、前記データ処理装置のおのおのは割込み起動手段
    を備えており、前記入出力装置からの割込み要求に応答
    したデータ処理装置は前記割込み要求に対応するオペレ
    ーティングシステムを実行しているデータ処理装置に対
    して割込み処理動作を起動させるようにしたことを特徴
    とする仮想計算機システム。
JP28020885A 1985-12-14 1985-12-14 仮想計算機システム Granted JPS62140145A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP28020885A JPS62140145A (ja) 1985-12-14 1985-12-14 仮想計算機システム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP28020885A JPS62140145A (ja) 1985-12-14 1985-12-14 仮想計算機システム

Publications (2)

Publication Number Publication Date
JPS62140145A true JPS62140145A (ja) 1987-06-23
JPH0519174B2 JPH0519174B2 (ja) 1993-03-16

Family

ID=17621816

Family Applications (1)

Application Number Title Priority Date Filing Date
JP28020885A Granted JPS62140145A (ja) 1985-12-14 1985-12-14 仮想計算機システム

Country Status (1)

Country Link
JP (1) JPS62140145A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2001093032A1 (fr) * 2000-05-31 2001-12-06 Hitachi, Ltd. Systeme informatique, procede de commande d'ordinateur et support stockant un programme de commande

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55112651A (en) * 1979-02-21 1980-08-30 Fujitsu Ltd Virtual computer system
JPS6065363A (ja) * 1983-09-20 1985-04-15 Fujitsu Ltd 共用chpアクセス制御方式

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55112651A (en) * 1979-02-21 1980-08-30 Fujitsu Ltd Virtual computer system
JPS6065363A (ja) * 1983-09-20 1985-04-15 Fujitsu Ltd 共用chpアクセス制御方式

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2001093032A1 (fr) * 2000-05-31 2001-12-06 Hitachi, Ltd. Systeme informatique, procede de commande d'ordinateur et support stockant un programme de commande

Also Published As

Publication number Publication date
JPH0519174B2 (ja) 1993-03-16

Similar Documents

Publication Publication Date Title
JPS62184544A (ja) 仮想計算機システム
JPH02230455A (ja) 外部記憶装置の割込み制御方式
JPS62140145A (ja) 仮想計算機システム
JPS6223895B2 (ja)
JPS59188749A (ja) デ−タ転送制御方式
JP2590872B2 (ja) タスクスケジュール方法
JPS62168497A (ja) 交換処理プログラムにおけるデ−タベ−ス処理方式
JPS6218073B2 (ja)
JPS6227413B2 (ja)
JPS61224063A (ja) デ−タ転送制御装置
JPH02176832A (ja) マイクロコンピュータ
JP2785855B2 (ja) 情報処理装置
JP2000029850A (ja) オペレーティングシステムのプロセッサ間通信を使用したタスク制御方法
JPS6278631A (ja) 複数オペレ−テイングシステムにおける入出力制御方式
JPH0944463A (ja) データ転送制御装置およびこれを用いたデータ転送方法
JPS61248152A (ja) プロシ−ジヤ切替制御方式
JPS61229129A (ja) 仮想計算機システムにおける入出力割込み通知装置
JPH0683640A (ja) 割込応答処理方式
JPH0370263B2 (ja)
JPS63201730A (ja) ソフトウエアスタツク制御方法
JPS63156269A (ja) コ・プロセツサ制御方式
JPH0658659B2 (ja) プロセッサ間の割込み制御方法
JPS61101864A (ja) プログラム制御方式
JPS62118464A (ja) 複数入出力装置のアクセス方式
JPH02236656A (ja) マルチプロセッサシステム

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees