JPS62131376A - 画像メモリへのデ−タ入出力方式 - Google Patents

画像メモリへのデ−タ入出力方式

Info

Publication number
JPS62131376A
JPS62131376A JP27146085A JP27146085A JPS62131376A JP S62131376 A JPS62131376 A JP S62131376A JP 27146085 A JP27146085 A JP 27146085A JP 27146085 A JP27146085 A JP 27146085A JP S62131376 A JPS62131376 A JP S62131376A
Authority
JP
Japan
Prior art keywords
data
display
output
computer
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP27146085A
Other languages
English (en)
Inventor
Takakazu Funo
布野 孝和
Ryuichi Suzuki
隆一 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP27146085A priority Critical patent/JPS62131376A/ja
Publication of JPS62131376A publication Critical patent/JPS62131376A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Digital Computer Display Output (AREA)
  • Image Generation (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔発明の利用分野〕 本発明は画像処理装置に係シ、特に画像メモリの書き換
え、更新に好適な画像メモリへのデータ入出力方式に関
する。
〔発明の背景〕
従来、第1図に示すようにイメージ画像を対象とした計
算機と表示中画像メモリとのデータ入出力は、計算機よ
り一定量の書き換えデータ1を中間バッファ2へ入力し
、前記バッファ上データの書き換え位置4と表示中画像
メモリ3の表示位置が合致し九段階で前記バッファ上デ
ータを表示に提供すると同時に前記メモリへ登録してい
た。この方式では、前記バッファの内容を画像メモリへ
書き込むのに最大1フレ一ム時間かかり、前記パックア
メモリの容量をある程度大きくしないとマンマシン的な
書き換え、更新時間を満足できないという欠点がめった
さらに、表示期間中の画像メモリに対するデータ入出力
、前記書き換えタイミングの検出と表示および書き換え
動作の競合によるハードウェアの複雑化、回路規模の増
大と云う欠点があった。
なお、上記した従来方式は、例えば日経コンピュータ別
冊(83年度)「コンピュータグラフィックス」第97
6〜78頁に記載されている。
〔発明の目的〕
本発明の目的は表示中の画像メモリに対してデータ入出
力を行うのに大容量の中間バッファを用意することなく
、さらに書き換え、更新を短時間で行なうことが出来る
表示中面像メモリへのデータ入出力方式を提供すること
にある。
〔発明の概要〕
本発明は、計算機のデータ転送速度に較べて表示用画像
メモリのアクセス速度が1ケタ以上速いことに着目し、
計算機と画像メモリの間に入出力データおよびアドレス
を格納する小容量のバッファを設けて、常に計算機との
データ転送を可能にする。そして、前記バッファのデー
タをディスグレイの表示帰線期間中に画像メモリの任意
な位置へ表示速度に従った速い速度で入出力することを
特徴とする。
〔発明の実施例〕
本発明の実施例を第2図、第3図により説明する。第2
図は画像メモリの表示とデータ転送のタイミングを示し
たものである。5はディスプレイの表示期間6と帰線期
間7の時間関係を現わしたものであり、6の期間に画像
メモリがアクセスされ表示される。本実施例では8の1
水平期間に計算機よシ転送された書き換えデータを9の
水平局線期間内に画像メモリへ登録する。使用する計算
機のDMAによるデータ転送速度は500KB/秒であ
るので、8の期間に計算機との間で入出力されるデータ
量は35バイト以下である。これは画像メモリの表示中
のデータ入出力(12MB/秒)と同様なタイミングを
用いれば前記帰線期間内に前記データ量の画像メモリへ
の書き込みは可能でろ・る。
第3図は本発明の一実施例の画像メモリと人出制御部の
ブロック図である。10は画像メモリから高速で読み取
つ几データを一時蓄え、計算機のバスのデータ転送速度
に合わせて出力するファーストインφ7アーストアウト
のバッファ(以後F I F Oと略す)、11は計算
機よシ転送された画像メモリへの書き込みデータを一時
蓄え、画像メモリの表示のためのアクセスが一時中断さ
れる表示の帰線期間に高速にデータを1iai儂メモリ
へ出力するFIFOl 12は表示イメージを格納して
いる画像メモリ、13は計算機とのデータ入出力の几め
の画像メモリ上データ入出力アドレスを算出する入出力
アドレス制御回路、14は10または11に格納される
データに対応し念画像メモリ上アトVスを格納するFI
FO115は14から発生するアドレスま几は表示用ア
ドレス制御回路16から発生する画像メモリ上アドレス
に従って実際に画像メモリへの書き込み、読み取υを制
御するメモリ入出力制御回路、17は表示データをビデ
オ信号へ変換する回路、18は計算機とのデータ入出力
を制御する回路、19はモニタテVピでろる。20,2
1,22.23はそれぞれ計算機のパスと直接接続され
ているDMA制御回路との間の入出力データおよび制御
線である。
以下にこれの動作を説明する。計算機から画像メモリへ
のデータ転送は画像メモリ上の人出アドレス情報を13
が受は取り、この中で全画面に対するアクセスか、まt
は任意のエリアに対するアクセスかに従って画像メモリ
上のアドレスを算出する。このアドレスは10または1
1へのデータ入出力が行われる都度、14へ登録される
と共に更新される。この動作を計算機からのデータ転送
が終了するか、11が満杯になるまで続けられ、再度1
1が空いたときには前記登録が続行される。
11にデータが入ると15は16から知らされる表示帰
線期間中の信号により、画像メモリ上アドレスを今まで
の表示用メモリアドレスから14のアドレス情報に切り
換え、画像メモリに11のデータを表示中のアクセスと
同様なタイミングで書き込みを行う。画像メモリから計
算機へのデータ転送は、前記と逆に14にアドレスデー
タが登録されると表示の帰線期間中に14のアドレスに
従って表示中のアクセスと同様なタイミングで画像メモ
リ上のデータを10へ登録する。10にデータが格納さ
れると計算機上のパスに対してデータ転送開始の指示が
発せられ、転送が順次行なわれる。この転送は10が空
になると中断するが再度データが格納されれば、続行さ
れ最終的な終了まで断続的に実行される。
本実施例によれば計算機と画像メモリとのデータ入出力
を擬似的に表示のためのデータ入出力速度に合せること
が出来るので、計算機のDMAによるデータ転送速度に
従つ之画像メモリへのデータ入出力がモニタテレビの表
示帰線期間内にできる。従って表示中画像メモリに対し
てデータ入出力を行っても乱れを生じることなく、計算
機のDMA転送の速度に従つ比表示データの書き換え、
更新が出来る効果がある。
〔発明の効果〕
本発明によれば、表示画像メモリ上任意の位置のデータ
を計算機のデータ転送能力に従った時間で書き換え、更
新が出来るのでマイマシン的な表示に効果がある。
さらに大容着の中間バッファおよび表示アドレスと書き
換えアドレスの一致回路、入出力タイミングを制御する
回路が不要となるので回路の規模を小さく簡略化できる
効果かめる。
また、画像メモリの動作において、表示中の読み出し動
作と、データ書き換え、更新動作を時間的に分離したた
め、画像メモリの構築が容易になると云う効果がある。
【図面の簡単な説明】
第1図は従来の表示中画像メモリへのデータ書き換え方
式を示す。 第2図は実施例による入出力タイミング図。 第3図は実施例による画像メモリと入出力制御部のブロ
ック図である。

Claims (1)

  1. 【特許請求の範囲】 1、計算機と表示用画像メモリとモニタテレビ等の画像
    表示部より成る画像処理装置において、計算機と画像メ
    モリの間に入出力データを一時記録するファースト・イ
    ン・ファースト・アウト機能を有するバッファを設けた
    ことによつて計算機と該バッファ間でのデータ入出力を
    表示に無関係に行いながら、該バッファと表示中画像メ
    モリとのデータ入出力を表示に無関係な表示帰線期間に
    表示位置によらない任意な位置へ前記計算機とのデータ
    入出力速度に較べ高速な表示と同様なアクセス速度で行
    なうことを特徴とする画像メモリへのデータ入出力方式
    。 2、前記画像メモリ上の各データに対応した入出力アド
    レスにもファースト・イン・ファースト・アウトと機能
    を有するバッファを設け、もつてランダムなアドレスの
    データについても前記入出力が行なわれるようにしたこ
    とを特徴とする特許請求の範囲第1項に記載の画像メモ
    リへのデータ入出力方式。
JP27146085A 1985-12-04 1985-12-04 画像メモリへのデ−タ入出力方式 Pending JPS62131376A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP27146085A JPS62131376A (ja) 1985-12-04 1985-12-04 画像メモリへのデ−タ入出力方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP27146085A JPS62131376A (ja) 1985-12-04 1985-12-04 画像メモリへのデ−タ入出力方式

Publications (1)

Publication Number Publication Date
JPS62131376A true JPS62131376A (ja) 1987-06-13

Family

ID=17500340

Family Applications (1)

Application Number Title Priority Date Filing Date
JP27146085A Pending JPS62131376A (ja) 1985-12-04 1985-12-04 画像メモリへのデ−タ入出力方式

Country Status (1)

Country Link
JP (1) JPS62131376A (ja)

Similar Documents

Publication Publication Date Title
JP3057055B2 (ja) コンピュータ、オーバーレイ処理装置、及びオーバーレイ処理実施方法
JP2004280125A (ja) ビデオ/グラフィックメモリシステム
KR100196686B1 (ko) 이중버퍼출력 디스플레이 시스템에서 프레임 버퍼간에 카피를 고속으로 하기 위한 장치
JP3020528B2 (ja) 画像処理装置
JP3384659B2 (ja) 縮小映像信号処理回路
JPS59231591A (ja) 画像表示装置
JPH04174497A (ja) 表示制御装置
JPS62131376A (ja) 画像メモリへのデ−タ入出力方式
JPH06149533A (ja) 表示領域外セグメントの描画処理を削減したセグメント高速描画方式
KR100472478B1 (ko) 메모리 억세스 제어방법 및 장치
JP3265791B2 (ja) Ohp用表示装置
JP3431925B2 (ja) 画像表示制御装置及びその方法
CN117156176A (zh) 基于fpga的多协议多种分辨率的多源视频信号实时拼接方法
JP2998417B2 (ja) マルチメディア情報処理装置
JPH0443594B2 (ja)
JPH06311491A (ja) 画像変換装置
JPS62113193A (ja) 記憶回路
JP2000267642A (ja) 画像表示装置
JPH0810424B2 (ja) グラフイツクス表示装置
JPH09244595A (ja) 表示制御方法および装置ならびに表示システム
JPS6332588A (ja) 表示制御装置
JPH02161496A (ja) 図形処理装置
JPH0347516B2 (ja)
JPS61212889A (ja) 表示装置
JPS60129786A (ja) 画像メモリ装置