JPS62118325A - 液晶表示パネル - Google Patents
液晶表示パネルInfo
- Publication number
- JPS62118325A JPS62118325A JP60258219A JP25821985A JPS62118325A JP S62118325 A JPS62118325 A JP S62118325A JP 60258219 A JP60258219 A JP 60258219A JP 25821985 A JP25821985 A JP 25821985A JP S62118325 A JPS62118325 A JP S62118325A
- Authority
- JP
- Japan
- Prior art keywords
- line
- display panel
- picture elements
- liquid crystal
- crystal display
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
- Video Image Reproduction Devices For Color Tv Systems (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔概要〕
金色表示の例えば能動マトリックス型液晶表示パネルに
係り、赤(R)、緑(G)、及び青(B)の三原色表示
の入力データ処理回路を簡易化して自在な色表示がなし
うるバスラインの接続方法について提示している。
係り、赤(R)、緑(G)、及び青(B)の三原色表示
の入力データ処理回路を簡易化して自在な色表示がなし
うるバスラインの接続方法について提示している。
本発明は任意のカラー表示が可能な液晶表示パネルに関
する。
する。
係るディスプレイパネルは、 CRTでは実現が困難な
大きいパネルや高解像度の画面が形成されること、また
パネル駆動が極めて低電力であること等の利点が着目さ
れ各方面で開発が進められている。
大きいパネルや高解像度の画面が形成されること、また
パネル駆動が極めて低電力であること等の利点が着目さ
れ各方面で開発が進められている。
本発明は、三原色表示セルを備える液晶表示パネルにお
いて、 R,G、Hの入力データをそのままアドレス
可能とするセル駆動バスラインの接続構成を開示するも
のである。
いて、 R,G、Hの入力データをそのままアドレス
可能とするセル駆動バスラインの接続構成を開示するも
のである。
〔従来の技術と発明が解決しようとする問題点〕従来の
マトリックス型液晶表示パネルの接続構成等価回路を第
3図に示す。
マトリックス型液晶表示パネルの接続構成等価回路を第
3図に示す。
図中1点線で囲む枠内30は、三原色よりなる一画素(
R,G、B)が例えばL形に配置される。
R,G、B)が例えばL形に配置される。
更に、複数の走査ライン31〜Sn、これと直交する複
数のデータラインD1〜Dnの各交叉点(但し、n=5
)には、薄膜トランジスタ(TPT )32が挿入さ
れ画素形成のセル31の駆動がされる。
数のデータラインD1〜Dnの各交叉点(但し、n=5
)には、薄膜トランジスタ(TPT )32が挿入さ
れ画素形成のセル31の駆動がされる。
かかるL形装置の一画素セル30についてみると。
それぞれのR,G、 Bセル30は複数の走査ライン例
えば+Slと82に接続されるため1通常の表示走査で
はセル30の同時アドレスが出来ずパネル表示に支障と
なる。
えば+Slと82に接続されるため1通常の表示走査で
はセル30の同時アドレスが出来ずパネル表示に支障と
なる。
このためパネル表示の画像データを、いちどメモリに入
力した後、そこから選択的に所要な表示データをパネル
に入力することが行われる。
力した後、そこから選択的に所要な表示データをパネル
に入力することが行われる。
第4図は、従来パネルにおける表示データのタイミング
変換ブロック回路図である。
変換ブロック回路図である。
回路図は、 R,G、Bの信号を一時、メモリIまた
は■に入力した後、そこから選択的に必要とする色信号
を取り出すようにしたもので9例えば走査ラインS、に
接続される画素表示に際しては、データをメモリIから
取り出しアナログスイッチを経て、駆動線IにRの信号
、駆動線■にGの信号。
は■に入力した後、そこから選択的に必要とする色信号
を取り出すようにしたもので9例えば走査ラインS、に
接続される画素表示に際しては、データをメモリIから
取り出しアナログスイッチを経て、駆動線IにRの信号
、駆動線■にGの信号。
及び駆動線■にはBの信号が読み出される。
次の走査ラインS2についても同様にして、駆動線I−
倍信号、If−R,とIII−Gというようにメモリか
ら読みだし、順次、データ書込みラインD+ 、D2
、Dコ側に印加される。
倍信号、If−R,とIII−Gというようにメモリか
ら読みだし、順次、データ書込みラインD+ 、D2
、Dコ側に印加される。
回路図中、 TGはトランスファゲートスイッチ素子(
ラッチングスイッチ)である。
ラッチングスイッチ)である。
このように、従来の液晶表示パネルでは、二つの走査ラ
インSにわたり一画素が在るばあい、該パネルに併設し
て第4図の如き駆動回路を設けねばならず、このため駆
動回路が大掛りとなって。
インSにわたり一画素が在るばあい、該パネルに併設し
て第4図の如き駆動回路を設けねばならず、このため駆
動回路が大掛りとなって。
装置製造コストも高くなるという欠点がある。
第1図は前記R,G、B表示の入力データが同時アドレ
ス可能となる本発明の表示パネルの接続構成回路(等価
回路)図である。
ス可能となる本発明の表示パネルの接続構成回路(等価
回路)図である。
本発明によれば。
能動マトリックス駆動パネルにおける三原色R1G、B
よりなる画素30駆動をなすS側走査ラインの例えばS
1ラインには、 R,G、B画素セル31が共通接続
される。走査ラインSと直交する画素30駆動をなすD
側うインにはR,G、 Bそれぞれの色画素セルに対し
てこれらの画素を選択的に書込み可能とする例えばり、
、D2及びり、の各データラインが配置されたことであ
る。
よりなる画素30駆動をなすS側走査ラインの例えばS
1ラインには、 R,G、B画素セル31が共通接続
される。走査ラインSと直交する画素30駆動をなすD
側うインにはR,G、 Bそれぞれの色画素セルに対し
てこれらの画素を選択的に書込み可能とする例えばり、
、D2及びり、の各データラインが配置されたことであ
る。
即ち、同一とする走査ライン例えばSlに対して5表示
色の選択を三本−組とする何れかデータラインDの指定
によって、セル駆動表示がされるものである。
色の選択を三本−組とする何れかデータラインDの指定
によって、セル駆動表示がされるものである。
任意画素セルの任意色表示に当たり、同一とする走査ラ
イン例えばS、に対して、三本−組のデータラインを直
接例えば、D I + D2とD3の何れかバスライ
ンを直接2選択指定するのみで任意セルの駆動表示がさ
れる。
イン例えばS、に対して、三本−組のデータラインを直
接例えば、D I + D2とD3の何れかバスライ
ンを直接2選択指定するのみで任意セルの駆動表示がさ
れる。
然も1本発明のデータ書込み表示のD側データライン(
データバスライン)それぞれは、全パネルに共通して色
選択の指定がされ得る構成のバスラインとなっている。
データバスライン)それぞれは、全パネルに共通して色
選択の指定がされ得る構成のバスラインとなっている。
斯くして、 R,G、Hの三原色を一画素とする金色
表示の駆動回路が、メモリ等を使用することなく極めて
簡易となる効果がある。従って、安価な液晶表示パネル
を実現することが可能となる。
表示の駆動回路が、メモリ等を使用することなく極めて
簡易となる効果がある。従って、安価な液晶表示パネル
を実現することが可能となる。
以下1本発明を第1図に掲げる表示パネル接続構成実施
例図(パネルの等価回路図)、及び第2図の表示パネル
の駆動回路図に従って説明する。
例図(パネルの等価回路図)、及び第2図の表示パネル
の駆動回路図に従って説明する。
第1図実施例図中、パネル要部の従来と同じ画素構成部
分は第3図と同じ参照番号が付与されている。
分は第3図と同じ参照番号が付与されている。
L形装置の一画素30内の各画素セル31間には。
TPT素子32のゲート電極を共通接続する゛走査バス
ラインS I + 32が配置される。
ラインS I + 32が配置される。
また画素構成のR,G、 Bからなる三原色画素セル3
1のそれぞれは、−組の独立するD側データライン(デ
ータバスライン)DI、D2とD3+ あるいはD a
+ D 5とDG+’−−一〜−−−に接続される。
1のそれぞれは、−組の独立するD側データライン(デ
ータバスライン)DI、D2とD3+ あるいはD a
+ D 5とDG+’−−一〜−−−に接続される。
本発明のバスライン構成実施例を、従来パネルのバスラ
イン(第3図)と比較すれば、パネル駆動のS側走査ラ
インはその数が半減するも、他方側のデータラインは倍
増する。
イン(第3図)と比較すれば、パネル駆動のS側走査ラ
インはその数が半減するも、他方側のデータラインは倍
増する。
第2図は第1図表示パネルに対するパネル表示駆動回路
である。
である。
同回路図中、 R,G、Bそれぞれの色信号制御線に
は9表示色指定に従ってデータパルス信号が送出される
。例えば走査バスラインS、接続の第一画素(図の左端
側画素)を緑表示するばあい、データバスラインD +
+ D 2とD3のD2ラインのみにデータ書込み
パルスを送出する(DrとD3は非選択ライン)。更に
、加色混合色を表示する時は、複数バスラインに、同期
タイミングパルスで逐次的に所要のデータ書込みパルス
を送出すれば所望の色表示が可能となる。
は9表示色指定に従ってデータパルス信号が送出される
。例えば走査バスラインS、接続の第一画素(図の左端
側画素)を緑表示するばあい、データバスラインD +
+ D 2とD3のD2ラインのみにデータ書込み
パルスを送出する(DrとD3は非選択ライン)。更に
、加色混合色を表示する時は、複数バスラインに、同期
タイミングパルスで逐次的に所要のデータ書込みパルス
を送出すれば所望の色表示が可能となる。
更に実施例の説明において、マトリックス画素を駆動す
るTPT素子32は、トランジスタとしたが。
るTPT素子32は、トランジスタとしたが。
非線形のスイッチング素子(ダイオード)でも構わない
。
。
斯くして2本発明の能動マトリックス型液晶表示パネル
によれば1画素駆動の[?、G、B入カデータカデータ
ま使用され任意画素に対するアドレスが可能となる。
によれば1画素駆動の[?、G、B入カデータカデータ
ま使用され任意画素に対するアドレスが可能となる。
以上説明したように本発明の液晶表示パネルは。
D側データラインは高密度となることから、より微細な
バスライン構成となるが、カラー表示が簡易駆動回路で
施行されることとなり安価なパネルが提供可能となると
云う顕著な効果がある。
バスライン構成となるが、カラー表示が簡易駆動回路で
施行されることとなり安価なパネルが提供可能となると
云う顕著な効果がある。
第1図は本発明の表示パネル接続構成実施例図。
第2図は本発明に係る表示パネルの駆動回路図。
第3図は従来の表示パネル接続構成等価回路図。
第4図は従来表示パネルの駆動回路図
図中、 s+ 、52−55はS側走査ライン。
11+ +D2−D+zはD側走査ライン。
30は三原色画素、31は画素セル。
及び32は薄膜トランジスタである。
ノに全日F4nA梨、示ノぐネル垢続才訴θく2図(プ
脅1脅・1図)邦 1 図
脅1脅・1図)邦 1 図
Claims (2)
- (1)三原色画素を駆動する直交バスラインのS側走査
ラインとD側データラインを備えた能動マトリックスパ
ネルにおいて、 複数列に跨って配置された三原色からなる画素(30)
のそれぞれのゲート電極が同一の走査ラインSへ共通接
続され、三原色画素(30)駆動のドレイン電極がそれ
ぞれ別のデータラインDに接続されて画素駆動をなすこ
とを特徴とする液晶表示パネル。 - (2)前記三原色画素(30)が赤(R)、緑(G)、
及び青(B)であることを特徴とする特許請求の範囲第
1項記載の液晶表示パネル。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60258219A JPH0774868B2 (ja) | 1985-11-18 | 1985-11-18 | 液晶表示パネル |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60258219A JPH0774868B2 (ja) | 1985-11-18 | 1985-11-18 | 液晶表示パネル |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS62118325A true JPS62118325A (ja) | 1987-05-29 |
JPH0774868B2 JPH0774868B2 (ja) | 1995-08-09 |
Family
ID=17317168
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP60258219A Expired - Lifetime JPH0774868B2 (ja) | 1985-11-18 | 1985-11-18 | 液晶表示パネル |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0774868B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100726932B1 (ko) | 2004-05-10 | 2007-06-14 | 샤프 가부시키가이샤 | 영상신호처리회로, 영상신호처리방법 및 컴퓨터 독출가능 기록매체 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS59211087A (ja) * | 1983-05-16 | 1984-11-29 | セイコーエプソン株式会社 | カラ−液晶画像表示装置の駆動方法 |
-
1985
- 1985-11-18 JP JP60258219A patent/JPH0774868B2/ja not_active Expired - Lifetime
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS59211087A (ja) * | 1983-05-16 | 1984-11-29 | セイコーエプソン株式会社 | カラ−液晶画像表示装置の駆動方法 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100726932B1 (ko) | 2004-05-10 | 2007-06-14 | 샤프 가부시키가이샤 | 영상신호처리회로, 영상신호처리방법 및 컴퓨터 독출가능 기록매체 |
US7304623B2 (en) | 2004-05-10 | 2007-12-04 | Sharp Kabushiki Kaisha | Video signal processing circuit, video signal processing method, video signal processing program, and computer-readable storage medium |
Also Published As
Publication number | Publication date |
---|---|
JPH0774868B2 (ja) | 1995-08-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7508479B2 (en) | Liquid crystal display | |
WO2018205398A1 (zh) | 像素驱动电路、驱动方法及显示装置 | |
US6630920B1 (en) | Pel drive circuit, combination pel-drive-circuit/pel-integrated device, and liquid crystal display device | |
JPS61143787A (ja) | カラ−表示パネル | |
JPH06148680A (ja) | マトリクス型液晶表示装置 | |
JPS6337394A (ja) | マトリクス表示装置 | |
KR100954011B1 (ko) | 표시 장치 | |
KR100750317B1 (ko) | 액정표시장치 및 그 구동회로 | |
WO2020098600A1 (zh) | 显示基板、显示面板及其驱动方法 | |
JP3491814B2 (ja) | 集積回路装置およびそれを用いた液晶表示装置 | |
JPS62118325A (ja) | 液晶表示パネル | |
JP2685079B2 (ja) | マトリクス表示装置 | |
JPH0854601A (ja) | アクティブマトリクス型液晶表示装置 | |
JPH0342680B2 (ja) | ||
JPH11296142A (ja) | 液晶表示装置 | |
US6020938A (en) | Matrix-type display device | |
JP2004037905A (ja) | 液晶表示装置 | |
JPH01174185A (ja) | 液晶表示装置 | |
JPH01218183A (ja) | 画像表示装置 | |
JPH04237093A (ja) | 液晶ディスプレイ装置 | |
US20040207591A1 (en) | Method and circuit for driving liquid crystal display | |
JPH08263023A (ja) | 液晶電気光学装置 | |
JPH08171370A (ja) | 液晶ディスプレイ駆動方法 | |
JPS60209790A (ja) | 表示装置 | |
CN118298749A (zh) | 显示装置 |